Spelling suggestions: "subject:"convertisseurs analogique/numérique"" "subject:"convertisseurs analogique/dunumérique""
1 |
Synthèse architecturale analogique/numérique appliquée aux systèmes sur puce dans un contexte radio logicielleBarrandon, Ludovic 08 December 2005 (has links) (PDF)
Les technologies électroniques actuelles offrent la possibilité de réaliser des systèmes sur puce (SoC). Les méthodologies doivent s'adapter à ce nouveau cadre de conception afin de tirer profit des capacités que présentent les SoC.<br />Dans ce contexte, le thème émergent de radio logicielle a pour rôle de répondre à une diversité de fonctionnalités et de standards de télécommunication sans fil à l'aide d'une interface matérielle unique.<br /><br />L'objet de cette thèse est d'élaborer des méthodologies et des outils contribuant au dimensionnement et à la synthèse systématique d'un module analogique/numérique dédié à des applications radio logicielle.<br />Les aspects modélisation et prototypage d'une tête de réception mixte constituent les principales contributions de ce travail. Un exemple de dimensionnement d'une tête de réception mixte répondant aux standards GSM et UMTS est développé. La simulation globale de ce système ainsi que son implémentation matérielle sont proposées.
|
2 |
Regulation of power amplifiers under VSWR conditions in CMOS 65nm for 60GHz applicationsGorisse, Jean 15 November 2010 (has links) (PDF)
Avec l'apparition d'applications grand-public, comme le Wireless-HD, les fréquences millimétriques nécessitent l'utilisation de technologies CMOS faible coût. Cependant, avant d'être commercialisés, les transmetteurs mmW doivent être suffisamment résistants notamment à la désadaptation d'impédance entre l'amplificateur de puissance (AP) et l'antenne qui peut résulter d'un obstacle dans le champ proche de l'antenne. Une telle désadaptation d'impédance se traduit par l'apparition d'ondes stationnaires qui peuvent engendrer des dommages irrémédiables sur l'AP. Cette thèse propose une architecture innovante de régulation qui vise à protéger l'AP de telles dégradations tout en optimisant ses performances. La désadaptation d'impédance peut être évaluée en intégrant plusieurs détecteurs de puissance entre l'AP et l'antenne. Une boucle de régulation numérique peut ensuite établir une stratégie d'optimisation des performances de l'AP. Cette thèse s'intéresse particulièrement aux circuits de détection de puissance qui captent la désadaptation d'impédance de l'antenne. Réalisé en technologie CMOS 65nm de STMicroelectronics, le détecteur de puissance présente 25dB de dynamique à 60GHz et est capable de détecter jusqu'à 3 :1 de TOS. Ces détecteurs de puissance ont ensuite été intégrés dans un second circuit avec un AP et des convertisseurs (CAN & CNA). Une boucle de régulation agissant sur le gain de l'AP permet ainsi de garder une puissance de sortie constante quelle que soit l'impédance d'antenne tandis qu'une seconde boucle protège l'AP de la destruction. Cette thèse couvre également deux projets développés en parallèle de l'architecture de régulation de TOS. D'abord est proposée une nouvelle architecture de convertisseur analogique numérique logarithmique, basée sur l'architecture d'amplificateur logarithmique à compression progressive. Ensuite, une co-simulation sous ADS d'un AP RF/mmW avec sa boucle de régulation numérique permet de simuler l'AP à TOS régulé.
|
3 |
Contribution à la conception de convertisseurs analogique numérique delta sigma à temps continu, des spécifications à l'implémentation. Application à un standard de télécommunication large bande.Goulier, J. 26 May 2008 (has links) (PDF)
Ce travail de recherche porte sur la conversion analogique numérique delta sigma à temps continu passe-bas, et plus particulièrement sur les difficultés de réalisation de ce type de convertisseur. L'objectif global de ces recherches était la mise en place d'une méthode de conception adaptée. Dans un premier temps, le travail s'est focalisé sur le calcul d'architecture et l'obtention de coefficients adaptés à une spécification donnée. L'impact des imperfections d'horloge sur les performances de ces convertisseurs a ensuite été étudié et une méthode analytique d'estimation des dégradations introduites par l'intermédiaire de l'horloge a été proposée. Ces deux étapes clefs lors de la réalisation d'un delta sigma à temps continu ont été intégrées à un flot de conception complet allant des spécifications à l'implémentation sur silicium. Finalement, ce flot de conception a été utilisé pour réaliser un modulateur delta sigma à temps continu en technologie CMOS065 pour une application WLAN.
|
4 |
Etude des Corrélations entre Paramètres Statiques et Dynamiques des CAN en vue d'optimiser leur Flot de TestComte, Mariane 11 July 2003 (has links) (PDF)
Le test industriel des Convertisseurs Analogique-Numérique (CAN) consiste à évaluer les paramètres fonctionnels du composant testé afin de les comparer aux limites de tolérance fixées par le cahier des charges. On distingue ainsi les circuits sains des circuits défectueux. Les paramètres caractéristiques d'un CAN sont de deux types : statiques et dynamiques. Chaque type de paramètre nécessite une procédure de test dédiée (en général une analyse statistique et une analyse spectrale respectivement), si bien que le coût du test devient prépondérant dans le prix de revient des CAN, et plus généralement des circuits mixtes analogiques et numériques. Ainsi, réduire le coût du test des CAN est un point critique dans le contexte du test des circuits mixtes. L'objectif de cette thèse est d'étudier la faisabilité d'une procédure de test uniquement basée sur l'analyse spectrale, permettant de tester l'ensemble des performances d'un CAN. A cette fin, nous avons fait une investigation des corrélations qui existent entre les paramètres statiques et dynamiques. L'étude repose sur la simulation d'un modèle d'environnement de test des CAN. Tout d'abord, nous montrons que l'influence de chaque erreur statique sur les paramètres dynamiques est suffisamment significative pour envisager de détecter les erreurs statiques rédhibitoires à travers la mesure des performances dynamiques. Ensuite, nous évaluons l'efficacité statistique de détection des circuits défectueux pour plusieurs flots de test alternatifs reposant seulement sur l'analyse spectrale. Nous avons enfin développé un outil qui permet d'adapter l'évaluation de l'efficacité statistique de chaque flot à un contexte de test réel.
|
5 |
Test intégré pour Convertisseurs Analogique/NumériqueBernard, Serge 13 April 2001 (has links) (PDF)
Les circuits intégrés mixtes développés pour les nouvelles applications multimédias et télécommunications sont constitués de blocs analogiques et de blocs numériques. Le coût du test de ces circuits mixtes est un facteur critique pour leur prix de revient. En particulier, en production industrielle, les Convertisseurs Analogique/Numérique (CAN) sont testés en mode fonctionnel (histogramme, FFT) en utilisant des ressources de test externes extrêmement coûteuses. Dans ce contexte, une solution attractive pour réduire le coût du test consiste à intégrer directement sur la puce tout ou une partie des ressources nécessaires au test.<br /><br />L'objectif des travaux présentés dans cette thèse est donc la conception et le développement de structures d'auto-test intégré (BIST) permettant le test par histogramme des CAN. L'implantation directe sur silicium de cette technique de test ne serait pas possible car elle nécessiterait un surcoût de silicium important. Pour rendre cette intégration viable nous avons donc été amenés à envisager des solutions originales basées sur la décomposition et l'analyse par histogramme. Cette approche, associée à la mise en place d'un certain nombre de simplifications des calculs d'extraction nous a permis de réduire considérablement les ressources matérielles (mémoires, module de calcul) à intégrer. Enfin, pour compléter cette structure BIST, nous avons conçu une architecture originale de générateur de rampe et de générateur de signaux triangulaires. Ces générateurs utilisent un système d'auto-calibration qui leur permet de générer un signal précis et insensible aux variations des paramètres technologiques tout en impliquant une surface de silicium minimale.
|
6 |
Etude et réalisation d'une chaine d'instrumentation numérique rapide pour l'identification des ionsLegou, Thierry 05 January 2002 (has links) (PDF)
Ce travail traite d'un système d'Identification Rapide des Ions et de Spectroscopie (IRIS), développé pour la recherche des noyaux de fusion super-lourds. La mesure de l'énergie du noyau, ainsi que l'enregistrement de sa chaîne de décroissance alpha, imposent à l'instrumentation des contraintes spécifiques. Celles-ci concernent la dynamique d'énergie que l'instrumentation doit accepter, mais aussi son temps de récupération après implantation du noyau de fusion dans le détecteur. Le système IRIS est placé en sortie d'un préamplificateur de charge, lui-même connecté à un détecteur (Si) de particule. Le principe du système consiste à numériser le signal de sortie du préamplificateur auquel deux traitements numériques du signal sont appliqués. Le premier traitement a pour but de détecter l'interaction de la particule avec le détecteur. Le second traitement permet de mesurer la charge créée dans le détecteur lors de l'interaction. Le caractère programmé des traitements autorise de nombreuses possibilités concernant tant le choix de la nature des traitements que celui des réglages de leurs paramètres de fonctionnement. Après avoir montré l'impossibilité d'utiliser une chaîne d'électronique conventionnelle pour la détection des noyaux de fusion, la structure d'IRIS est présentée ainsi que différents traitements numériques (étude et tests).
|
Page generated in 0.082 seconds