• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 1
  • Tagged with
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Développement et caractérisation de procédés de gravure des espaceurs Si3N4 et SiCO pour la technologie FDSOI 14nm. / Development and characterization of spacers etching process for 14 nm FDSOI technology

Garcia barros, Maxime 10 April 2018 (has links)
Les gravures par plasma pour les technologies sub 14nm nécessitent de bien contrôler la gravure de couches très minces de l’ordre du nanomètre, tout en contrôlant la dimension latérale des structures gravées au nanomètre près. Pour les gravures espaceurs, 3 nouveaux défis apparaissent. Le premier est d’obtenir une grande sélectivité des matériaux utilisés par rapport au silicium car l’utilisation de couches d’arrêt est proscrite du fait des contraintes dimensionnelles. Les couches à graver deviennent très fines de l’ordre de 5nm à 6nm, et l’épaisseur de la couche réactive est de 3 nm. Le second défi est le contrôle des dommages induits par le plasma sur la couche silicium leurs effets sur les performances du transistor. De plus pour différencier les zones NMOS et PMOS nous utilisons des croissances sur le silicium par épitaxie. Cette technique est très sensible à l’état de surface et à la contamination. Il faut donc laisser une couche de silicium le plus intact possible. Le dernier est le contrôle du retrait du masque dur et de la hauteur des espaceurs. Cela peut entraîner une épitaxie parasite empêchant la réalisation des transistors.Des études préliminaires ont montré l’intérêt d’utiliser des plasmas à bias pulsé couplé à un ajout de tétrachlorure de silicium afin de réduire la consommation et l’endommagement de la couche de silicium. Nous proposons d’évaluer la nouvelle fenêtre de procédé obtenue ainsi que l’impact de ce procédé sur les performances électriques des circuits-intégrés.Une seconde partie de l’étude sera consacré à l’étude d’une approche novatrice de la gravure des espaceurs. Elle consiste dans un premier temps à modifier la couche que nous voulons retirer par un plasma d’ions légers dans un réacteur de gravure conventionnel. Ce plasma implanté est ensuite retiré sélectivement au plasma non modifié par un bain d’acide fluorhydrique. Nous utiliserons des analyses FTIR, XPS et SIMS afin de caractériser les matériaux modifiés et de comprendre les mécanismes de gravure.Enfin nous évaluerons la compatibilité de ces procédés avec la gravure d’un matériau à basse permittivité : le SiCO. / Plasma etching for sub 14nm technological nodes require a precise control of the etching of thin nanometer-sized layers, while controlling the lateral dimension of nanometer-scale structures. For spacers etching, the 3 mains challenges appear. The first is to obtain high selectivity of the spacer’s materials with respect to silicon or silicon germanium. The use of a chemistry with a stop layer on silicon is prohibited because of the dimensional constraints. The order of the layers to be etched is of 5nm to 6nm and the thickness of the reactive layer is of 3nm. The second challenge is the control of the damaged induced by the plasma on the silicon layer and their effects on the electrical performances. Moreover, an epitaxial growth is used differentiate the NMOS and PMOS zones. This technique is very sensitive to the surface state condition and the contamination. The silicon layer should be as intact as possible. The last challenge is the control of the hard mask consumption or the spacer height. It can lead to an epitaxial growth preventing the transistors realization.Preliminary studies have shown that the use of a bias pulsed plasma coupled with the adding of tetrachlorosilane SiCl4 allows to reduce the consumption and the damaged induced of the silicon layer. We will study the new process window obtained, as well as the impact of this new process on the electrical performances of the integrated circuits.A second part of the study will focus on a new approach for the spacers etching. It consists initially in modifying the layer that we want to remove by a light ion plasma in a conventional etching reactor. The modified layer is then remove selectively to the unmodified layer by a hydrofluoric acid. We performed FTIR, XPS et SIMS analyses to characterize the modified materials and to understand the etching mechanisms.Finally, we will evaluate the compatibility of these processes with the etching of a low-k material: SiCO.

Page generated in 0.0335 seconds