• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 35
  • 7
  • 4
  • 2
  • 2
  • 2
  • 2
  • 2
  • 2
  • 1
  • 1
  • 1
  • Tagged with
  • 56
  • 56
  • 56
  • 16
  • 16
  • 13
  • 11
  • 11
  • 11
  • 10
  • 10
  • 8
  • 8
  • 8
  • 7
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
11

Fault isolation and diagnosis techniques for mixed-signal circuits

Cherubal, Sasikumar 05 1900 (has links)
No description available.
12

Predicting performance parameters of analog and mixed-signal circuits using built-in and built-off self test

Kim, Byoung Ho, January 1900 (has links)
Thesis (Ph. D.)--University of Texas at Austin, 2007. / Vita. Includes bibliographical references.
13

Built-in-self-test of RF front-end circuitry /

Gopalan, Anand. January 2005 (has links)
Thesis (Ph.D.)--Rochester Institute of Technology, 2005. / Typescript. Includes bibliographical references (leaves 136-139).
14

Application of model driven architecture design methodologies to mixed-signal system design projects

Fisher, John Sheridan, January 2006 (has links)
Thesis (Ph. D.)--Ohio State University, 2006. / Title from first page of PDF file. Includes bibliographical references (p. 200-203).
15

System level methodology for low cost performance characterization of analog and mixed-signal circuits

Park, Joon Sung 21 October 2009 (has links)
Conventionally, the performances of Analog and Mixed-Signal (AMS) circuits have been characterized using specification-based functional tests. In these test methods, the correct functionalities of AMS circuits are verified by measuring pre-determined specification parameters of AMS circuits. The conventional test methods provide accurate test results by using various test equipments which generate functional test signals and capture the test responses externally. However, due to rapid increase in the performance of AMS circuits in recent years, the conventional test methods face various challenges in the aspects of test cost, test time and testability. The goal of this dissertation is to develop innovative functional test methods for AMS circuits which are aimed at reducing the test cost and test time while providing comparable test accuracy to the conventional test methods. To achieve this goal, efforts have been made to explore the characteristics of AMS circuits in a system level and to research efficient performance characterization methods based on the system level modeling of Devices Under Test (DUTs). As a part of these efforts, the pseudorandom test methods for nonlinear AMS circuits have been developed. In these methods, the pseudorandom signal is used to excite the DUT and to generate the test response which has sufficient information to characterize DUT performances. The pseudorandom test methods use the Volterra series model to capture the nonlinear behaviors of AMS circuits and to calculate various specification parameters of the DUT using the pseudorandom test response. In doing so, the performances of nonlinear AMS circuits can be characterized straightforwardly and accurately using a low-cost test setup. Also, in an effort to reduce the test time, parallel test methods of AMS circuits have been developed in which multiple DUTs are tested simultaneously by sharing a common test setup. In these methods, the test responses generated from different DUTs are combined together and the resulting composite test response is used to characterize the performance of each DUT individually. This will reduce the use of tester resources and will increase the test throughput beyond the level limited by the test equipments. The spectral characteristics of test stimulus are studied along with the system level behavior of AMS circuits to develop the efficient parallel test methods. Finally, in order to consider the practical issue of generating at-speed test stimuli for high-speed DUTs using a low-cost test setup, a reconfigurable built-off test interface is developed which can be used to generate various test patterns, including high-speed pseudorandom signal, using a low-speed tester. / text
16

Contribució a l'estudi de l'acoblament per substrat en circuits integrats mixtes

Aragonès Cervera, Xavier 16 December 1997 (has links)
L'acoblament de soroll a través del substrat en circuits integrats mixtos és un important problema que sovint limita les prestacions de la circuiteria analògica. Les característiques d'aquest tipus d'acoblament i els factors que en determinen la importància no són ben compresos, així que calen criteris per tal de triar les millor accions per a resoldre el problema. En els darrers anys s'han proposat algunes tècniques per reduir el soroll de substrat, tot i que no hi ha una idea clara de l'abast de la seva validesa, i de les condicions que calen per a la seva eficàcia. La majoria de l'esforç de recerca que s'ha dedicat a aquest tema s'ha centrat en el desenvolupament de models, que permetin la incorporació del substrat en les eines CAD que s'utilitzen en les fases de simulació dels dissenys. Per tant, aquests resultats de recerca no contribueixen a la comprensió dels aspectes rellevants de l'acoblament.En aquesta tesi doctoral s'ha realitzat un estudi analític i experimental que ha permès determinar les característiques tecnolòiques i de disseny que faciliten l'acoblament vers la circuiteria analògica. S'ha partit d'una caracterització de l'acoblament mitjançant un simulador de dispositius, on s'ha pogut comprovar la importància d'aspectes com el tipus de substrat, la velocitat de commutació dels dispositius, les seves dimensions, o el punt de polarització. La caracterització s'ha realitzat tant per tecnologies CMOS com BiCMOS, i ha estat completada amb mesures sobre estructures de test. Posteriorment s'ha portat a terme un anàlisi de la propagació del soroll en el substrat, amb el que s'han esbrinat les característiques tecnològiques i de polartizació que determinen l'atenuació del soroll. L'anàlisis'ha realizat suposant condicions de polarització ideals, i ha permès determinar el potencial d'algunes mesures per a la minimització de l'acoblament. A continuació s'ha fet una revisió de les diverses tècniques de modelació del substrat, i utilitzant algun dels models s'han pogut realitzar simulacions circuitals per a estudiar l'acoblament en circuits de dimensions realistes, tenint en compte factors com els elements paràsits dels terminals de l'encapsulat, la influència dels pads, o l'estratègia de polarització. Aquest estudi s'ha complementat amb el disseny d'un circuit mixte de test sobre el que s'han fet mesures per a verificar els resultats obtinguts, i corroborar els mecanismes que determinen l'acoblament. La tesi s'ha completat amb una revisió de l'eficàcia d'algunes tècniques específiques per a la reducció del soroll, i amb un estudi de l'evolució en tecnologies futures tant del soroll de commutació a les línies d'alimentació, com del soroll acoblat a través del substrat. / El acoplo de perturbaciones a través del sustrato de silicio en circuitos integrados mixtos representa un importante problema que a menudo limita las prestaciones de la circuiteria analógica. Hay una cierta incomprensión de las características del acoplo i de los factotres que que determinan su importancia, de forma que faltan criterios para implementar técnicas que reduzcan el problema. En los últimos años se han propuesto diversas técnicas para la reducción del ruido de sustrato, aunque no estan claros su rango de validez y las condiciones que se deben cumplir para su eficacia. La mayor parte del esfuerzo investigador realizado en este campo se ha centrado en el desarrollo de modelos que faciliten la incorporación del sustrato a las herramientas CAD utilizadas en la fase de simulación de un circuito. Por tanto, esta investigación no ofrece aportaciones en la comprensión de los aspectos relevantes del fenómeno.En esta tesis doctoral se ha realilzado un estudio analítico y experimental que ha permitido determinar las características tecnológicas y de diseño que facilitan el acoplo sobre la circuitería analógica. Se ha partido de una caracterización del acoplamiento mediante un simulador de dispositivos, donde se ha podido comprovar la importancia de aspectos como el tipo de sustrato, la velocidad de conmutación de los dispositivos, sus dimensiones, o el punto de polarización. La caracterización se ha realizado tanto para estructuras CMOS como BiCMOS, y ha sido completada con medidas sobre estructuras de test. Posteriomente se ha llevado a cabo un análisis de la propagación del ruido en el sustrato, con el que se han determinado las características tecnológicas y de polarización que determinan la atenuación del ruido. El análisis se ha realizado suponiendo condiciones de polarización ideales, y ha permitido determinar el potencial de algunas medidas para la minimización del acoplo. A continuación se ha realizado una revisión de las diversas técnicas de modelación del sustrato, y utilizando alguno de los modelos se han podido realizar simulaciones circuitales para estudiar el acoplo en circuitos de dimensiones realistas, teniendo en cuenta factores como los elementos parásitos de los terminales del encapsulado, la influencia de los pads, o la estrategia de polarización. Este estudio se ha complementado con el diseño de un circuito mixto de test sobre el que se han hecho medidas para verificar los resultados obtenidos, y corroborar los mecanismos que determinan el acoplo. La tesi se ha completado con una revisión de la eficacia de algunas técnicas específicas para la reducción del ruido, y con un estudio de la evolución en tecnologías futuras tanto del ruido de conmutación a través de las líneas de alimentación, como del ruido acoplado a través del sustrato. / Noise coupling through common silicon substrate in mixed-signal circuits is an important problem that often limits the performance of the analog circuitry. The characteristics of this type of coupling and the factors determining its importance are not well understood, so criteria to choose the best actions to solve the problem are needed. Several techniques to reduce substrate noise have been proposed in the last years, although there is no clear idea about their range of validity, and the conditions required for their efficacy. Most of the research effort done in this field has been centered on the development of models, in order to allow the incorporation of substrate in the CAD tools used in simulation design stages. Thus, these research results do not contribute to the understanding of the relevant aspects of coupling.In this thesis an analytic and experimental study has been done, which has allowed determining the technological and design characteristics relevant in the coupling. The study has started with a characterisation of coupling using a device simulator, which has allowed determining the importance of aspects such as substrate type, device switching speed, device dimensions, or their biasing. Characterisation has been done both for CMOS and BiCMOS technologies, and it has been completed with measurements on test structures. Next an analysis of noise propagation through the substrate has been carried out, which has allowed to find out the biasing and technological characteristics that determine noise attenuation. The analysis has been done assuming ideal biasing conditions, and the potentiality of some noise minimisation measures could be determined. Next a review of the different substrate modelling techniques has been done, and some of the models have been used to perform circuit simulations to study coupling in circuits of some complexity, taking into account factors such as package pins parasitics, the influence of the ring of pads, or the biasing strategy. This study has been complemented with the design and measurements of a mixed-signal test circuit, which allowed verification of the results previously obtained, and the coupling mechanism. Finally the thesis is completed with a review of the efficacy of noise-reducing specific techniques, and with the study of the trends of switching noise on power supply lines and substrate for near future technologies.
17

Efficient testing techniques for analog and mixed-signal circuits

Variyam, Pramodchandran 08 1900 (has links)
No description available.
18

Concurrent fault simulation for mixed-signal circuits

Hou, Junwei 05 1900 (has links)
No description available.
19

Analog and mixed-signal test and fault diagnosis

Liu, Dong. January 2003 (has links)
Thesis (Ph. D.)--Ohio University, August, 2003. / Title from PDF t.p. Includes bibliographical references (leaves 100-109).
20

Mixed-signal testing of integrated analog circuits and modules

Liu, Zhi-Hong. January 1999 (has links)
Thesis (Ph. D.)--Ohio University, March, 1999. / Title from PDF t.p.

Page generated in 0.0591 seconds