Spelling suggestions: "subject:"nanostructures dde silicium"" "subject:"nanostructures dee silicium""
1 |
Artificially induced anisotropy of thermal conductivity in 2D Si phononic membranes / Anisotropie de la conductivité thermique artificiellement induite dans des membranes phononiques en siliciumDidenko, Stanislav 17 June 2019 (has links)
Ce travail de thèse est consacré au développement de mécanismes pratiques pour le guidage de chaleur dans des nanostructures de silicium de faible dimension. Les applications vont du domaine de la gestion thermique des circuits intégrés aux technologies et matériaux thermoélectriques émergents à base de Si, dans lesquels le guidage thermique de la chaleur peut jouer un rôle important. L'objectif est d'étudier expérimentalement la faisabilité d'une anisotropie de conductivité thermique (κ) dans le plan, induite artificiellement, des membranes nanostructurées en Si. En combinant la thermométrie Raman, la modélisation optique et la modélisation par éléments finis (FEM), il a été possible de mesurer le gradient thermique, la conductance de la membrane et de déterminer les conductivités thermiques effectives. Cette expérience confirme la possibilité d’induire artificiellement une anisotropie élevée de κ dans des membranes en silicium. Un modèle FEM paramétré conçu à dessein a démontré la mise en œuvre possible des effets anisotropes induits dans le domaine de la gestion thermique des circuits intégrés. / This thesis work is devoted to the development of practical mechanisms for the heat guiding in silicon low-dimensional nanostructures. The motivation comes from both the field of IC thermal management and emerging technology of Si-based thermoelectric devices, where directional heat guiding can play an important role. A series of micrometre-sized thermal characterisation platforms was designed and fabricated. The objective is to study experimentally the feasibility of artificially-induced in-plane anisotropy of effective thermal conductivity (κ) in Si nanopatterned membranes. By the combined use of micro Raman Thermometry, Rigorous Coupled Wave Analysis and Finite Element Modelling (FEM) it was possible to measure the thermal gradient, membrane conductance and determine effective thermal conductivities. This experiment confirms the possibility to induce artificially high anisotropy of κ in Si phononic membranes. Finally, purposefully designed parameterized FEM model demonstrated the possible implementation of the induced anisotropic effects in the area of IC thermal-management.
|
2 |
Towards high-chi block copolymers at the industry scale : routes for a possible integration as a new nanostructuring technology / Vers les copolymères à blocs à forte incompatibilité dans l'industrie : des voies pour l'intégration en tant que nouvelle technologie de nanostructurationBöHME, Sophie 19 October 2016 (has links)
La complexité et le coût croissant des processus nécessaires pour fabriquer des processeurs de plus en plus puissants de l'industrie microélectronique conduit à des structures de plus en plus petites. La photolithographie, technologie clé pour la nanostructuration, atteint aujourd'hui ses limites en termes de résolution. Des méthodes alternatives doivent donc être trouvées afin de continuer à produire des transistors plus efficaces, tout en gardant les coûts de production à un niveau raisonnable. La combinaison de la photolithographie classique et de l'auto-assemblage de copolymères à blocs (CPB) semble être une alternative prometteuse. Les copolymères à blocs ont la propriété de créer une séparation de phases à l'échelle du nanomètre grâce à l'incompatibilité chimique (décrite par le paramètre d'interaction chi) des blocs. De cette façon, lorsque cette séparation de phase est formée à la surface d’un substrat, des structures telles que des sphères, des cylindres ou des lamelles peuvent être obtenues et utilisées comme masques de gravure pour la nanostructuration. Le CPB le plus utilisé est le Polystyrène-Polyméthacrylate de méthyle (PS-PMMA), qui a été étudié pendant plus de 20 ans. Le PS-PMMA est un CPB de faible chi et ne peut pas atteindre des tailles de structure inférieure à 10nm. Plus l'incompatibilité des blocs (c’est-à-dire le chi) est importante, plus la taille des structures possibles est petite. Cette thèse traite principalement le système Polystyrène-Polydiméthylsiloxane (PS-PDMS), un CPB de haute valeur de chi, et évalue son éventuelle intégration dans l'industrie de la microélectronique. Des procédés ont été développés et optimisés en vue de leur utilisation future dans l'industrie. Un procédé de recuit commun pour les "high-chi" est le recuit sous vapeur de solvant (RVS), où la couche de CPB est exposée aux vapeurs de solvants. Les molécules de solvant gonflent le CPB et augment ainsi la mobilité des chaînes de polymère, permettant l’organisation des structures à grande échelle. Bien que ce procédé soit largement utilisé, il n'a jamais été rapporté sur des lignes de production à grande échelle. Le RVS est un processus très complexe qui est sensible à l'environnement et utilise souvent des solvants toxiques. Au cours de cette thèse, des mécanismes de RVS sont étudiés et des solvants non-toxiques qui sont compatibles avec l'environnement industriel sont proposés comme alternative. Une autre solution pour le recuit de CPBs "high-chi" sans solvant est également proposée. En formulant la solution de CPB avec des molécules de plastifiant, un auto-assemblage rapide avec un simple recuit thermique est possible. La faisabilité de ce processus a été démontrée sur des tranches de silicium de 300mm de diamètre. Le transfert des motifs par gravure est une étape importante et problématique en nanofabrication. Plus les tailles sont réduites, plus le facteur d'aspect est haut et le processus de gravure difficile. Des procédés de gravure par plasma différents, tous généralement utilisés dans les procédés de gravure industrielle, sont étudiés sur le matériau PS-PDMS. Des nanostructures de silicium de 10nm de large et des structures avec un rapport d'aspect de 6:1 ont été gravées avec succès. Enfin, un processus d’inclusion d’oxydes métalliques par simple dépôt par centrifugation a été démontré sur le polymère PS-PMMA. Ce BCP a l'avantage d’être un système bien connu grâce aux nombreux groupes de recherche qui s’y intéresse. Cependant, ses performances en gravure pour le transfert des motifs est peu satisfaisant à cause de la faible sélectivité entre les blocs PS et PMMA. Des procédés de gravure compliqués en plusieurs étapes doivent être effectués afin de transférer les motifs de manière satisfaisante. En introduisant des sels métalliques de manière sélective dans l'un des blocs, le contraste de gravure est considérablement augmenté et le transfert du motif peut être obtenu en une seule étape de gravure plasma. / The increasing cost and complexity of processes needed to keep up with the ever increasing demand for more powerful processors in the IC industry, lead to smaller and smaller feature sizes. Photolithography, once the workhorse for nanostructuration, reaches now its physical limits in terms of resolution. Other, alternative methods have thus to be found in order to continue producing more efficient integrated circuits, while keeping the production costs at a reasonable level. The combination of conventional photolithography and directed self-assembly of block copolymers (BCP) seems to be one promising alternative. Block copolymers have the unique property to phase separate at the nanometer scale driven by the chemical incompatibility (described by the Flory-Huggins interaction parameter chi) of the blocks. This way, when brought onto a substrate, structures like spheres, cylinders or lamellar can be obtained and used as etching masks for nanostructuration. Probably the most used BCP is Polystyrene-b-Polymethylmethacrylate (PS-b-PMMA), which has been studied for over 20 years. PS-b-PMMA is a so called “low-chi” BCP and can reach feature sizes not smaller than 10 nm. The higher the incompatibility of the blocks (i.e. the higher the chi-value), the smaller the obtainable feature size. This thesis deals primarily with “high-chi” Polystyrene-b-Polydimethylsiloxane (PS-b-PDMS) block copolymers and evaluates its possible integration into IC industry. Processes are developed and optimized in view of their future application in industry. A common annealing method for “high-χ” block copolymers is solvent vapor annealing (SVA), where the BCP layer is exposed to solvent vapors. Solvent molecules swell then the BCP layer, increasing the mobility of polymer chains and allowing long range ordering of the features. Although this method is widely used, it has never been reported on large scale production lines, for example on 300 mm wafers. The SVA is a very complex process that is sensitive to the environment and uses often toxic solvents. During this thesis, mechanisms of solvent vapor annealing are studied and safe solvents that are compatible with industrial environment are studied. Furthermore alternative solutions for annealing high-chi BCPs without solvents are proposed. Blending the BCP with plasticizer molecules, for example, leads to rapid self-assembly with thermal annealing and the feasibility of this process was shown on 300 mm wafers.Pattern transfer etching is a problematic step in IC nanostructuring. The smaller the features, the higher the aspect ratio, the more challenging the etching process. Different plasma etching procedures, all typically used in industrial gate etching processes, are studied on PS-b-PDMS. Challenging silicon features of down to 10 nm and aspect ratios of up to 6:1 are obtained.Finally, a simple spin-coating process of metal-oxide inclusion on widespread PS-b-PMMA is introduced in which etch selectivity of the BCP is highly increased. PS-b-PMMA has the advantage of being studied by numerous research groups and the understanding of the BCP is very advanced. However, its etching quality for pattern transfer are very poor as to the poor etch selectivity between PS and PMMA. Complicated multiple-step etching processes, where wet etching and dry etching are alternated have to be performed in order to transfer the patterns satisfactorily. By introducing metal salts selectively in one of the blocks, the etch contrast is considerably enhanced and the pattern transfer can be obtained in one single step of dry etching.
|
3 |
Nanostructures de silicium par croissance chimique catalysée : une plate-forme pour des applications micro-supercondensateurs / Silicon nanostructures by catalyzed chemical growth : a platform for micro-supercapacitors applicationsGaboriau, Dorian 30 November 2016 (has links)
Les supercondensateurs sont des dispositifs de stockage électrochimique de l’énergie ayant été récemment mis au point et possédant des performances intermédiaires entre les condensateurs diélectriques et les batteries. Leurs intéressantes valeurs de densité d’énergie et de puissance, conjuguées à leur excellente durée de vie et à leur miniaturisation facilité rendent ces composants prometteurs pour des micro-dispositifs électroniques, tels des micro-capteurs autonomes ou des implants médicaux.Le silicium nanostructuré par CVD a prouvé être un remarquable matériau d’électrode de supercondensateur, pour des applications miniaturisées, lors de récents travaux. L’excellent contrôle de la morphologie et des propriétés électroniques permis par la synthèse montante de nano-fils et nano-arbres de silicium, ainsi que la grande stabilité électrochimique et thermique de ce matériau font des nanostructures de silicium obtenues par synthèse montante une excellente plate-forme pour des micro-supercondensateurs.La présente thèse s’attache à explorer plusieurs voies d’amélioration et d’utilisation des nano-fils et nano-arbres de silicium. Une étude systématique de l’optimisation des nanostructures a été conduite, permettant d’améliorer largement les performances précédemment établies. Ensuite, une fonctionnalisation par des couches minces d’alumines utilisant la technique d’ALD a permis d’accroitre largement la plage de tensions d’utilisation des supercondensateurs, et d’augmenter leur stabilité électrochimique. Enfin, la croissance « sur-puce », ainsi que l’étude de la stabilité en température des dispositifs ont été effectuées, laissant entrevoir d’importantes perspectives d’applications. / Supercapacitors are electrochemical energy storage devices which have been recently developed, and possess intermediate performances between dielectric capacitors and batteries. These components exhibit interesting power and energy densities, combined with an exceptional cycle life and an easy miniaturization. Supercapacitors are thus envisioned as energy storage solutions for electronic micro-devices, such as autonomous micro-sensors or implantable medical devices.In recent studies, CVD nanostructured silicon proved to be an excellent electrode material candidate for micro-supercapacitor applications. Bottom-up synthesis allows an exceptional control of the morphology and electrical properties of the obtained silicon nano-wires and nano-trees. Moreover, the nanostructured electrodes possess superior electrochemical and temperature stability. These arguments lead to consider silicon as an excellent platform for micro-supercapacitors applications.This PhD thesis details various ways to improve and use silicon nano-wires and nano-trees. The nanostructures have been subjected to a systematic optimization study, yielding a significant increase of the electrochemical performances of the electrodes, compared to previously published studies. In addition, surface functionalization using thin ALD alumina layers permitted a considerable increase of the supercapacitor voltage window and an improved electrochemical stability. Finally, “on-chip” nanostructure growth, and temperature stability studies of the device were conducted, opening a broad field of improvements and potential uses for these silicon nanostructures.
|
4 |
Trap mediated piezoresponse of silicon in the space charge limit. / La piézo-réponse du silicium dans la limite de charge d'espace en présence des pièges électroniques.Li, Heng 19 September 2019 (has links)
Cette thèse contribue à l’étude des effets géants et anormaux de piézo-résistance (PZR) observés dans le nano-silicium. La PZR du silicium massif est devenue la clé de voûte de nombreuses technologies dont l’industrie micro-électronique vise des dispositifs de dimensions nanométriques. Il est donc logique d’investiguer la PZR du silicium à ces échelles spatiales où ont été révélé l’existence d’une PZR géante et d’une PZR d’amplitude « normale » mais de signe anormale. Cependant l’origine de ces effets reste peu claire et dans certains cas, leur véracité a été remise en cause. L’ensemble de ces effets semble corrélé à un appauvrissement en porteurs libres où le courant devient limité par la charge d’espace (en anglais SCLC). Pour mettre en lumière la dépendance en contrainte mécanique des taux de capture et d’émission de porteurs libres sur des pièges liés aux défauts cristallins, nous utilisons la technique de spectroscopie d’impédance qui, alliée à la spectroscopie de photoémission, suggère que les pièges en question sont ceux liés aux défauts intrinsèques de surface. La PZR géante n’est observée qu’en dehors du régime stationnaire. Dans le régime stationnaire dans laquelle se situe l’ensemble des études précédentes, bien qu’une PZR géante ne soit pas observée, une PZR de signe anormale est mesurée dans le silicium où une densité de défauts bien choisis a été introduite. Nous démontrons que cette dernière est due à un changement de type de porteur majoritaire induit par la tension appliquée en régime SCLC. Le chapitre 1 aborde l’historique de la PZR jusqu’aux observations de la PZR géante et anomale dans le nano-silicium. Le chapitre 2 présente les modèles physiques de la PZR en régime ohmique. La théorie des SCLCs est ensuite introduite. Le chapitre 3 présente les dispositifs expérimentaux, les procédures de mesure ainsi que les échantillons étudiés. Le chapitre 4 contient les principaux résultats obtenus par la spectroscopie d’impédance. Une PZR géante et nouvel effet de piézo-capacitance sont observés. Une comparaison avec la théorie indique que les dispositifs opèrent dans une régime SCLC en présence de pièges électroniques rapides, et que la PZR géante résulte de la dépendance en contrainte des taux de capture et d’émission de ces pièges. Ceci donne lieu à des changements importants de densités de porteurs hors du régime stationnaire. Ce chapitre se termine sur une discussion, revisitée à la lumière de nos résultats, des effets controversés de PZR géante publiés dans la littérature. Le chapitre 5 traite la mesure de la dépendance en contrainte du « pinning » du niveau de Fermi de surface, réalisée en combinant cartographie Raman et photoémission sur des leviers en silicium statiquement fléchis dont les surfaces sont terminées par une oxyde native. L’observation d’un déplacement du niveau de Fermi de surface pair en contrainte tend à montrer que les défauts intrinsèques de surface (type Pb0) sont à l’origine des effets géants présentés dans le chapitre 4.Le chapitre 6 aborde les mesures en régime stationnaire de PZR du silicium n.i.d. de type n pour laquelle une densité de bi-lacunes de silicium a été introduite. La caractéristique courant-tension montre trois régimes : à basse tension une loi ohmique dominé par les électrons majoritaires ; à des tensions intermédiaires une loi de Mott-Gurney modifiée des trous injectés depuis les contacts p++ ; à haute tension un régime plasma électron-trou. La PZR est déterminée par le porteur majoritaire. A basse tension un comportement du silicium type n est observé (i.e. de signe négatif) tandis qu’aux tensions intermédiaires une PZR similaire à celle du silicium type p est observée (i.e. de signe positive). A haute tension la PZR correspond à la somme de ces, conséquence directe de la présence d’électrons et de trous dans le régime plasma. Le chapitre 7, tout en résumant les conclusions principales de cette thèse développe également les directions futures à explorer. / This thesis presents a study of giant, anomalous piezo-resistance (PZR) in depleted nano-silicon. PZR in bulk silicon is a technologically important phenomenon in which mechanical stress changes the electrical resistivity via a change in the charge carrier effective masses. With continued reductions in device dimensions, it is of interest to explore the PZR of silicon micro- and nano-objects in which giant PZR and PZR of anomalous sign have been reported in recent years. The physical origin of these effects remains unclear and in some cases, even the veracity of the claimed results has been questioned. Some basic elements of the claimed effects are agreed upon, for example they occur in surface depleted nanostructures where transport is described by space charge limited currents (SCLC). In this thesis the details of the stress-dependence of the charge trapping and emission rates at fast electronic traps during SCLC transport in fully depleted silicon-on-insulator is probed using impedance spectroscopy. This, combined with an X-ray photo-electron spectroscopy study of statically deflected silicon cantilevers, strongly suggests that giant, non-steady-state PZR is due to stress-induced changes to hole trapping dynamics at intrinsic interface states. In contrast, under steady-state conditions like those used in all previous studies, giant PZR is not observed even in the presence of interface traps. On the other hand, anomalous, steady-state PZR is observed in defect engineered SCLC devices, and is shown to be the result of a voltage bias induced type change of the majority carrier. In chapter 1 the history of PZR is introduced. Prior reports of giant and anomalous PZR are then discussed. Chapter 2 presents the physical description of the PZR in silicon when transport occurs in the Ohmic regime. Both large-signal and small-signal SCLC transport are then introduced. Chapter 3 introduces the experimental details and the samples used throughout this work. Chapter 4 contains the principal impedance spectroscopy results. Giant, anomalous PZR and a novel piezo-capacitance are observed under non-steady-state conditions in fully-depleted silicon-on-insulator. Comparison of theory and data indicate that the devices operate in the SCLC regime in the presence of fast traps, and that the giant, anomalous PZR results from the stress dependence of the charge capture and emission rates of these traps. This in turn yields large changes of the non-equilibrium charge carrier concentrations. The importance of these observations in clarifying the physical origin, and the veracity of previous reports of steady-state, giant PZR, is discussed. Chapter 5 reports a comparison of Raman and XPS maps on statically deflected silicon cantilevers, providing a spectroscopic measurement of the stress-dependence of the pinned surface Fermi level at natively oxidized (001) silicon surfaces. A simplified analysis of the observed even symmetry of the stress-induced Fermi level shifts suggests that intrinsic interface defects (Pb0) are likely responsible for the giant, anomalous PZR reported in Chapter 4. Chapter 6 reports the DC bias dependence of the PZR in n.i.d. n-type, defect engineered silicon devices. The device characteristic exhibits three regimes; an Ohmic regime at low biases dominated by equilibrium electrons, a modified Mott-Gurney regime at intermediate biases dominated by holes injected from p++ contacts, and an electron-hole plasma regime at high biases. In each case the PZR depends on the majority carrier type; at low biases the usual n-type PZR is observed (i.e. the sign is negative); at intermediate biases it switches to the bulk p-type (i.e. positive) PZR; in the plasma regime, the PZR is a combination of the bulk electron and hole values. The results help shed light on observations of anomalous (i.e. sign reversed) PZR in depleted nano-silicon. Finally, chapter 7 summarizes the conclusions and introduces possible future research directions.
|
Page generated in 0.1171 seconds