• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 4
  • 1
  • Tagged with
  • 5
  • 5
  • 5
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Composants mémoires et effet NDR dans les dispositifs à base de matériaux hybrides : organiques/nanoparticules d’or / Negative differential resistance and non-volatile memory effect in hybrid organic/gold nanoparticle based devices

Zhang, Tianchen 16 December 2016 (has links)
Le travail présenté dans cette thèse porte sur l’étude des propriétés électriques et des mécanismes physiques d’un dispositif à base du matériau hybride : PTEDOT-AuNPs et de son application dans le domaine des mémoires résistives non-volatiles. Nous décrivons d’abord la synthèse de ce matériau hybride obtenu ainsi que sa caractérisation électrique et physique. La fabrication du dispositif est ensuite réalisée en combinant les techniques de la photolithographie et de l’électropolymérisation. Nous mettons en évidence par la suite, le phénomène de l’électroforming du dispositif qui s’accompagne d’un changement de sa résistance pendant la caractérisation électrique. Nous discutons la nature physique de ce phénomène lié à une augmentation locale de la température et à la création d’un chemin conducteur. Après cette étape, le dispositif présente un effet mémoire et d’un effet de résistance négative différentielle. Les résultats obtenus permettent de démontrer les potentialités d’application dans les applications en mémoires résistives non volatiles. Nous avons également étudié les mécanismes physiques de fonctionnement de notre dispositif. La formation du chemin conducteur entre les deux électrodes et l’effet de piégeage et dépiégeage sont les principaux mécanismes responsables de l’électroforming et de l’effet mémoire. Enfin, nous nous sommes intéressés à la réalisation de dispositifs multi terminaux (6 électrodes) "NanoCell" et avons démontré que notre dispositif pouvait réaliser des fonctions logiques reconfigurables. Nous démontrons en effet de réaliser deux portes logiques à l’aide du "NanoCell" par simple choix du niveau du courant seuil externe. / The work presented in this thesis deals with the study of the electrical properties and physical mechanism of a device based on the functional hybrid material: PTEDOT-AuNPs and its application in the field of non-volatile resistive memory. Firstly, we demonstrate the synthesis of this hybrid material as well as its electrical and physical characterization. The fabrication of nanodevice is then carried out by combining the photolithography and electropolymerization. During the electrical characterization, the forming process which is accompanied by a resistive switching of the device is demonstrated in the following. We discuss the physical nature of this phenomenon, and believed that it is related to a local change in temperature and the creation of a metal conducting paths. After that, the device exhibits two electrical behaviors: a negative differential resistance effect and a memory effect. The results obtained in the reliability test make it possible to demonstrate promising applications in nonvolatile resistive memories. In the study of the physical mechanisms of resistive switching between two distinct conductance states of our device, the formation of the conductive path between the two electrodes and the effect of trapping and trapping are the main mechanisms responsible for the forming process and the memory effect. Finally, we were interested in the realization of the "NanoCell" logic gate for molecular computing which based on our multi-terminal devices (6 electrodes). We proved that it is possible to realize two basic logic gates by choosing the level of the external threshold current after the configuration of "Nanocell".
2

Etude et réalisation de dispositifs hyperfréquences sur matériaux grand gap : diode à effet tunnel résonant AlxGa1-xN/GaN, transistor HEMT boré à base de nitrure de gallium / Study and realization of microwave devices on large band gap materials : reseonnant tunneling diodeAlxGa1-xN/GaN, transistor HEMT AlGaN/GaN with BGaN back-barrier

Boucherit, Mohamed 13 April 2012 (has links)
Les travaux décrits dans cette thèse permettent d’apporter une contribution à quelques dispositifs existants à base de matériaux semiconducteurs à large bande interdite. Le premier concerne les oscillateurs de puissance HF et le second les amplificateurs de puissance en hyperfréquence. Les composants retenus pour réaliser ces deux dispositifs sont les diodes à effets tunnel résonant et les transistors à haute mobilité électronique. Ce travail de thèse est donc scindé en deux parties distinctes : - Les diodes à effet tunnel résonant AlGaN/GaN: les outils de simulations rigoureux du transport électronique vertical dans les hétérostructures de nitrures n’existent pas ou ne sont pas accessibles en Europe. Ceci a nécessité la conception d’un nouvel outil de simulation pour analyser et optimiser les dispositifs et aider à la conception. Le modèle développé dans ce manuscrit de thèse est basée sur la résolution auto-cohérente des équations de Schrödinger-Poisson dans l’approche des fonctions de Green hors équilibre. Coté technologique, la stratégie employée pour obtenir un certain nombre d’hétérostructures libres de dislocations reposait sur la réalisation de nano-diodes en suivant les deux approches suivantes. La première dite « ascendante » met en œuvre la technique d’épitaxie sélective sur des ouvertures de masque diélectrique et sur des piliers GaN avec des diamètres compris entre 100 nm et 5 µm. La seconde approche dite « descendante » repose sur la réduction de taille des dispositifs et par voie de conséquence du nombre de dislocations présentes en leur sein. Les caractéristiques électriques de ces nano-diodes ont pu être mesurées sous micro-pointes au FIB, au nano-probe et analyseur de réseau. Le phénomène de NDR est étudié en fonction du sens de la polarisation, du traitement électrique, de la température et du taux d’aluminium dans les couches barrières AlGaN. - Les transistors à haute mobilité mobilité AlGaN/GaN: la première étape de cette seconde partie a consisté à réaliser une structure HEMT conventionnelle AlGaN/GaN à l’état de l’art. La seconde étape a porté sur l’amélioration de la résistivité de la couche buffer GaN soit en y incorporant de l’aluminium ou du bore. Plusieurs épaisseurs et positions de la couche BGaN dans la structure HEMT conventionnelle AlGaN/GaN ont été testées en vue de déterminer la structure optimale. Les études comparatives entre les structures HEMT AlGaN/GaN avec et sans couche BGaN, ont permis de montrer que l’utilisation de cette dernière comme couche contre-barrière permettait d’améliorer drastiquement le confinement des porteurs dans le canal 2DEG et de réduire nettement le dopage résiduel de la zone active. / The work described in this thesis contributes to the improvement on some circuit based on wide band gap semiconductors. The first concerns the oscillators and the second RF amplifiers at microwave frequencies. Components selected to build these two devices are resonant tunneling diodes and high electron mobility transistors. This thesis is divided into two distinct parts:-The resonant tunneling diodes AlGaN/GaN: a software that provides a rigorous description of vertical transport in nitride heterostructures does not exist or are not available in Europe. In this thesis, we developed a model based on the self-consistent resolution of the Schrödinger and Poisson equation using the non-equilibrium Green functions. The strategy employed to obtain some heterostructures free from dislocations is based on the realization of nano-diodes in the following two approaches. The first approach "bottom-up" implements the technique of selective epitaxy on nano-patterned GaN template. The second approach called "top down" is based on the reduction of device size and consequently the number of dislocations. The electrical characteristics of these nano-diodes have been measured by FIB, Nanoprobe and vector network analyzer. The negative differential resistance is studied depending in both direction of bias, electrical treatment, temperature and aluminum incorporation in the AlGaN barriers layers.- The high electron mobility transistors AlGaN/GaN: the second part was aimed to perform a conventional AlGaN/GaN HEMT structure exhibiting in the state of the art performance. To do that, we focused on improving the resistivity of the GaN buffer layer by incorporating either of aluminum or boron. Several positions and thicknesses of BGaN layer in the conventional AlGaN /GaN HEMT structure were tested to determine the optimal structure. Comparative studies between AlGaN/GaN HEMT structures with and without BGaN layer have shown that the use of BGaN layer as a back-barrier drastically improves the carrier confinement in the 2DEG channel and significantly reduces the residual doping of the active area.
3

Etude à l'échelle nanométrique par sonde locale de la fiabilité de diélectriques minces pour l'intégration dans les composants microélectroniques du futur

Delcroix, Pierre 20 June 2012 (has links) (PDF)
Afin de pouvoir continuer la miniaturisation de la brique de base des circuits électroniques, le transistor MOS, l'introduction d'oxyde de grille à haute permittivité était inévitable. Un empilement de type high-k/grille métal en remplacement du couple SiO2 /Poly-Si est introduit afin de limiter le courant de fuite tout en conservant un bon contrôle électrostatique du canal de conduction. L'introduction de ces matériaux pose naturellement des questions de fiabilité des dispositifs obtenus et ce travail s'inscrit dans ce contexte. Afin de réaliser des mesures de durée de vie sans avoir à finir les dispositifs, une méthode utilisant le C-AFM sous ultravide est proposée. Le protocole expérimental repose sur une comparaison systématique des distributions des temps de claquage obtenues à l'échelle du composant et à l'échelle nanométrique. La comparaison systématique des mesures s'avère fiable si l'on considère une surface de contact entre la pointe et le diélectrique de l'ordre du nm². Des distributions de Weibull présentant une même pente et un même facteur d'accélération en tension sont rapportées montrant une origine commune pour le mécanisme de rupture aux deux échelles.Une résistance différentielle négative, précédant la rupture diélectrique, est rapportée lors de mesures courant-tension pour certaines conditions de rampe. Ce phénomène de dégradation de l'oxyde, visible grâce au C-AFM , est expliqué et modélisé dans ce manuscrit par la croissance d'un filament conducteur dans l'oxyde. Ce même modèle permet aussi de décrire la rupture diélectrique.Finalement, l'empilement de grille bicouche du noeud 28nm est étudié. Une preuve expérimentale montrant que la distribution du temps de claquage du bicouche est bien une fonction des caractéristiques de tenue en tension propres de chaque couche est présentée.
4

Etude à l'échelle nanométrique par sonde locale de la fiabilité et de la dégradation de films minces d'oxyde pour applications MOS et MIM / Study of the reliability and degradation of ultra-thin oxide layers at nanometric scale by scanning probe microscopy for MOS and MIM applications

Foissac, Romain 13 May 2015 (has links)
L'intégration de diélectriques High-k dans les empilements de grille des dispositifs MOS a fait naître de nouvelles interrogations concernant la fiabilité des futurs nœuds technologiques. La miniaturisation constante des dispositifs conduisant à l'amincissement des épaisseurs d'oxyde de grille, leur caractérisation électrique est rendue de plus en plus complexe à l'échelle du dispositif. Pour palier à ce problème, l'utilisation d'un microscope à force atomique en mode conducteur sous ultravide permet grâce à la faible surface de contact entre la pointe et l'échantillon de réduire suffisamment le courant tunnel pour pouvoir étudier la dégradation et le claquage diélectrique d'oxyde ultra fin. La comparaison systématique des résultats de fiabilité de l'empilement High-k du nœud 28nm et de la couche interfaciale seule ayant subi les mêmes étapes de développement que celles présentes dans l'empilement, obtenus par C-AFM sous ultra vide, ont permis de montrer expérimentalement que la probabilité de claquage des oxydes de grille High-k est gouvernée par la fiabilité propre des couches qui la composent, et de déduire une loi d'extrapolation de la durée de vie en tension et en surface ce qui permet de prédire la statistique de défaillance du dispositif. Les impacts d'un pré-stress en tension de l'ordre de la milliseconde sur les distributions de claquage des oxydes de grille simples et bicouches ont été rapportés. Ces résultats sont expliqués dans ce manuscrit par le déclenchement lors de l'application du stress, d'une dégradation au sein de l'oxyde, prenant naissance dans la couche interfaciale des oxydes High-k et conduisant à une réduction locale de l'épaisseur de diélectrique. Des phénomènes de résistance différentielle négative au moment de la rupture diélectrique ont été étudiés et modélisés pour différentes épaisseurs d'oxyde, par une croissance filamentaire de la dégradation. Il a été possible de donner une expression analytique reliant le temps caractéristique de croissance filamentaire et le temps moyen de claquage observé sur les distributions statistiques. Enfin, les mesures C-AFM de ce travail ont été étendues au cas des structures MIM utilisées pour le développement des futurs mémoires résistives OxRAM. Dans ce cas un effet d'auto-guérison à l'échelle nanométrique a été mis en évidence. / Integration of High-k dielectrics in gate oxides of MOS raised new issues concerning the reliability of futur technology nodes. The constant miniaturisation of devices leads to thinner gate oxides, making their electrical caracterisation more complex at the device scale. To solve this problem, an atomic force microscope in conductive mode under ultra high vacuum can be used thanks to the readuce contact area between the tip and the sample which allow a drastic decrease of the tunneling current and thus the study of the degradation and the dielectric breakdown of ultra-thin oxides. The systematic comparaison of the TDDB distributions obtained on the High-k gate oxide of the 28nm technology node on one side and obtained on the Interfacial layer alone revealed that the failure probability of High-k oxides is governed by the failure probability of each layer present in the stack. This allow to give an extrapolation law of the High-k gate oxide lifetime as a function of the applied voltage and the electrode area and to predict the failure statistic of the 28nm tehcnology node. The impact of voltage pre-stress with a microseconde range of duration on the TDDB and VBD distributions of both single layer and High-k gate oxides is given is the manuscript. The results are then interpreted by an invasive degradation nucleating from an interface during a stress and leading to a local thinned oxide. Pre-breakdown negative differential resistance have been studied and modeled for several oxide thickness, using a growing mecanism of the elctrical degradation. An analytic expression linking the growth caracteristic time of the filament and the mean time to breakdown observed on the statistical distributions has then been given. Finally, C-AFM measurements developped in this work has been extended to MIM structures used for oxide resistive random access memories (OxRAM). A self healing has been observed at the nanometric scale for these samples.
5

Etude à l'échelle nanométrique par sonde locale de la fiabilité de diélectriques minces pour l'intégration dans les composants microélectroniques du futur / Study at nanoscale, using scanning probe microscopy, of thin dielectric fialibilty for futur integrated devices in microelectronic field

Delcroix, Pierre 20 June 2012 (has links)
Afin de pouvoir continuer la miniaturisation de la brique de base des circuits électroniques, le transistor MOS, l’introduction d’oxyde de grille à haute permittivité était inévitable. Un empilement de type high-k/grille métal en remplacement du couple SiO2 /Poly-Si est introduit afin de limiter le courant de fuite tout en conservant un bon contrôle électrostatique du canal de conduction. L’introduction de ces matériaux pose naturellement des questions de fiabilité des dispositifs obtenus et ce travail s’inscrit dans ce contexte. Afin de réaliser des mesures de durée de vie sans avoir à finir les dispositifs, une méthode utilisant le C-AFM sous ultravide est proposée. Le protocole expérimental repose sur une comparaison systématique des distributions des temps de claquage obtenues à l’échelle du composant et à l’échelle nanométrique. La comparaison systématique des mesures s’avère fiable si l’on considère une surface de contact entre la pointe et le diélectrique de l’ordre du nm². Des distributions de Weibull présentant une même pente et un même facteur d’accélération en tension sont rapportées montrant une origine commune pour le mécanisme de rupture aux deux échelles.Une résistance différentielle négative, précédant la rupture diélectrique, est rapportée lors de mesures courant–tension pour certaines conditions de rampe. Ce phénomène de dégradation de l’oxyde, visible grâce au C-AFM , est expliqué et modélisé dans ce manuscrit par la croissance d’un filament conducteur dans l’oxyde. Ce même modèle permet aussi de décrire la rupture diélectrique.Finalement, l’empilement de grille bicouche du noeud 28nm est étudié. Une preuve expérimentale montrant que la distribution du temps de claquage du bicouche est bien une fonction des caractéristiques de tenue en tension propres de chaque couche est présentée. / In order to continue the scaling of the MOS transistor the replacement of the gate oxide layer by a high K/Metal gate was mandatory. From a reliability point of view, the introduction of these new materials could cause a lifetime reduction. To test the lifetime of the device a new technique using the C-AFM under Ultra High Vacuum is proposed. The experimental approach is based on a systematic comparison between the time to failure distribution obtained at device scale and at nanoscale. The comparison is reliable if we assume a contact surface of several nm² under the tip. Weibull distributions with a same slope and a same voltage acceleration factor have been found exhibiting a common origin of breakdown at both scales.We have reported a negative differential resistance phenomenon during Current-Voltage measurements. This degradation phenomenon has been modelled and explained by the growth of a conductive filament in the oxide layer. This model is also able to describe the breakdown of the oxide layer.Finally the bi layer gate stack of the 28nm node was studied. The first experimental proof confirming that the lifetime distribution of the bi-layer gate stack is a function of the lifetime of each layer taken separately is presented.

Page generated in 0.1375 seconds