• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 12
  • Tagged with
  • 12
  • 12
  • 4
  • 4
  • 4
  • 4
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
11

Energy Reconstruction and high-speed Data Transmission with FPGAs for the Upgrade of the ATLAS Liquid Argon Calorimeter at LHC

Stärz, Steffen 08 July 2015 (has links) (PDF)
The Liquid Argon calorimeter of the ATLAS detector at CERN near Geneva is equipped with improved readout and trigger electronics for the operation at higher luminosity LHC in the frame of several upgrades (Phase-0, I, and II). Special attention is given to an early digitisation of detector raw data and their following digital data transmission and processing via FPGAs already for the Level-1 trigger. The upgrades additionally foresee to provide higher spatial granularity information for the Level-1 trigger in order to improve its performance for low momentum single particles at increased collision rates. The first part of this dissertation contains the development and implementation of a modular detector simulation framework, AREUS, which allows to analyse different filter algorithms for the energy reconstruction as well as their performance with respect to the expected digitised detector raw data. In this detector simulation framework the detailed algorithmic functionality of the FPGAs has been taken into account. Various filter algorithms, especially the Optimal Filter and a Wiener Filter with Forward Correction, are discussed with regard to their performance in energy reconstruction of the future Liquid Argon calorimeter trigger system. In the second part of this thesis, the high-speed data transfer for the acquisition of the trigger data is being developed. For this purpose, a generic 10 Gigabit Ethernet UDP stack is designed in VHDL, that is currently applied in an ALTERA® Stratix-IV FPGA as part of the readout electronics of a demonstrator setup in the context of the Phase-0 Upgrade. After implementation in a prototype electronics board, data transfer from the detector front-end is realised. A successful test in the demonstrator setup installed in the ATLAS detector verifying the correct transmission of the Liquid Argon calorimeter trigger signals concludes this work. / Das Flüssig-Argon-Kalorimeter des ATLAS-Detektors am CERN bei Genf wird für den Betrieb am LHC mit erhöhter Luminosität im Rahmen mehrerer Upgrades (Phase-0, I und II) mit verbesserter Auslese- und Triggerelektronik ausgestattet. Ein besonderes Augenmerk liegt hierbei auf der frühzeitigen Digitalisierung der Detektorrohdaten und deren folgende digitale Übertragung sowie Verarbeitung mittels FPGAs bereits für den Level-1 Trigger. Die Upgrades sehen zusätzlich vor, dem Level-1 Trigger eine höhere Ortsauflösung bereitzustellen um seine Leistungsfähigkeit der Energierekonstruktion von niedrigenergetischen Teilchen bei erhöhter Kollisionsrate zu verbessern. Der erste Teil dieser Dissertation beinhaltet die Entwicklung und Umsetzung einer modularen Detektorsimulationsumgebung, AREUS, mit der verschiedene Filteralgorithmen zur Energierekonstruktion sowie deren Performanz in Abhängigkeit der erwarteten digitalisierten Detektorrohdaten analysiert werden können. Dabei wurde in der Simulationsumgebung die Funktionalität der Rechenarithmetik der später verwendeten FPGAs berücksichtigt. Verschiedener Filteralgorithmen, im Besonderen der Optimal Filter und ein Wiener Filter mit Korrekturglied, werden im Hinblick auf ihre Performanz der Energierekonstruktion für das zukünftige Triggersystem des Flüssig-Argon-Kalorimeters diskutiert. Der zweite Teil dieser Arbeit beschäftigt sich mit der Hochgeschwindigkeitsdatenübertragung zur Erfassung von Triggerdaten. Zu diesem Zweck wird ein generischer 10 Gigabit Ethernet UDP Stack in VHDL entworfen, der als Teil der Ausleseelektronik eines Demonstrator-Testaufbaus im Rahmen des Phase-0 Upgrades in einem ALTERA® Stratix-IV FPGA aktuell zum Einsatz kommt. Nach Implementierung in einem Prototypen einer Auslesekarte konnte ein Transfer von Detektordaten realisiert werden. Eine Überprüfung am Demonstrator-Testaufbau, welcher im ATLAS Detektor installiert ist, schließt diese Dissertation ab. Sie hat eine korrekte Übertragung von Triggersignalen des Flüssig-Argon-Kalorimeters erfolgreich bestätitgt.
12

Energy Reconstruction and high-speed Data Transmission with FPGAs for the Upgrade of the ATLAS Liquid Argon Calorimeter at LHC

Stärz, Steffen 19 May 2015 (has links)
The Liquid Argon calorimeter of the ATLAS detector at CERN near Geneva is equipped with improved readout and trigger electronics for the operation at higher luminosity LHC in the frame of several upgrades (Phase-0, I, and II). Special attention is given to an early digitisation of detector raw data and their following digital data transmission and processing via FPGAs already for the Level-1 trigger. The upgrades additionally foresee to provide higher spatial granularity information for the Level-1 trigger in order to improve its performance for low momentum single particles at increased collision rates. The first part of this dissertation contains the development and implementation of a modular detector simulation framework, AREUS, which allows to analyse different filter algorithms for the energy reconstruction as well as their performance with respect to the expected digitised detector raw data. In this detector simulation framework the detailed algorithmic functionality of the FPGAs has been taken into account. Various filter algorithms, especially the Optimal Filter and a Wiener Filter with Forward Correction, are discussed with regard to their performance in energy reconstruction of the future Liquid Argon calorimeter trigger system. In the second part of this thesis, the high-speed data transfer for the acquisition of the trigger data is being developed. For this purpose, a generic 10 Gigabit Ethernet UDP stack is designed in VHDL, that is currently applied in an ALTERA® Stratix-IV FPGA as part of the readout electronics of a demonstrator setup in the context of the Phase-0 Upgrade. After implementation in a prototype electronics board, data transfer from the detector front-end is realised. A successful test in the demonstrator setup installed in the ATLAS detector verifying the correct transmission of the Liquid Argon calorimeter trigger signals concludes this work. / Das Flüssig-Argon-Kalorimeter des ATLAS-Detektors am CERN bei Genf wird für den Betrieb am LHC mit erhöhter Luminosität im Rahmen mehrerer Upgrades (Phase-0, I und II) mit verbesserter Auslese- und Triggerelektronik ausgestattet. Ein besonderes Augenmerk liegt hierbei auf der frühzeitigen Digitalisierung der Detektorrohdaten und deren folgende digitale Übertragung sowie Verarbeitung mittels FPGAs bereits für den Level-1 Trigger. Die Upgrades sehen zusätzlich vor, dem Level-1 Trigger eine höhere Ortsauflösung bereitzustellen um seine Leistungsfähigkeit der Energierekonstruktion von niedrigenergetischen Teilchen bei erhöhter Kollisionsrate zu verbessern. Der erste Teil dieser Dissertation beinhaltet die Entwicklung und Umsetzung einer modularen Detektorsimulationsumgebung, AREUS, mit der verschiedene Filteralgorithmen zur Energierekonstruktion sowie deren Performanz in Abhängigkeit der erwarteten digitalisierten Detektorrohdaten analysiert werden können. Dabei wurde in der Simulationsumgebung die Funktionalität der Rechenarithmetik der später verwendeten FPGAs berücksichtigt. Verschiedener Filteralgorithmen, im Besonderen der Optimal Filter und ein Wiener Filter mit Korrekturglied, werden im Hinblick auf ihre Performanz der Energierekonstruktion für das zukünftige Triggersystem des Flüssig-Argon-Kalorimeters diskutiert. Der zweite Teil dieser Arbeit beschäftigt sich mit der Hochgeschwindigkeitsdatenübertragung zur Erfassung von Triggerdaten. Zu diesem Zweck wird ein generischer 10 Gigabit Ethernet UDP Stack in VHDL entworfen, der als Teil der Ausleseelektronik eines Demonstrator-Testaufbaus im Rahmen des Phase-0 Upgrades in einem ALTERA® Stratix-IV FPGA aktuell zum Einsatz kommt. Nach Implementierung in einem Prototypen einer Auslesekarte konnte ein Transfer von Detektordaten realisiert werden. Eine Überprüfung am Demonstrator-Testaufbau, welcher im ATLAS Detektor installiert ist, schließt diese Dissertation ab. Sie hat eine korrekte Übertragung von Triggersignalen des Flüssig-Argon-Kalorimeters erfolgreich bestätitgt.

Page generated in 0.0353 seconds