• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 19
  • 16
  • 5
  • Tagged with
  • 40
  • 18
  • 14
  • 11
  • 11
  • 11
  • 11
  • 10
  • 9
  • 9
  • 8
  • 8
  • 8
  • 7
  • 7
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Architectural synthesis of a coarse-grained run-time-reconfigurable accelerator for dsp applications

Obeid, Abdulfattah Mohammad. Unknown Date (has links)
Techn. University, Diss., 2006--Darmstadt.
2

Realisierung von Diensten zur Anpassung von Workflows während der Laufzeit

Schröder, Ralf. January 1997 (has links)
Stuttgart, Univ., Fakultät Informatik, Diplomarb., 1997.
3

Einbettung dynamisch rekonfigurierbarer Hardwarearchitekturen in eine Universalprozessorumgebung /

Kalte, Heiko. January 2004 (has links)
Zugl.: Paderborn, Universiẗat, Diss., 2004.
4

Lastbezogene Rekonfiguration von komponentenbasierten Verteilten Systemen mit benutzergesteuerten Anwendungen /

Feil, Volker. January 2005 (has links)
Universiẗat, Diss., 2005--Stuttgart.
5

Entwicklung und Evaluation eines Algorithmus zur Anpassung von Anwendungen in PCOM

Störzbach, Andreas. January 2005 (has links)
Stuttgart, Univ., Diplomarb., 2005.
6

Modellierung und Simulation dynamisch rekonfigurierbarer Architekturen am Beispiel eines laufzeitadaptiven Netzwerk-Coprozessors

Albrecht, Carsten January 2009 (has links)
Zugl.: Lübeck, Univ., Diss., 2009
7

Multithreaded programming and execution models for reconfigurable hardware

Lübbers, Enno January 2010 (has links)
Zugl.: Paderborn, Univ., Diss., 2010
8

Untersuchungen zur Kostenoptimierung für Hardware Emulatoren durch Anwendung von Methoden der partiellen Laufzeitrekonfiguration / Investigations of cost optimizations for hardware emulation by using methods of partial dynamic reconfiguration

Beckert, René 13 June 2013 (has links) (PDF)
Der vorliegende Band der wissenschaftlichen Schriftenreihe Eingebettete Selbstorganisierende Systeme widmet sich der Optimierung von Hardware Emulatoren durch die Anwendung von Methoden der partiellen Laufzeitrekonfiguration. An aktuelle Schaltkreis- und Systementwürfe werden zunehmend divergente Anforderungen gestellt. Einer sehr kurzen Entwicklungszeit für eine schnelle Markteinführung steht, um teure und aufwändige Re-Desings zu verhindern, eine möglichst umfangreiche Testabdeckung des Entwurfs gegenüber. Um die Zeit für die Tests zu reduzieren, kommen überwiegend FPGA-basierte HW-Emulatoren zum Einsatz. Durch den Einfluss der steigenden Komplexität aktueller Entwürfe auf die Emulator-Plattform reduziert sich jedoch signifikant die Performance der Emulatoren. Die in Emulatoren eingesetzten FPGAs sind aber zunehmend partiell zur Laufzeit rekonfigurierbar. Der in der vorliegenden Arbeit umgesetzte Ansatz behandelt die Anwendung von Methoden der Laufzeitrekonfiguration auf dem Gebiet der Hardware-Emulation. Dafür ist zunächst eine Partitionierung des zu testenden Entwurfs in möglichst funktional unabhängige Systemteile notwendig. Für eine optimierte und ressourceneffiziente Platzierung der einzelnen HW-Module während der Emulation, ist ein ebenfalls auf dem FPGA platziertes Kommunikationsnetzwerk implementiert. Der vorgestellte Ansatz wird an verschiedenen Beispielen anschaulich illustriert. So kann der Leser die Mächtigkeit der entwickelten Methodik nachvollziehen und wird motiviert, das Verfahren auch auf weitere Anwendungsfälle zu übertragen. / Current circuit and system designs consist a lot of gate numbers and divergent requirements. In contrast to a short development and time to market schedule, the needs for perfect test coverage and quality are rising. One approach to cover this problem is the FPGA based functional test of electronic circuits. State of the art FPGA platforms doesn't consist enough gates to support fully custom designs. The thesis catches this problem and gives some approaches to use partial dynamic reconfiguration to solve the size problem. A fully automated design flow demonstrates partial partitioning of designs, modifications to use dynamic reconfiguration and its schedule. At the end of the work, some examples demonstrates the power of the approach.
9

Rekonfiguration komponentenbasierter Softwaresysteme zur Laufzeit

Matevska, Jasminka January 2009 (has links)
Zugl.: Oldenburg, Univ., Diss., 2009
10

Untersuchungen zur Kostenoptimierung für Hardware-Emulatoren durch Anwendung von Methoden der partiellen Laufzeitrekonfiguration

Beckert, René January 2008 (has links)
Zugl.: Chemnitz, Techn. Univ., Diss., 2008

Page generated in 0.104 seconds