• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 78
  • Tagged with
  • 80
  • 80
  • 80
  • 35
  • 32
  • 26
  • 20
  • 17
  • 16
  • 14
  • 13
  • 12
  • 12
  • 11
  • 11
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
21

Análise de valor para determinação do tempo de execução no pior caso (WCET) de tarefas em sistemas de tempo real

Silva, Karila Palma January 2015 (has links)
Dissertação (mestrado) - Universidade Federal de Santa Catarina, Centro Tecnológico, Programa de Pós-Graduação em Engenharia de Automação e Sistemas, 2015 / Made available in DSpace on 2015-06-02T04:10:09Z (GMT). No. of bitstreams: 1 333801.pdf: 3059940 bytes, checksum: 6dc6cd5583e623b2d79424bb7f769b16 (MD5) Previous issue date: 2015 / A utilização de sistemas computacionais na sociedade tem se expandido e as aplicações com requisitos de tempo real são mais comuns, variando em relação à complexidade e às necessidades de garantia no atendimento de restrições temporais (deadlines). Uma propriedade importante na definição do comportamento temporal de uma tarefa é o tempo de computação, que é o tempo necessário para a execução completada tarefa. Um dos grandes problemas de obtê-lo está ligado à análise da microarquitetura do processador. Considerando um processador que possui memória de dados com latência variada, é necessário a análise de valor para identificar a região de memória que a instrução acessa (memória principal ou ScrathPad Memory), para que o pior tempo de execução dos programas não seja consideravelmente superestimado. O objetivo deste trabalho é usar a análise de valor para determinar o tempo correto de acesso à memória, através da identificação da região de memória que cada instrução acessa, com a finalidade de obter um limite superior do WCET menos pessimista.<br> / Abstract: The use of computer systems in our society has expanded and applications with real-time requirements are getting more usual, varying in relation to the complexity and the necessity of guaranting deadlines. An important restriction in defining the temporal behavior of a task is the computation time, i.e., the time necessary to complete the task. Amajor problem in obtaining WCET is the processor microarchitecture analysis. Considering a processor with a data memory that has varying latency, value analysis is necessary to identify the memory region tha teach instruction accesses (main memory or ScrathPad Memory), so the worst execution time of programs are not considerably overestimated.The objective of this work is to use value analysis to obtain the correct memory access time by identifying the region of memory each instruction accesses, obtaining WCET upper bounds that are less pessimistic.
22

Implementação de um sistema operacional compatível com a especificação ARINC 653

Arcaro, Luís Fernando January 2015 (has links)
Dissertação (mestrado) - Universidade Federal de Santa Catarina, Centro Tecnológico, Programa de Pós-Graduação em Engenharia de Automação e Sistemas, Florianópolis, 2015 / Made available in DSpace on 2015-06-02T04:10:14Z (GMT). No. of bitstreams: 1 333796.pdf: 3550462 bytes, checksum: 7eaaf170fea7fb722e02d0801299ad1b (MD5) Previous issue date: 2015 / Sistemas de Tempo Real (STRs) são sistemas computacionais que estão submetidos, alem de a requisitos lógicos, a requisitos de natureza temporal. A especificação ARINC 653 descreve a interface funcional a ser oferecida ao software de aplicação e os requisitos temporais a serem atendidos por Sistemas Operacionais (SOs) sobre os quais são executados STRs aviônicos, ou seja, aplicações relacionadas aos sistemas eletrônicos empregados em aeronaves. Uma das principais definições dessa especificação e a utilização de partições com isolamento temporal e espacial, permitindo a execução de múltiplas aplicações com diferentes objetivos e criticalidades numa mesma plataforma de hardware, e garantindo, ainda, que eventuais falhas ocorridas em uma partição não afetem a execução das demais. Este trabalho descreve a implementação de um SO compatível com a especificação ARINC 653 destinado ao treinamento de profissionais e a experimentação de novas aplicações aviônicas, não tendo por objetivo, portanto, a certificação para operação em voo, executado sobre a plataforma de hardware comercialmente conhecida como BeagleBone. Foi desenvolvido ainda um conjunto de ferramentas de configuração destinadas a validação de arquivos de configuração no padrão exigido pela ARINC 653 e a geração de modelos de aplicação para execução no SO. O atendimento as exigências da ARINC 653 pelo SO foi evidenciado através de um conjunto de casos de teste, que servem também como exemplos de utilização e auxiliam, ainda, no processo demigração do SO a outras plataformas.<br> / Abstract: Real-Time Systems (RTSs) are computer systems that are subject to, in addition to logical requirements, temporal requirements. The ARINC 653 specication describes the functional interface that must be oered to the application software and the time requirements that must be met by Operating Systems (OSs) on which avionics RTSs are executed, i.e. applications related to electronic systems used on aircrafts. One of the key definitions of this specification is the use of temporally and spatially isolated partitions, allowing the execution of multiple applications with different objectives and criticality levels onthe same hardware platform, and also ensuring that any failures inone partition do not affect the execution of the others. This work describes the implementation of an ARINC 653 compatible OS aimed for professionals training and test of new avionics applications, and thus does not aim certification for in-ight operation, which is executed on the hardware platform commercially known as BeagleBone. We also developed a set of configuration tools for the validation of ARINC 653 standard configuration files and the generation of application templates to be run in the OS. The compliance of the OS with the ARINC 653 requirements is evidenced through a set of test cases, which also serve as examples of use and are useful in the process of migration of the OS to other platforms.
23

Modelagem e desenvolvimento de um sistema de controle de combustão de biomassa de baixo custo / Modelling and development of a low cost biomass combustion control system

Boscov, Jaime Alex 31 January 2014 (has links)
BOSCOV. J. A. Modelagem e desenvolvimento de um sistema de controle de combustão de biomassa de baixo custo. 2014. 110 f. Dissertação (Mestrado em Engenharia de Teleinformática) - Centro de Tecnologia, Universidade Federal do Ceará, Fortaleza, 2014. / Submitted by Marlene Sousa (mmarlene@ufc.br) on 2015-02-27T17:16:36Z No. of bitstreams: 1 2014_dis_jaboscov.pdf: 16420577 bytes, checksum: 5e1b722c5c61f6b7a3438450c719c472 (MD5) / Approved for entry into archive by Marlene Sousa(mmarlene@ufc.br) on 2015-03-04T17:28:23Z (GMT) No. of bitstreams: 1 2014_dis_jaboscov.pdf: 16420577 bytes, checksum: 5e1b722c5c61f6b7a3438450c719c472 (MD5) / Made available in DSpace on 2015-03-04T17:28:23Z (GMT). No. of bitstreams: 1 2014_dis_jaboscov.pdf: 16420577 bytes, checksum: 5e1b722c5c61f6b7a3438450c719c472 (MD5) Previous issue date: 2014-01-31 / This dissertation presents a mathematical modelling and development of a low cost biomass combustion system for use in industrial boilers or other process that uses biomass as combustible for heating. The system uses the oxygen gas rate on the exhaust gases to verify the quality of the combustion process. With this information and with an information about the needs for energy on the heating process, a control strategy was developed to the biomass and air admission system. Due to the high cost of industrial oxygen analyzers, a new equipment was developed based on a vehicular lambda probe. Especial attention was given to the temperature control, including the modeling, simulation and project of a digital controller. The equipment was tested on a propane burning system and the results were compared with a calibrated and certificated industrial gas analyzer. The response curve was adjusted to improve the precision of the developed instrument. On a second moment, a simplified mathematical model was created for an industrial boiler and for a digital controller for the air and biomass admission. This model was simulated using real boiler parameters and the results achieved indicates a good performance of the system. / Este trabalho apresenta a modelagem e o desenvolvimento de um sistema de combustão de biomassa de baixo custo para ser utilizado em caldeiras geradoras de vapor ou em outros processos de aquecimento que utilizam biomassa na forma de cavacos de madeira ou pellets como combustível. A qualidade do processo de combustão é avaliada pelo teor de oxigênio nos gases de escape. A partir dessa informação e da necessidade de geração de calor do sistema, desenvolveu-se uma estratégia de controle para a admissão de combustível e de ar no processo. Uma vez que os analisadores de oxigênio industriais disponíveis no mercado possuem custo elevado, projetou-se e desenvolveu-se um analisador de oxigênio de baixo custo baseado em sondas lambda de uso veicular. Foi dada atenção especial ao controle de temperatura desta sonda. O trabalho envolveu a identificação de um modelo matemático para a mesma, assim como simulações para validação e projeto de um controlador digital que garanta um controle efetivo. O instrumento foi testado em um queimador de gás liquefeito de petróleo e sua resposta foi comparada e ajustada à resposta de um analisador industrial com certificado de calibração rastreado pelo Inmetro, obtendo-se resultados bem consistentes. Em um segundo momento desenvolveu-se uma modelagem matemática simplificada de uma caldeira geradora de vapor e de um sistema de controle digital de admissão de combustível e ar. O modelo foi simulado com os parâmetros de uma caldeira real e os resultados indicaram um desempenho bastante satisfatório.
24

Sistema de controle digital para WECS de eixo vertical / Digital control system for vertical axis WECS

Almeida, Bruno Ricardo de 01 1900 (has links)
ALMEIDA, B. R. de. Sistema de controle digital para WECS de eixo vertical. 2012. 154 f. Dissertação (Mestrado em Engenharia Elétrica) - Centro de Tecnologia, Universidade Federal do Ceará, Fortaleza, 2012. / Submitted by Marlene Sousa (mmarlene@ufc.br) on 2012-02-23T17:43:35Z No. of bitstreams: 1 2012_dis_bralmeida.pdf: 7924219 bytes, checksum: ecf045bae615528fb4f01b868f586bf8 (MD5) / Approved for entry into archive by Marlene Sousa(mmarlene@ufc.br) on 2012-02-23T17:44:31Z (GMT) No. of bitstreams: 1 2012_dis_bralmeida.pdf: 7924219 bytes, checksum: ecf045bae615528fb4f01b868f586bf8 (MD5) / Made available in DSpace on 2012-02-23T17:44:31Z (GMT). No. of bitstreams: 1 2012_dis_bralmeida.pdf: 7924219 bytes, checksum: ecf045bae615528fb4f01b868f586bf8 (MD5) Previous issue date: 2012-01 / An option to minimize the energetic problems using renewable energy sources is the distributed micro generation in urban areas. In this kind of environment, where the winds are not regular ande turbulent, the efficiencies from vertical axis wind turbines are comparable to those ones from horizontal axis wind turbines, with the additional vantage of producing low mechanical vibrations at low rotation speeds. Thus, in order to explore this technology, this work presents a wind energy conversion system using a 1.5 kW vertical axis wind turbine. Firstly, a two power conversion stages topology is proposed, the first stage is a high frequency, semi controlled, three phase rectifier and the second stage is a classical Buck converter, the proposed topology is controlled by an analog control system. Secondly, in order to achieve size and efficiency improvements, a second topology is proposed, where the classic Buck converter is substituted by a synchronous, interleaved Buck converter, this second topology is fully digitally controlled. For both topologies, qualitative and quantitative analyses have been realized as well as its control systems have been design. Finally, simulation results are presented for both topologies, where an 18.5% input current total harmonic distortion can be verified for both topologies and, a 30% reduction of rms current trough dc link capacitors is verified for the second topology. A 1.5 kW prototype, based on the first proposed topology, was built and tested, achieving a full power efficiency of 91%. / Uma alternativa para minimizar os problemas energéticos utilizando fontes renováveis de energia, é a microgeração distribuída em meios urbanos. Neste ambiente onde os ventos são turbulentos e irregulares, as turbinas eólicas de eixo vertical apresentam uma eficiência muito próxima às turbinas eólicas de eixo horizontal, com a vantagem de possuírem baixas vibrações, por trabalharem com baixas rotações. Assim, com o objetivo de explorar esta tecnologia de eixo vertical, este trabalho apresenta um sistema eólico de conversão de energia utilizando uma turbina de eixo vertical de 1500 watts. Inicialmente é proposta uma topologia composta por dois estágios de conversão, sendo o primeiro um retificador trifásico semicontrolado em alta frequência (RTSCAF) e o segundo estágio um conversor Buck convencional, onde todo o controle é feito de forma analógica. Buscando melhorias com relação ao rendimento e tamanho, é proposta em seguida uma segunda topologia, onde o conversor Buck convencional é substituído por um conversor Buck intercalado síncrono, com controle totalmente digital. Para todos os conversores, foram realizadas as análises qualitativa e quantitativa, sendo realizado também o projeto dos componentes e dos controladores. Ao final são apresentados os resultados de simulação onde se verifica uma distorção harmônica total (DHT) na corrente de entrada de aproximadamente 18,5% para ambas as topologias, e observa-se uma diminuição de 30% na corrente eficaz que circula no banco de capacitores do barramento cc ao utilizar o conversor Buck intercalado síncrono, na segunda topologia. O protótipo experimental de 1500 watts da primeira topologia foi testado e apresentou um rendimento de 91% para potência nominal.
25

Controladora flexivel multi-eixo para acionamento fracionarios de alta dinamica

Rubio, Juan Carlos Campos January 1992 (has links)
Dissertação (mestrado) - Universidade Federal de Santa Catarina, Centro Tecnologico / Made available in DSpace on 2016-01-08T17:26:45Z (GMT). No. of bitstreams: 1 88961.pdf: 3538880 bytes, checksum: f393553a559db7b57440234ce6df09ce (MD5) Previous issue date: 1992 / A constante evolução da automação de processos discretos de manufatura, traz uma demanda crescente por sistemas de controle que possam coordenar movimentos em múltiplos eixos. Este trabalho apresenta uma nova concepção para o controle deste tipo de sistema, a qual consiste na utilização de modernos circuitos integrados dedicados, desenvolvidos para serem implementados em "sistemas digitais de controle de movimento", aqui abreviadamente denominados de CICM - Circuitos Integrados Controladores de Movimento. Inicialmente é feita uma revisão dos conceitos básicos em sistemas de controle e servomecanismos, com especial enfoque nas vantagens obtidas com a utilização dos CICM na arquitetura dos modernos CNC. Com vistas à determinação dos parâmetros e do comportamento dinâmico de um servomecanismo controlado através do sistema desenvolvido, são apresentados resultados obtidos através de simulações e ensaios dinâmicos de um servomecanismo banco de ensaio. Os ensaios dinâmicos realizados mostram que é viável a integração do sistema desenvolvido em instrumentos e aparelhos de alta precisão.
26

Sistema de monitoramento digital de grandezas el?tricas

Paranhos, ?gor Abrah?o 31 August 2007 (has links)
Made available in DSpace on 2015-04-14T13:56:40Z (GMT). No. of bitstreams: 1 396050.pdf: 5610208 bytes, checksum: 53048425f8fbc45914d3914ccd959eb8 (MD5) Previous issue date: 2007-08-31 / A alta tecnologia encontrada nos equipamentos modernos tem colaborado no controle de processos industriais, aumentando a produtividade e a confiabilidade em diversos setores, facilitando a elabora??o de produtos de melhor acabamento. Entretanto, a utiliza??o destes equipamentos em linhas de produ??o aumenta consideravelmente a susceptibilidade do sistema aos dist?rbios na qualidade de energia, devido ? micro-eletr?nica associada. O aparecimento de cargas n?o-lineares tem afetado diretamente os sinais de corrente e tens?o, de forma a deixar o ambiente eletricamente polu?do. A preocupa??o com os n?veis da qualidade da energia el?trica vem aumentando bastante nos ?ltimos anos, tanto para consumidores como para as concession?rias. Em meio a isto, sistemas de monitoramento da qualidade da energia foram surgindo, e de acordo com o desenvolvimento tecnol?gico, sendo acrescidos de novas fun??es. Por?m, muitos se tornaram de custo elevado, de forma a n?o serem acess?veis a empresas de recursos limitados. Sistemas mais simples tamb?m passaram a ser comercializados, todavia, sem determinadas ferramentas, como banco de dados. Este trabalho apresenta a implementa??o de um sistema de monitoramento digital de grandezas el?tricas, que visa aliar o baixo custo ? um recurso de banco de dados (para o armazenamento da informa??es), e ? visualiza??o remota dos mesmos, atrav?s de uma p?gina da internet. Para isso, foi desenvolvido um hardware para fazer a leitura trif?sica de tens?o e corrente, baseado no micro-controlador MSP430f169; um software para a aquisi??o dos dados, apresenta??o de c?lculos, gr?ficos e armazenagem, desenvolvido sob a plataforma Delphi 5; um banco de dados (em PostgreSQL) e uma interface WEB, fazendo-se uso da linguagem PHP. Tamb?m, ? proposto um estudo a respeito do assunto, de forma a caracterizar alguns sistemas e recursos encontrados nos produtos comerciais, assim como uma revis?o bibliogr?fica, apontando as tend?ncias para essa ?rea
27

Pré-regulador retificador entrelaçado (Interleaved) ZCS-FM boost, com controle digital através de dispositivo FPGA e linguagem VHDL /

Gonçalves, Flávio Alessandro Serrão. January 2005 (has links)
Orientador: Carlos Alberto Canesin / Banca: Falcondes Jose Mendes de Seixas / Banca: Ernane Antônio Alves Coelho / Banca: Luiz Carlos de Freitas / Banca: Fabio Toshiaki Wakabayashi / Resumo: Este trabalho apresenta a análise, projeto e implementação de um pré-regulador retificador boost formado por células de potência entrelaçadas ("interleaving"), empregando técnicas de comutação não dissipativa, operando no modo de condução crítica, e controlado por dispositivo FPGA (Field Programmable Gate Array). Células de comutação não dissipativa com corrente nula (ZCS - Zero Current Switching) são utilizadas para proporcionar condições para minimização das perdas durante a entrada em condução e bloqueio dos interruptores e dos diodos boost. As células de comutação não dissipativa do tipo ZCS operam na região de fronteira entre os modos de condução contínua e descontínua, denominado como modo de condução crítica, eliminando-se as desvantagens relacionadas com os efeitos da recuperação reversa dos diodos boost operando no modo de condução contínua, especificamente, perdas adicionais (devidas à recuperação reversa) e problemas de interferências eletromagnéticas (EMI - Electromagnetic Interference). Adicionalmente, devido à técnica de "interleaving", as principais vantagens apresentadas pelo retificador incluem a redução da amplitude do "ripple" da corrente de entrada, a redução da amplitude do "ripple" de alta freqüência da tensão de saída, a possibilidade da utilização de semicondutores que apresentem menores capacidades de corrente e tensão, reduzido volume do filtro de EMI requerido, elevado fator de potência e reduzida distorção harmônica total (DHT) na corrente de entrada, em conformidade com a norma IEC61000-3-2. O controle digital foi desenvolvido empregando linguagem de descrição de hardware (VHDL - Hardware Description Language) e implementada utilizando o dispositivo FPGA XC2S200E-SpartanII-E/Xilinx. As análises teóricas, a modelagem para as técnicas digitais, as metodologias de projeto e exemplos...(Resumo completo, clicar acesso eletrônico abaixo) / Abstract: This work presents the analysis, design and implementation of a single-phase high power factor boost rectifier composed of power cells in interleave connection, operating in critical conduction mode, employing a soft-switching technique, and controlled by a Field Programmable Gate Array (FPGA) device. Zero-Current-Switching (ZCS) cells are used to provide conditions for non-dissipative commutations during the switches' and boost diodes' turn-on and turn-off. The ZCS cells operate at the boundary of continuous and discontinuous modes, designated as critical conduction mode, eliminating the disadvantages related recovery effects of boost diodes operated in continuous conduction mode, namely: additional losses, and electromagnetic interference (EMI) problems. In addition, due to the interleaving technique, the rectifier's features include the reduction in the input current ripple, the reduction in the output voltage high-frequency ripple, and the use of semiconductor devices with lower breakdown voltages and forward currents, low volume for the EMI input filter, high input power factor, and low total harmonic distortion (THD) in the input current, in compliance with the IEC61000-3-2 standards. The digital controller has been developed using a hardware description language (VHDL) and implemented using the XC2S200E-SpartanII-E/Xilinx FPGA device. Theoretical analyses, modeling for digital control, design methodologies and examples are presented. Laboratorial prototypes were implemented in order to provide the validation of proposed converter. Additionally, the experimental results are obtained from prototypes composed of two and four interleaved cells, rated at 1kW and 2kW, respectively. / Doutor
28

Projetos de controle discreto com modos deslizantes para sistemas sujeitos a atraso no controle

Apolinário, Gisele de Carvalho [UNESP] 02 October 2013 (has links) (PDF)
Made available in DSpace on 2014-06-11T19:30:51Z (GMT). No. of bitstreams: 0 Previous issue date: 2013-10-02Bitstream added on 2014-06-13T20:00:55Z : No. of bitstreams: 1 apolinario_gc_dr_ilha.pdf: 993144 bytes, checksum: 6a42aeb7f6d7fcc40c4a9b8b2f5f9dd7 (MD5) / Este trabalho propõe novas estratégias de controle discreto que utilizam preditores de estados. O enfoque principal do trabalho foi dado ao Controle Discreto com Modos Deslizantes aplicados em sistemas que possuem atraso no sinal de controle. As leis sugeridas são caracterizadas principalmente por sua simplicidade de implementação em dispositivos digitais e por proporcionar cálculos rápidos para gerar os sinais de controle. A motivação para essa pesquisa é devido ao amplo interesse do setor de controle e automação pelas influências dos atrasos, em suas diferentes formas, nos projetos de controle. Utiliza-se um preditor já consolidado na literatura em uma das estratégias proposta, enquanto que nas demais estratégias novos preditores são vistos com o objetivo de minimizar os efeitos degenerativos dos atrasos aos projetos. Os métodos de projeto propostos podem ser aplicados no controle de plantas estáveis ou instáveis com atraso no sinal de controle. Com o intuito de validar cada um dos controladores propostos, são apresentados resultados de simulações computacionais em um exemplo de sistema linear de ordem três, em um sistema linear que representa a suspensão ativa de um automóvel e em um sistema não linear que representa o sistema de um pêndulo invertido. No sistema de pêndulo invertido, que em malha aberta é de natureza instável, é proposto um algoritmo de detecção e acomodação automática de falha por atraso no sinal de controle. O presente trabalho mostra resultados satisfatórios mesmo com atrasos constantes e maiores que o período de amostragem, o que comprova a eficácia dos novos controladores / This work proposes new strategies of discrete-time control using state predictors. The main focus was the Sliding Mode Control applied to systems that present delay in the control sign. The suggested control laws are characterized by their simplicity of implementation in digital devices and provide a quick procedure to generate control signals. The motivation for this research is due to the wide interest in the automation and control areas for influences of several kinds of delays, in control projects. We use a predictor widely seen in the literature of the proposed strategies, while for other predictors new strategies are adressed to minimize the degenerative effects of delay in systems. The proposed design methods can be applied to the control of stable or unstable plants, with delay in the control signal. In order to validate each of the proposed controllers we present results of computer simulations for an example of a linear system of third order that represents the active suspension of a vehicle and a nonlinear system which represents an inverted pendulum. In the inverted pendulum system which is of unstable nature, we propose an algorithm for automatic detection and fault accommodation for delay in the control signal. The present work shows satisfactory results even with constant delays and larger sampling period, which proves the efficiency of the new controllers
29

Pré-regulador retificador entrelaçado (Interleaved) ZCS-FM boost, com controle digital através de dispositivo FPGA e linguagem VHDL

Gonçalves, Flávio Alessandro Serrão [UNESP] 27 October 2005 (has links) (PDF)
Made available in DSpace on 2014-06-11T19:30:52Z (GMT). No. of bitstreams: 0 Previous issue date: 2005-10-27Bitstream added on 2014-06-13T19:40:21Z : No. of bitstreams: 1 goncalves_fas_dr_ilha.pdf: 8475996 bytes, checksum: 3f15a590474f620a763dcc65faf6248f (MD5) / Fundação de Amparo à Pesquisa do Estado de São Paulo (FAPESP) / Este trabalho apresenta a análise, projeto e implementação de um pré-regulador retificador boost formado por células de potência entrelaçadas (interleaving), empregando técnicas de comutação não dissipativa, operando no modo de condução crítica, e controlado por dispositivo FPGA (Field Programmable Gate Array). Células de comutação não dissipativa com corrente nula (ZCS - Zero Current Switching) são utilizadas para proporcionar condições para minimização das perdas durante a entrada em condução e bloqueio dos interruptores e dos diodos boost. As células de comutação não dissipativa do tipo ZCS operam na região de fronteira entre os modos de condução contínua e descontínua, denominado como modo de condução crítica, eliminando-se as desvantagens relacionadas com os efeitos da recuperação reversa dos diodos boost operando no modo de condução contínua, especificamente, perdas adicionais (devidas à recuperação reversa) e problemas de interferências eletromagnéticas (EMI - Electromagnetic Interference). Adicionalmente, devido à técnica de interleaving, as principais vantagens apresentadas pelo retificador incluem a redução da amplitude do ripple da corrente de entrada, a redução da amplitude do ripple de alta freqüência da tensão de saída, a possibilidade da utilização de semicondutores que apresentem menores capacidades de corrente e tensão, reduzido volume do filtro de EMI requerido, elevado fator de potência e reduzida distorção harmônica total (DHT) na corrente de entrada, em conformidade com a norma IEC61000-3-2. O controle digital foi desenvolvido empregando linguagem de descrição de hardware (VHDL - Hardware Description Language) e implementada utilizando o dispositivo FPGA XC2S200E-SpartanII-E/Xilinx. As análises teóricas, a modelagem para as técnicas digitais, as metodologias de projeto e exemplos... / This work presents the analysis, design and implementation of a single-phase high power factor boost rectifier composed of power cells in interleave connection, operating in critical conduction mode, employing a soft-switching technique, and controlled by a Field Programmable Gate Array (FPGA) device. Zero-Current-Switching (ZCS) cells are used to provide conditions for non-dissipative commutations during the switches' and boost diodes' turn-on and turn-off. The ZCS cells operate at the boundary of continuous and discontinuous modes, designated as critical conduction mode, eliminating the disadvantages related recovery effects of boost diodes operated in continuous conduction mode, namely: additional losses, and electromagnetic interference (EMI) problems. In addition, due to the interleaving technique, the rectifier's features include the reduction in the input current ripple, the reduction in the output voltage high-frequency ripple, and the use of semiconductor devices with lower breakdown voltages and forward currents, low volume for the EMI input filter, high input power factor, and low total harmonic distortion (THD) in the input current, in compliance with the IEC61000-3-2 standards. The digital controller has been developed using a hardware description language (VHDL) and implemented using the XC2S200E-SpartanII-E/Xilinx FPGA device. Theoretical analyses, modeling for digital control, design methodologies and examples are presented. Laboratorial prototypes were implemented in order to provide the validation of proposed converter. Additionally, the experimental results are obtained from prototypes composed of two and four interleaved cells, rated at 1kW and 2kW, respectively.
30

Estudo e implementação de controle digital para o conversor ponte completa e comutação suave com modulação por deslocamento de fase (FB-ZVS-PS)

Carvalho, Rafael Takasaki January 2003 (has links)
Dissertação (Mestrado) - Universidade Federal de Santa Catarina, Centro Tecnológico. Programa de Pós-graduação em Engenharia Elétrica / Made available in DSpace on 2012-10-21T07:43:51Z (GMT). No. of bitstreams: 1 220917.pdf: 1077714 bytes, checksum: 47066db00f498f4682f808e120447cd8 (MD5) / O presente trabalho aborda o desenvolvimento e implementação de um sistema de controle digital para o estágio de saída de uma fonte de alimentação para telecomunicações, conversor FB-ZVS-PS, utilizando o processador digital de sinais TMS320LF2407 da Texas Intruments. Este trabalho foi motivado, não só pelas vantagens proporcionadas pelo controle digital, tais como flexibilidade e redução de volume, como também pela necessidade de desenvolvimento nas técnicas de controle para o segmento de retificadores monofásicos. Para a realização deste trabalho foi necessário, além do estudo do estágio de potência e do processador, a elaboração de uma solução digital original de controle "phase-shift" aplicada ao conversor FB-ZVS-PS. Um protótipo utilizando uma placa de circuito impresso de uma fonte comercial de 600 W foi desenvolvido para validação desta técnica. Os resultados obtidos foram extremamente satisfatórios com destaque para o comportamento dinâmico verificado através de reduzidas variações na tensão de saída sob mudanças de carga.

Page generated in 0.1194 seconds