Spelling suggestions: "subject:"cistemas eletrônico"" "subject:"cistemas eletrônica""
1 |
Analise de sistemas multifilas com multiplos servidores ciclicosLavelha, Antonio Carlos 31 October 1991 (has links)
Orientador: Jorge Moreira de Souza, João Bosco Ribeiro do Val / Tese (doutorado) - Universidade Estadualde Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-14T01:19:48Z (GMT). No. of bitstreams: 1
Lavelha_AntonioCarlos_D.pdf: 7758159 bytes, checksum: 4bb434ed9080b593a72e49198406c04e (MD5)
Previous issue date: 1991 / Resumo: Consideramos modelos de sistemas com múltiplos nós servidos ciclicamente por vários servidores idênticos. Em cada nó há uma fila de transmissão e uma fila de recepção. Usuários chegam nas filas de transmissão dos nós de acordo com um processo Poissoniano. Após o atendimento em um nó de origem, um usuário deve ser encaminhado à fila de recepção de um nó de destino. Um nó pode utilizar no máximo um servidor em um dado instante. Os processos de caminhada dos servidores pelos nós e os processos de serviço são supostos gerais. Esses modelos são apropriados para a avaliação de desempenho de uma ampla classe de redes de interligação de processadores. Desenvolvemos um modelo analítico aproximado e um modelo de simulação para a obtenção do tempo médio dos usuários em uma fila de transmissão. O modelo analítico trata sistemas simétricos ou assimétricos com filas de capacidade infinita, servidores operando no modo repetição no caso de bloqueio do nó de destino e com serviço l-limitado. O enfoque utilizado é o da agregação dos servidores em um único servidor equivalente. O modelo é uma extensão ao caso multi-servidor do modelo de Hashida e Ohara relativo a servidor em férias e serviço não exaustivo. O tempo de ciclo do servidor equivalente é calculado através de dois métodos distintos. No primeiro método, nós utilizamos uma equivalência entre as taxas de serviço e caminhada do servidor equivalente e dos servidores originais. No segundo método, o tempo de ciclo é a superposição dos tempos de ciclo condicionais dos servidores originais, análogo ao método proposto por Kuehn, estendendo-se aqui ao caso multi-servidor. É desenvolvida uma expressão fechada para a transformada de Stieltjes-Laplace da distribuição do tempo de espera dos usuários em fila. O modelo de simulação é a eventos discretos e trata sistemas multi-servidores simétricos ou assimétricos, com serviço exaustivo, limitado, com barreira ou não exaustivo, e filas com capacidade finita ou infinita; os servidores operam com escalonamento do tipo repetição ou espera no caso de bloqueio do nó de destino. Ele é utilizado para propósitos de validação do modelo analítico. Extensões dos modelos e aplicações à avaliação de desempenho de redes de processadores, incluindo a rede do sistema de comutação brasileiro TRÓPICO, são consideradas / Abstract: We consider models af systems with multiple nodes served cyclically by a number of identical servers. At each node there is one transmiting queue and one receiving queue. Customer arrival processes in the transmiting queues are Poissonian. After the service at a transmiting queue of a node is completed, the customer must be directed to a receiving queue of another node. A node cannot use more than one server at the same time. The walking and service times are general. These models are appropriate for the performance evaluation of a wide class of networks of processors. We developed one approximate analytical model and one simulation model for the evaluation of the mean waiting time at each transmiting queue. The analytical model deals with symmetric or asymmetric systems with infinite capacity queues. Blocking at the receiveing queues is considered, with servers working in the repeated mode and l-limited service. The approach is to aggregate the servers in one equivalent server. The model is an extension to the multiserver case of the model of Hashida e Ohara. We utilize two methods for the evaluation of the cycle time of the equivalent server. In the first method, we suppose an equivalence between the service and walk rates of the equivalent server and the correspondent of the original servers. In the second method, the analysis uses the conditional cycle times, that is analogous to the method proposed by Kuehn, extended here for the multiserver case. We present a closed expression for the Laplace-Stieltjes transform of the delay distribution at each queue. The simulation model is an event discrete type and it deals with multiserver symmetric or asymmetric systems with exhaustive, limiting, gating or nonexhaustive service, and finite or infinite queue capacity. The servers work at a repeat or wait mode. It is used to validate the analytical model. Some extensions of the models and applications in the performance evaluation of networks of processors, such as the network of the brazilian switching system TRÓPICO, are considered. / Doutorado / Doutor em Engenharia Elétrica
|
2 |
Uma contribuição ao estudo de estabilidade transitoria de sistemas eletricos de potencia com cargas e parametros variaveis com a frequenciaSales, Carlos Henrique Santos 27 January 1984 (has links)
Orientador: Ernesto Ruppert Filho / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas / Made available in DSpace on 2018-07-17T19:35:51Z (GMT). No. of bitstreams: 1
Sales_CarlosHenriqueSantos_M.pdf: 2730665 bytes, checksum: d3a953f96af97ddb23520c26fb42baa3 (MD5)
Previous issue date: 1984 / Resumo: Este trabalho apresenta um sumário sobre modelagem clássica de cargas deterministicas em sistemas elétricos de potência. Desenvolve-se uma nova modelagem que possibilita estudar dinâmica de sistemas elétricos de potência, considerando a variações dos parâmetros da rede elétrica bem corno das cargas (representadas por modelo de admitância para a terra) com as velocidades angulares das tensões em todas as barras, com ou sem geração. Na solução alternada.das equações diferenciais e algébricas que constituem o modelo matemático do sistema, as velocidades angulares das tensões nas barras são calculadas, a cada passo de integração das equações diferenciais ,e utilizadas para recalcular os parâmetros da rede elétrica e das cargas num processo de ajuste estado das barras-parâmetros. Utiliza-se o método trapezoidal na solução das equações diferenciais. Os resultados, obtidos em dois sistemas exemplos, se referem a estudos de estabilidade transitória de curta duração e são comparados com resultados correspondentes obtidos usando o modelo clássico de estudo de estabilidade transitória de curta duração / Abstract: This work presents a summary on deterministic load classical modelling in electrical power systems. To study electrical power systems dynamics a new modelling is presented regarding the effects of changing the network parameters and loads (represented by shunt admittances) with voltage frequencies of all, generation and non-generation busses. In the alternating solution of the differential and algebric equations representing power system, bus voltage frequencies are evaluated at each differential equations integration step and used to re-evaluate the network parameters and loads in an adjusting bus state-parameters process. The trapezoidal method is used to solve the differential equations. Results for two different electrical sample systems related to short-term transient stability .are compared to equivalent results using short ¿ term transient stability classical model / Mestrado / Mestre em Engenharia Elétrica
|
3 |
Sistema ininterrupto de energia de dupla conversão isolado de 6KVA / System of uninterrupted dual isolated power conversion 6KVAOliveira, Halisson Alves de January 2007 (has links)
OLIVEIRA, H. A. Sistema ininterrupto de energia de dupla conversão isolado de 6KVA. 2007. 137 f. Dissertação (Mestrado em Engenharia Elétrica) - Centro de Tecnologia, Universidade Federal do Ceará, Fortaleza, 2007. / Submitted by João silva (jpauloqxb@gmail.com) on 2016-06-15T18:35:00Z
No. of bitstreams: 1
2007_dis_haoliveira.pdf: 4191735 bytes, checksum: 1371f57859c2345aba2f22bf320af9ac (MD5) / Approved for entry into archive by Marlene Sousa (mmarlene@ufc.br) on 2016-08-22T12:09:52Z (GMT) No. of bitstreams: 1
2007_dis_haoliveira.pdf: 4191735 bytes, checksum: 1371f57859c2345aba2f22bf320af9ac (MD5) / Made available in DSpace on 2016-08-22T12:09:52Z (GMT). No. of bitstreams: 1
2007_dis_haoliveira.pdf: 4191735 bytes, checksum: 1371f57859c2345aba2f22bf320af9ac (MD5)
Previous issue date: 2007 / This work presents the design, implementation and experimental results of a
6kVA dual conversion uninterrupt power supply (UPS) with isolated output. The
system is composed by a full-bridge inverter using unipolar modulation switching
strategy, a battery charger, a bypass circuit and a supervisory system. Improvement
techniques were used, such as: DC level reduction in the transformer, transformer
leakage inductance as filter component, leakage inductance reduction in the power PCI
and paralleled IGBTs to achieve the required power. The design methodology and
experimental results of an industrial prototype were presented to validate the theoretical
analysis and confirm the system performance. / Neste trabalho foram abordados o projeto, implementação e obtenção de
resultados de uma UPS de 6kVA de dupla conversão com isolamento na saída. O
sistema é constituído de um inversor em ponte completa com modulação unipolar,
carregador de baterias com topologia Buck, baterias, sistema supervisório e o circuito
de bypass. Para aperfeiçoamento do sistema foram utilizadas: técnica de redução de
nível de tensão DC no transformador, estudo da utilização da indutância de dispersão do
transformador como filtro, redução de indutâncias parasitas no layout do estágio de
potência e a utilização de IGBT’s discretos em paralelo para obtenção da potência
requerida. A metodologia de projeto e os resultados experimentais de um protótipo com
caráter industrial são apresentados para validar a análise teórica e comprovar o
desempenho do sistema.
|
4 |
Instrumentação de FPGAs SRAM para recuperação e prevenção de faltas permanentes visando utilização em aplicações espaciaisMartins, Victor Manuel Gonçalves January 2016 (has links)
Tese (doutorado) - Universidade Federal de Santa Catarina, Centro Tecnológico, Programa de Pós-Graduação em Engenharia Elétrica, Florianópolis, 2016. / Made available in DSpace on 2016-09-20T04:48:14Z (GMT). No. of bitstreams: 1
342001.pdf: 9058678 bytes, checksum: e7b5820af980d1932869b7216f587137 (MD5)
Previous issue date: 2016 / Os dispositivos reprogramáveis Field Programmable Gate Arrays (FPGAs),embora construídos para serem robustos, não são eternos, nem completamenteimunes à ocorrência de faltas, sejam elas transitórias oupermanentes. Considerando que o teste após fabricação deteta todas asfaltas devidas ao processo de produção, em condições normais ao níveldo mar, mesmo com as tecnologias nanométricas recentes, a ocorrênciade faltas permanentes numa FPGA durante o seu previsível ciclo devida é praticamente nula. Já em condições hostis, como no espaço ondeo nível de radiação é elevado (ou mesmo ambientes terrestres comocentrais nucleares, centros de investigação de física nuclear, aceleradoresde partículas, etc.), a ocorrência de faltas permanentes numa FPGAnão pode ser desprezada. Para além da radiação, sendo um dispositivoeletrónico, está igualmente sujeito a envelhecimento (aging). O NegativeBias Temperature Instability (NBTI) e o Positive Bias Temperature Instability(PBTI) são dois dos fatores que provocam esse envelhecimento,e que embora não destruam a funcionalidade dos recursos da FPGA,aumentam os seus tempos de propagação. Este envelhecimento podepor isso também originar faltas permanentes a partir de um determinadoponto do ciclo de vida do sistema implementado numa FPGA. Asolução para esses casos é a substituição da FPGA ou até mesmo daplaca que inclui a mesma. Apesar do facto de que em muitas situaçõesa substituição da FPGA ser considerada uma tarefa simples, em tantasoutras, tais como ambientes aeroespaciais onde o acesso é difícil e/ouperigoso para quem tem de realizar a substituição, esta operação poderáser problemática ou impossível de realizar.Neste contexto, esta tese propõe o desenvolvimento de soluções, para queum sistema implementado numa FPGA possa autonomamente recuperarda ocorrência de faltas permanentes (evitando utilizar recursos dodispositivo que sofreram essas mesmas faltas), e ao mesmo tempo,atenuar o ritmo de envelhecimento do dispositivo devido ao NBTI (eeventualmente também ao PBTI). Para isso, este trabalho foca emdois objetivos principais: (1) O desenvolvimento de um mecanismo emhardware, baseado na Reconfiguração Parcial da FPGA, que suportea implementação de estratégias de recuperação e prevenção de faltaspermanentes (minimizando a evolução do envelhecimento causado peloNBTI). (2) Planear e implementar formas de recuperar ou prevenir daocorrência de faltas permanentes (delay faults), recorrendo ao mecanismodesenvolvido.O mecanismo apresentado passa por novo fluxo gerador de bitstreamsparciais, possíveis de realocar em múltiplas partições reconfiguráveis,uma flexibilidade que ultrapassa a proporcionada pelas ferramentas dereconfiguração dinâmica disponibilizadas pelo fabricante. Das estratégiasimplementadas, uma permite um sistema implementado numa FPGArecuperar de uma falta permanente, sem necessidade de excluir todaa partição. Para atenuação do envelhecimento do dispositivo, outraestratégia altera as partições onde os bitstreams se encontram alocados deuma forma cíclica, de forma a que o máximo de recursos dessas partiçõesnão estejam configurados da mesma forma um longo período de tempo.É proposto ainda um novo sensor de performance para FPGA e quepode permitir medir também o envelhecimento em cada partição. Comele é possível a estratégia de alocar módulos (existentes nos bitstreamsgerados), de modo a uniformizar o envelhecimento e a dissipação depotência pelas várias partições, em função do envelhecimento acumulado,da temperatura atual e da potência consumida por cada módulo.<br> / Abstract : FPGA devices although built to be robust, are not everlasting. Theyare not completely invulnerable to the occurrence of faults, whethertemporary or permanent. Whereas the test after manufacturing detectsall faults due to production process, in normal conditions, at sea level,even with the recent nanometric technologies, the manifestation ofpermanent faults in FPGAs during their expected life cycle is consideredto be near zero. However, in hostile conditions, such as in space whereradiation levels are higher (or terrestrial environments such as nuclearpower plants, nuclear physics research centers, particle accelerators, etc.),the rate of permanent faults in an FPGA device can not be neglected.In addition to the radiation, as the FPGA is an electronic device, it isalso susceptible to aging effects. NBTI and PBTI are two of the agingsources and, although they do not damage directly the functionality ofthe FPGA resources, they are responsible for the increase in the device?spropagation times. This aging can therefore also lead to permanentfaults in a certain moment in the life cycle of a system implementedon an FPGA. The solution for such cases is to replace the FPGA oreven the board where it is on. Despite the fact that in many casesreplacing the FPGA can be considered a simple task, in many others,such as in aerospace environments where the access is difficult and /or dangerous for those who have to do the replacement, this operationmay be challenging or even impossible to perform.In this context, this work proposes the development of solutions fora system implemented in an FPGA which can autonomously recoverfrom the manifestation of permanent faults (avoiding use device resourcesthat have suffered these same faults), and at the same timemitigating the rate of aging of the device due to NBTI (and possiblyalso the PBTI). Therefore, this work focuses on two main objectives:(1) The development of a mechanism in hardware, based on the FPGAPartial Reconfiguration mechanism, which supports the implementationof strategies for recovering and prevention of permanent faults(minimizing the evolution of aging caused by NBTI). (2) The planningand implementation of ways to recover or to prevent the occurrence ofpermanent faults (delay faults), using the developed mechanism.The presented mechanism includes a new flow to generate partial bitstreams,which allows to reallocate multiple reconfigurable partitions.This is a feature does not provided by the dynamic reconfiguration toolsdelivered by the manufacturers. The implemented strategies allow asystem implemented in an FPGA to recover from a permanent fault,with no need to exclude the entire partition. For the device aging mitigation,another strategy changes the partitions where the bitstreamsare allocated in a cyclical way, so that the maximum resources of thesepartitions are not configured in the same way for a long period of time.It is further proposed a new performance sensor for FPGA systems,which also may allow the measuting of aging in each partition. Withthis sensor the strategy allows the allocation of modules (existing inthe generated bitstreams) in order to standardize the aging and powerdissipation by the various partitions, as a function of cumulative aging,the current temperature and the power consumed by each module.
|
5 |
Avaliação de sistemas eletrônicos de informação mediante uso de conceitos de estudos de usuário : um modelo aplicado no sistema eletrônico de informação do paciente da Rede Sara de HospitaisBerçott, Flávio Márcio 03 July 2000 (has links)
Dissertação (mestrado)—Universidade de Brasília, Faculdade de Estudos Sociais Aplicados, Departamento de Ciência da Informação e Documentação, Programa de Pós-Graduação em Ciência da Informação, 2000. / Submitted by Raquel Almeida (raquel.df13@gmail.com) on 2017-12-19T20:24:55Z
No. of bitstreams: 1
2000_Flávio Márcio Berçott.pdf: 1995597 bytes, checksum: 8cb9c7bed757457985d39a552b48383b (MD5) / Approved for entry into archive by Patrícia Nunes da Silva (patricia@bce.unb.br) on 2017-12-21T12:36:26Z (GMT) No. of bitstreams: 1
2000_Flávio Márcio Berçott.pdf: 1995597 bytes, checksum: 8cb9c7bed757457985d39a552b48383b (MD5) / Made available in DSpace on 2017-12-21T12:36:26Z (GMT). No. of bitstreams: 1
2000_Flávio Márcio Berçott.pdf: 1995597 bytes, checksum: 8cb9c7bed757457985d39a552b48383b (MD5)
Previous issue date: 2017-12-21 / Os sistemas eletrônicos de informação têm passado por mudanças devidas à evolução tecnológica, transformando-os em bases de informação geradoras de conhecimento. Com efeito, essas mudanças têm alterado a forma de avaliar esses sistemas. A partir da definição de variáveis representativas - Revocação, Precisão, Amicabilidade da Interface, Urgência, Confiança, Seletividade e Evolucionariedade -, propõe-se uma metodologia de avaliação de sistemas eletrônicos de informação mediante a aplicação de um estudo de usuários. Também realiza a aplicação prática do modelo no sistema de informação médico da Rede Sarah de Hospitais. Conclui-se, com isso, que a metodologia desenvolvida mostrou-se capaz de atingir os objetivos e que pode servir como base para o planejamento de estudos futuros. / Technological transformations nave fostered deep changes in electronic information systems, turning them into knowledge-engendering ones. Besides, the transformations nave shifted traditional assessment methods designed to evaluate electronic information systems. This work proposes a new methodology for assessing such systems, based on the definition of representative variables as well as an user survey. It also tests the model in the medicai information system of Sarah Hospitais Network. Results demonstrate that the methodology proved to be efficient in reaching the designed goals set by the researcher. Consequently, it can be applied in future studies.
|
6 |
Preditores da compra de alarme residencial : variáveis de cenário e da história de aprendizagemGuadalupe, Marcus Bernardes 06 March 2014 (has links)
Dissertação (mestrado)—Universidade de Brasília, Instituto de Psicologia, 2014. / Submitted by Albânia Cézar de Melo (albania@bce.unb.br) on 2014-12-04T13:02:42Z
No. of bitstreams: 1
2014_MarcusBernardesGuadalupe.pdf: 442959 bytes, checksum: d71c8391a028b990cd4c3dd2df764255 (MD5) / Approved for entry into archive by Patrícia Nunes da Silva(patricia@bce.unb.br) on 2014-12-05T10:59:46Z (GMT) No. of bitstreams: 1
2014_MarcusBernardesGuadalupe.pdf: 442959 bytes, checksum: d71c8391a028b990cd4c3dd2df764255 (MD5) / Made available in DSpace on 2014-12-05T10:59:46Z (GMT). No. of bitstreams: 1
2014_MarcusBernardesGuadalupe.pdf: 442959 bytes, checksum: d71c8391a028b990cd4c3dd2df764255 (MD5) / A presente pesquisa buscou identificar fatores que aumentam a probabilidade de
consumo de alarme como um bem de proteção residencial. Para este fim, uma literatura
relacionada a um recorte amplo do fenômeno (incluindo a utilização de outros bens e
serviços de proteção residencial) foi então explorada. Constatou-se que o uso de bens e serviços de proteção residencial tem sido investigado enquanto um fenômeno de consumo e, sob essa perspectiva, perseguido primordialmente pelas disciplinas da sociologia, economia e criminologia. No entanto, há falta de estudos que abordam tal fenômeno sob o ponto de teorias psicológicas do consumo. A partir de um modelo teórico fundamentado nos pressupostos básicos da Análise Experimental do Comportamento, a interpretação aqui empreendida se distingue da literatura acessada
por integrar, em um mesmo estudo, variáveis individuais (referentes à história de aprendizagem), variáveis ambientais (referentes ao cenário da compra) e variáveis econômicas (custos e benefícios conseqüentes à compra), preenchendo lacunas existentes na explicação do fenômeno de compra de alarme. Foi realizado um estudo de
campo com moradores de casas localizadas na península do Lago Norte na cidade de
Brasília (DF) coletando dados sobre como eles avaliam a segurança da região, do
conjunto e do imóvel em que residem, sobre a vivência de situações de ameaça, se
possuem determinados bens de proteção residencial (incluindo alarme), sobre como
avaliam a eficácia de um sistema de alarme contra a ação de criminosos e como um
sistema de alarme compõe a segurança do imóvel em que residem. Verificou-se por
meio de correlações que os participantes que avaliaram a região do Lago Norte como
menos segura, possuíam vizinhos vítimas de invasão, avaliaram um sistema de alarme
como eficaz contra a ação de criminosos e necessário para a composição de segurança
do próprio imóvel foram os participantes que mais consumiram alarme. Interpretados
como variáveis dependentes do consumo de alarme, os dados foram combinados em
uma mesma equação de regressão logística configurando um modelo ajustado e capaz
de prever 74,3% da variação do consumo de alarme. Os resultados foram finalmente
discutidos enquanto avanços na investigação do tema provendo contribuições teóricometodológicas,
implicações gerenciais e um modelo explicativo para pesquisas futuras. _______________________________________________________________________________ ABSTRACT / The present research has tried to identify factors that increased the probability of
consumption of alarm as a residential protective good. To that end, the literature related to a wide analysis of the phenomenon (including utilization of other goods and services of residential protection) has been explored. It has been established that the use of goods and services of residential protection is being investigated as a consumption
phenomenon and, under that view, mainly pursued by sociology, economics and
criminology. However, there is a lack of studies that would approach this phenomenon under the psychological consumption theories point of view. From a theoretical model grounded on the basic assumptions of Experimental Behavioral Analysis, the interpretation here undertaken differs from the accessed literature, for it integrates, in
the same study, individual variables (referring to the purchase scenario) and economic variables (costs and benefits relating to the purchase), filling existent blanks in the understanding of the alarm purchase phenomenon. A field study was carried out with the dwellers of houses located in the Lago Norte peninsula, in the city of Brasília (DF)
gathering data about how they evaluate the safety of the area, the block and the property in which they reside, about the experience of threat situations, if they own certain goods of residential protection (including alarms) and about how they evaluate the efficacy of
an alarm system that works against the action of criminals and how it composes the residence’s safety in which they reside. It was found trough correlations that the participants who evaluated the Lago Norte region as less safe, had neighbors victims of invasion, evaluated an alarm system as being effective against the actions of criminals and necessary to the composition of their own residences, were the participants that most purchased alarm systems. Interpreted as depending variables of alarm consume, the data were matched in the same equation of logistic regression shaping an adjusted
model and able to predict 74.3% of the alarm consumption variation. The results were finally discussed in the process of advances in the investigation of this subject providing theoretical/methodological contributions, managerial implications and an explicatory
model for future researches.
|
7 |
Implementação de técnicas de processamento de imagens no domínio espacial em sistemas reconfiguráveisSilva, Jones Yudi Mori Alves da 27 January 2010 (has links)
Dissertação (mestrado)—Universidade de Brasília, Departamento de Engenharia Mecânica, 2010. / Submitted by Shayane Marques Zica (marquacizh@uol.com.br) on 2011-03-09T19:23:57Z
No. of bitstreams: 1
2010_JonesYudiMoriAlvesdaSilva.pdf: 6670822 bytes, checksum: 70a95dfe04d8b03c82668818886afae2 (MD5) / Approved for entry into archive by Marília Freitas(marilia@bce.unb.br) on 2011-03-31T11:47:04Z (GMT) No. of bitstreams: 1
2010_JonesYudiMoriAlvesdaSilva.pdf: 6670822 bytes, checksum: 70a95dfe04d8b03c82668818886afae2 (MD5) / Made available in DSpace on 2011-03-31T11:47:04Z (GMT). No. of bitstreams: 1
2010_JonesYudiMoriAlvesdaSilva.pdf: 6670822 bytes, checksum: 70a95dfe04d8b03c82668818886afae2 (MD5) / Cada vez mais o mercado exige aplicações de processamento de imagens e vídeos com restrições de tempo real. Novos produtos são lançados quase que diariamente, levando a integração de sistemas a patamares inimagináveis até poucos anos atrás. Dispositivos móveis lidam com aplicativos que exigem um poder de processamento cada vez maior. Nas indústrias, sistemas de visão computacional necessitam extrair a maior quantidade de informações de uma imagem, no menor intervalo de tempo possível, fazendo com que a demanda por processamento seja cada vez maior. O tempo de desenvolvimento de novas arquiteturas é caro e demorado, por vezes não sendo suficiente para atender às novas demandas em um prazo razoável. Paralelamente a isso, as arquiteturas comuns de processamento por vezes não são capazes de processar todas as informações necessárias nos intervalos de tempo desejados. Por esse motivo, novos sistemas processadores vêm sendo desenvolvidos na tentativa de explorar o poder de processamento previsto nas pesquisas sobre computação paralela. Já existem dispositivos móveis com processadores de mais de dois núcleos disponíveis nas lojas, a preços razoavelmente acessíveis. Com o intuito de buscar uma alternativa de projeto que permita um rápido desenvolvimento dos sistemas, com facilidade de testes e baixo custo, este trabalho propõe o estudo dos algoritmos mais comuns de processamento de imagens e a identificação de estruturas que permitam a descrição direta em arquiteturas de hardware desses algoritmos. A metodologia seguida buscou particionar os algoritmos em suas estruturas mais simples, permitindo a identificação dos tipos de paralelismo presentes e a proposicão de arquiteturas que exploram essas diferentes formas de paralelismo em arquiteturas sistólicas simples. Como resultado foram propostas e implementadas arquiteturas diversas para algumas das operações mais comuns de processamento de imagens. Um sistema completo de captura, processamento e visualização de imagens foi implementado, oferecendo uma plataforma de hardware reconfigurável extremamente flexível, permitindo o desenvolvimento e testes de novos algoritmos e arquiteturas. _______________________________________________________________________________ ABSTRACT / Increasingly, the market requires applications of image processing and video with real-time constraints. New products are launched almost daily, leading to systems integration to levels unimaginable even a few years ago. Mobile devices handle applications that require processing power increasing. In industries, computer vision systems need to extract the greatest amount of image information in the shortest possible time, causing the demand for processing is increasing. The development time of new architectures is costly and time consuming, sometimes not enough to meet the new demands in a reasonable time. In parallel, the common processing architectures are often not able to process all the necessary information within the time allowed. Therefore, new processing systems have been developed in an attempt to exploit the processing power provided for research on parallel computing. There are already mobile processors with more than two cores available in stores, priced reasonably accessible. In order to seek an alternative design that allows rapid development of systems with ease and low cost of testing, this paper proposes the most common algorithms of image processing and identification of structures that allow the direct description of architectures hardware of these algorithms. The methodology sought to partition the algorithms in their simpler structures, allowing the identification of the types of parallelism present proposition and architectures that exploit these different forms of parallelism in simple systolic architectures. The results have been proposed and implemented various architectures for some of the most common operations in image processing. A complete system for capturing, processing and displaying images has been implemented, offering a reconfigurable hardware platform extremely flexible, allowing development and testing of new algorithms and architectures.
|
8 |
Modelagem em alto nível do consumo de energia para sistema em chip em redes de sensores sem fio / High level modeling of energy consumption of system on chip in wireless sensor networksMadureira, Heider Marconi Guedes 11 1900 (has links)
Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2011. / Submitted by Tania Milca Carvalho Malheiros (tania@bce.unb.br) on 2012-03-08T18:13:34Z
No. of bitstreams: 1
2011_HeiderMarconiGuedesMadureira.pdf: 2654901 bytes, checksum: 1659f7f6ae84facba23cfa37524e51a9 (MD5) / Approved for entry into archive by Marília Freitas(marilia@bce.unb.br) on 2012-03-20T13:08:46Z (GMT) No. of bitstreams: 1
2011_HeiderMarconiGuedesMadureira.pdf: 2654901 bytes, checksum: 1659f7f6ae84facba23cfa37524e51a9 (MD5) / Made available in DSpace on 2012-03-20T13:08:46Z (GMT). No. of bitstreams: 1
2011_HeiderMarconiGuedesMadureira.pdf: 2654901 bytes, checksum: 1659f7f6ae84facba23cfa37524e51a9 (MD5) / Este trabalho apresenta a modelagem em nível de transações (TLM) do consumo de energia de um sistema em chip (SoC) para aplicação em redes de sensores sem fio. Os modelos desenvolvidos permitem a execução de software embarcado desenvolvido para o
SoC em uma plataforma virtual tornando possível co-projeto hardware/software. A
estratégia de modelagem descrita permite avaliar tanto o consumo de energia de cada
componente de hardware dos nós quanto o consumo total de cada nó. O desenvolvimento do projeto foi realizado usando a linguagem de descrição de hardware SystemC em nível de transações. Foram desenvolvidos estudos de caso que o SoC isolado executa o algoritmo de criptografia AES, uma rede de sensores sem fio em estrela e uma rede de sensores sem fio com multihopping.Os resultados mostram a viabilidade de usar modelagem em alto nível para estimativa de consumo de energia e projeto de redes de sensores sem fio. ______________________________________________________________________________ ABSTRACT / This work describes the transction-level modeling of the energy consumption of a system on chip (SoC) for wireless sensor networks applications. The developed models allow the execution of the embedded software designed for the SoC in a virtual platform enabling hardware/software co-design. The modeling strategy described here allow the estimation of the energy consumption of each node’s hardware component as well as the total node consumption. The design was made using the hardware description language SystemC in transactionlevel. Case studies presenting an isolated SoC running the AES cryptography algorithm, a wireless sensor network in star topology and a wireless sensor network with multihop. The results show the viability of using high level modeling to estimate energy consumption and
design wireless sensor networks.
|
9 |
Projeto e implementação de um regulador de tensão Low Dropout utilizando tecnologia CMOSPelicia, Marcos Mauricio 02 August 2018 (has links)
Orientador : Carlos Alberto dos Reis Filho / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-02T00:40:01Z (GMT). No. of bitstreams: 1
Pelicia_MarcosMauricio_M.pdf: 3408039 bytes, checksum: e59915e243bbe9e6fd0ae07a76b69e11 (MD5)
Previous issue date: 2002 / Mestrado
|
10 |
Perda de carga e resistencia convectiva de dissipadores de calor considerando regiões de folgaTomazeti, Cristina Autuori 23 August 2002 (has links)
Orientador: Carlos Alberto Carrasco Altemani / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Mecanica / Made available in DSpace on 2018-08-03T17:14:43Z (GMT). No. of bitstreams: 1
Tomazeti_CristinaAutuori_M.pdf: 8198369 bytes, checksum: ecbd927b8c23b103de0afbc23581abc0 (MD5)
Previous issue date: 2002 / Resumo: Um modelo compacto foi utilizado para prever a perda de carga e a resistência térmica convectiva de dissipadores de calor com aletas retas. Eles foram montados num duto retangular nas configurações sem folga, com folga lateral, de topo ou folga combinada. As predições do modelo compacto foram comparadas com medidas experimentais. Foi efetuada uma montagem experimental onde foram ensaiados três dissipadores com escoamento forçado de ar. A seção do duto retangular foi ajustada de forma a permitir as regiões de folga. Nas configurações com folga, parte do escoamento de ar escoa através dos canais formados pelas aletas e o restante sofre desvios para as regiões de folga. Em cada um desses ramos paralelos do escoamento, a perda de carga é a mesma e pode ser determinada através do método compacto utilizado. Este método foi baseado em correlações apropriadas para diversos mecanismos de perda de carga e gera um sistema de equações algébricas não lineares. Este sistema foi resolvido através de um método iterativo de solução, baseado no algoritmo SIMPLE. Os resultados obtidos com o modelo compacto foram comparados com os testes experimentais efetuados neste trabalho e com dados a literatura. Conhecendo o escoamento através dos canais aletados do dissipador, o modelo utilizado pode calcular a sua resistência convectiva com correlações de transferência de calor. Esse valor foi comparado com medidas experimentais efetuadas num dissipador de alumínio. Nestes testes, um aquecedor elétrico foi colado na face inferior da base do dissipador. O aquecedor era menor que a base e por isso a sua resistência térmica até a face convectiva era composta por uma parcela condutiva e outra de espalhamento. Com base em trabalhos da literatura, valores estimados desta resistência foram calculados e comparados com as medidas experimentais / Abstract: A compact model to predict the pressure drop and convective thermal resistance of finned heat sinks was used. Configurations without bypass area, with lateral bypass and combined bypass were considered. Comparisons between solutions obtained from compact model with those from experimental procedures, using three heat sinks under forced airflow, were performed. The duct transversal area was set in a way to observe the bypass regions. In configurations with bypass part of the air flows between the fins and the remaining air flow goes through the bypass regions. The pressure drop, which is constant in this case, can be determined via the compact model, based on correlations represented by a non-linear algebraic equations system solved by using SIMPLE algorithm. Experimental results presented in this work were compared with both compact model and the literature. Knowing the airflow through the finned of the heat sink, the presented model can calculate its convective resistance using correlations of heat transference. This value was compared with effected experimental measures in an aluminum heat sink. In those tests, an electric heater was glue in the inferior face of the base of the heat sink. The heater was shorter than the base, therefore its thermal resistance in the convective face was composed by two parcels, one due to conduction and the other related to spreading. Values of this thermal resistance based on literature, were calculated and compared with experimental data / Mestrado / Termica e Fluidos / Mestre em Engenharia Mecânica
|
Page generated in 0.0939 seconds