Spelling suggestions: "subject:"blitzlampentemperung"" "subject:"blitzlampen""
1 |
Highly Mismatched GaAs(1-x)N(x) and Ge(1-x)Sn(x) Alloys Prepared by Ion Implantation and Ultrashort AnnealingGao, Kun 12 January 2015 (has links) (PDF)
Doping allows us to modify semiconductor materials for desired properties such as conductivity, bandgap, and / or lattice parameter. A small portion replacement of the highly mismatched isoelectronic dopants with the host atoms of a semiconductor can result in drastic variation of its structural, optical, and / or electronic properties. Here, the term "mismatch" describes the properties of atom size, ionicity, and / or electronegativity. This thesis presents the fabrication of two kinds of highly mismatched semiconductor alloys, i.e., Ge(1-x)Sn(x) and GaAs(1-x)N(x). The structural and optical properties of the prepared Ge(1-x)Sn(x) and GaAs(1-x)N(x) have been investigated.
The results suggest an efficient above-solubility doping induced by non-equilibrium methods of ion implantation and ultrashort annealing. Pulsed laser melting promotes the regrowth of monocrystalline Ge(1-x)Sn(x), whereas flash lamp annealing brings about the formation of high quality GaAs(1-x)N(x) with room temperature photoluminescence. The bandgap modification of Ge(1-x)Sn(x) and GaAs(1-x)N(x) has been verified by optical measurements of spectroscopic ellipsometry and photoluminescence, respectively. In addition, effective defect engineering in GaAs has been achieved by flash lamp annealing, by which a quasi-temperature-stable photoluminescence at 1.3 µm has been obtained. / Dotierung ermöglicht es, die Eigenschaften von Halbleitermaterialien, wie Leitfähigkeit, aber auch Bandabstand und / oder Gitterkonstanten gezielt zu verändern. Wenn ein Halbleiter mit einer kleinen Menge unterschiedliche Fremdatome dotiert wird, kann dies in einer drastischen Modifikation der strukturellen, optischen und / oder elektronischen Eigenschaften resultieren. Der Begriff "unterschiedlich" bedeutet hier die Eigenschaften von Atomgröße, Ioniztät und / oder Elektronegativität. Diese Doktorarbeit beschreibt die Herstellung von zwei Arten von stark fehlangepassten Halbleiterlegierungen: Ge(1-x)Sn(x) und GaAs(1-x)N(x). Die strukturellen und optischen Eigenschaften von Ge(1-x)Sn(x) und GaAs(1-x)N(x) wurden untersucht.
Die Ergebnisse deuten auf eine effiziente Dotierung oberhalb der Löslichkeit, induziert durch die Nicht-Gleichgewichtsverfahren Ionenimplantation und Ultrakurzzeit-Ausheilung. Gepulstes Laserschmelzen ermöglicht das Nachwachsen von monokristallinem Ge(1-x)Sn(x), während die Blitzlampenausheilung in der Bildung von GaAs(1-x)N(x) hoher Qualität mit Photolumineszenz bei Raumtemperatur resultiert. Die Änderung der Bandlücke von Ge(1-x)Sn(x) und GaAs(1-x)N(x) wurde durch die optischen Methoden der spektroskopischen Ellipsometrie und Photolumineszenz verifiziert. Darüber hinaus konnte in ausgeheiltem GaAs eine quasi-temperaturstabile Photolumineszenz bei 1,3 µm beobachtet werden.
|
2 |
Development and characterization of a low thermal budget process for multi-crystalline silicon solar cellsKrockert, Katja 12 January 2016 (has links) (PDF)
Higher conversion efficiencies while reducing costs at the same time is the ultimate goal driving the development of solar cells. Multi-crystalline silicon has attracted considerable attention because of its high stability against light soaking. In case of solar grade multi-crystalline silicon the rigorous control of metal impurities is desirable for solar cell fabrication. It is the aim of this thesis to develop a new manufacturing process optimized for solar-grade multi-crystalline silicon solar cells. In this work the goal is to form solar cell emitters in silicon substrates by plasma immersion ion implantation of phosphine and posterior millisecond-range flash lamp annealing. These techniques were chosen as a new approach in order to decrease the production cost by reducing the amount of energy needed during fabrication. Therefore, this approach is called “Low Thermal Budget” process. After ion implantation the silicon surface is strongly disordered or amorphous up to the depth of the projected ion range. Therefore, subsequent annealing is required to remove the implantation damage and activate the doping element. Flash lamp annealing in the millisecond-range is demonstrated here as a very promising technique for the emitter formation at an overall low thermal budget. During flash lamp annealing, only the wafer surface is heated homogeneously to high temperatures at a time scales of ms. Thereby, implantation damages are annealed and phosphorous is electrically activated. The variation of pulse time allows to modify the degree of annealing of the bulk region to some extent as well. This can have an influence on the gettering behavior of metallic impurities. Ion implantation doping got in distinct consideration for doping of single-crystalline solar cells very recently. The efficient doping of multi-crystalline silicon remains the main challenge to reduce costs.
The influence of different annealing techniques on the optical and electrical properties of multi-crystalline silicon solar cells was investigated. The Raman spectroscopy showed that the silicon surface is amorphous after ion implantation. It could be demonstrated that flash lamp annealing at 1000 °C for 3 ms even without preheating is sufficient to recrystallize implanted silicon. The sheet resistance of flash lamp annealed samples is in the range of about 60 Ω/□. Without surface passivation the minority carrier diffusion length in the flash lamp annealed samples is in the range of 85 µm. This is up to one order of magnitude higher than that observed for rapid thermal or furnace annealed samples. The highest carrier concentration and efficiency as well as the lowest resistivity were obtained after annealing at 1200 °C for 20 ms for both, single- and multi-crystalline silicon wafers. Photoluminescence results point towards phosphorous cluster formation at high annealing temperatures which affects metal impurity gettering within the emitter.
Additionally, in silicon based solar cells, hydrogen plays a fundamental role due to its excellent passivation properties. The optical and electrical properties of the fabricated emitters were studied with particular interest in their dependence on the hydrogen content present in the samples. The influence of different flash lamp annealing parameters and a comparison with traditional thermal treatments such as rapid thermal and furnace annealing are presented. The samples treated by flash lamp annealing at 1200 °C for 20 ms in forming gas show sheet resistance values in the order of 60 Ω/□, and minority carrier diffusion lengths in the range of ~200 µm without the use of a capping layer for surface passivation. These results are significantly better than those obtained from rapid thermal or furnace annealed samples. The simultaneous implantation of hydrogen during the doping process, combined with optimal flash lamp annealing parameters, gave promising results for the application of this technology in replacing the conventional phosphoroxychlorid deposition and diffusion.
|
3 |
Integration of III-V compound nanocrystals in silicon via ion beam implantation and flash lamp annealingWutzler, René 07 December 2017 (has links) (PDF)
The progress in device performance of modern microelectronic technology is mainly driven by down-scaling. In the near future, this road will probably reach a point where physical limits make even more down-scaling impossible. The substitution of single components materialwise over the last decades, like high-k dielectrics or metal gates, has been a suitable approach to foster performance improvements. In this scheme, the integration of high-mobility III-V compound semiconductors as channel materials into Si technology is a promising route to follow for the next one or two device generations. III-V integration, today, is conventionally performed by using techniques like molecular beam epitaxy or wafer bonding which utilize solid phase crystallization but suffer to strain due to the lattice mismatch between III-V compounds and Si. An alternative approach using sequential ion beam implantation in combination with a subsequent flash lamp annealing is presented in this work.
Using this technique, nanocrystals from various III-V compounds have been successfully integrated into bulk Si and Ge as well as into thin Si layers which used either SOI substrates or were grown by plasma-enhanced chemical vapour deposition. The III-V compounds which have been fabricated are GaP, GaAs, GaSb, InP, InAs, GaSb and InxGa1-xAs with variable composition. The structural properties of these nanocrystals have been investigated by Rutherford backscattering, scanning electron microscopy and transmission electron microscopy, including bright-field, dark-field, high-resolution, high-angle annular dark-field and scanning mode imaging, electron-dispersive x-ray spectroscopy and energy-filtered element mapping. Furthermore, Raman spectroscopy and X-ray diffraction have been performed to characterise the nanocrystals optically.
In Raman spectroscopy, the characteristic transversal and longitudinal optical phonon modes of the different III-V compounds have been observed. These signals proof that the nanocrystals have formed by the combination of ion implantation and flash lamp annealing. Additionally, the appearance of the typical phonon modes of the respective substrate materials verifies recrystallization of the substrate by the flash lamp after amorphisation during implantation. In the bulk Si samples, the nanocrystals have a circular or rectangular lateral shape and they are randomly distributed at the surface. Their cross-section has either a hemispherical or triangular shape. In bulk Ge, there are two types of precipitates: one at the surface with arbitrary shape and another one buried with circular shape. For the thin film samples, the lateral shape of the nanocrystals is more or less arbitrary and they feature a block-like cross-section which is limited in height by the Si layer thickness. Regarding crystalline quality, the nanocrystals in all samples are mainly single-crystalline with only a few number of stacking faults. However, the crystalline quality in the bulk samples is slightly better than in the thin films. The X-ray diffraction measurements display the (111), (220) and (311) Bragg peaks for InAs and GaAs as well as for the InxGa1-xAs where the peaks shift with increasing In content from GaAs towards InAs.
The underlying formation mechanism is identified as liquid phase epitaxy. Hereby, the ion implantation leads to an amorphisation of the substrate material which is then molten by the subsequent flash lamp annealing. This yields a homogeneous distribution of the implanted elements within the melt due to their strongly increased diffusivity in the liquid phase. Afterwards, the substrate material starts to recrystallize at first and an enrichment of the melt with group-III and group-V elements takes place due to segregation. When the temperature is low enough, the III-V compound semiconductor starts to crystallize using the recrystallized substrate material as a template for epitaxial growth.
In order to gain control over the lateral nanocrystal distribution, an implantation mask of either aluminium or nickel is introduced. Using this mask, only small areas of the samples are implanted. After flash lamp treatment, nanocrystals form only in these small areas, which allows precise positioning of them. An optimal implantation window size with an edge length of around 300nm has been determined to obtain one nanocrystal per implanted area. During an additional experiment, the preparation of Si nanowires using electron beam lithography and reactive ion etching has been conducted. Hereby, two different processes have been investigated; one using a ZEP resist, a lift-off step and a Ni hard mask and another one using a hydrogen silsesquioxane resist which is used directly as a mask for etching. The HSQ-based process turned out to yield Si nanowires of better quality. Combining both, the masked implantation and the Si nanowire fabrication, it might be possible to integrate a single III-V nanocrystal into a Si nanowire to produce a III-V-in-Si-nanowire structure for electrical testing. / Der Fortschritt in der Leistungsfähigkeit der Bauelemente moderner Mikroelektroniktechnologie wird hauptsächlich durch das Skalieren vorangetrieben. In naher Zukunft wird dieser Weg wahrscheinlich einen Punkt erreichen, an dem physikalische Grenzen weiteres Herunterskalieren unmöglich machen. Der Austausch einzelner Teile auf Materialebene, wie Hoch-Epsilon-Dielektrika oder Metall-Gate-Elektroden, war während der letzten Jahrzehnte ein geeigneter Ansatz, um die Leistungsverbesserung voranzubringen. Nach diesem Schema ist die Integration von III-V-Verbindungshalbleiter mit hoher Mobilität ein vielversprechender Weg, dem man für die nächsten ein oder zwei Bauelementgenerationen folgen kann. Heutzutage erfolgt die III-V-Integration konventionell mit Verfahren wie der Molekularstrahlepitaxie oder dem Waferbonden, welche die Festphasenkristallisation nutzen, die aber aufgrund der Gitterfehlanpassung zwischen III-V-Verbindungen und Silizium an Verspannungen leiden. In dieser Arbeit wird ein alternativer Ansatz präsentiert, welcher die sequenzielle Ionenstrahlimplantation in Verbindung mit einer darauffolgenden Blitzlampentemperung ausnutzt.
Mit Hilfe dieses Verfahrens wurden Nanokristalle verschiedener III-V-Verbindungshalbleiter erfolgreich in Bulksilizium- und -germaniumsubstrate sowie in dünne Siliziumschichten integriert. Für die dünnen Schichten wurden hierbei entweder SOI-Substrate verwendet oder sie wurden mittels plasmagestützer chemischer Gasphasenabscheidung gewachsen. Die hergestellten III-V-Verbindungen umfassen GaP, GaAs, GaSb, InP, InAs, InSb und InxGa1-xAs mit veränderbarer Zusammensetzung. Die strukturellen Eigenschaften dieser Nanokristalle wurden mit Rutherford-Rückstreu-Spektroskopie, Rasterelektronenmikroskopie und Transmissionselektronenmikroskopie untersucht. Bei der Transmissionelektronenmikroskopie wurden die Hellfeld-, Dunkelfeld-, hochauflösenden, “high-angle annular dark-field” und Rasteraufnahmemodi sowie die energiedispersive Röntgenspektroskopie und die energiegefilterte Elementabbildung eingesetzt. Darüber hinaus wurden Ramanspektroskopie- und Röntgenbeugungsmessungen durchgeführt, um die Nanokristalle optisch zu charakterisieren.
Mittels Ramanspektroskopie wurden die charakteristischen transversal- und longitudinal-optischen Phononenmoden der verschiedenen III-V-Verbindungen beobachtet. Diese Signale beweisen, dass sich unter Verwendung der Kombination von Ionenstrahlimplantation und Blitzlampentemperung Nanokristalle bilden. Weiterhin zeigt das Vorhandensein der typischen Phononenmoden der jeweiligen Substratmaterialien, dass die Substrate aufgrund der Blitzlampentemperung rekristallisiert sind, nachdem sie durch Ionenimplantation amorphisiert wurden. In den Bulksiliziumproben besitzen die Nanokristalle eine kreisförmige oder rechteckige Kontur und sind in zufälliger Anordnung an der Oberfläche verteilt. Ihr Querschnitt zeigt entweder eine Halbkugel- oder dreieckige Form. Im Bulkgermanium gibt es zwei Arten von Ausscheidungen: eine mit willkürlicher Form an der Oberfläche und eine andere, vergrabene mit sphärischer Form. Betrachtet man die Proben mit den dünnen Schichten, ist die laterale Form der Nanokristalle mehr oder weniger willkürlich und sie zeigen einen blockähnlichen Querschnitt, welcher in der Höhe durch die Siliziumschichtdicke begrenzt ist. Bezüglich der Kristallqualität sind die Nanokristalle in allen Proben mehrheitlich einkristallin und weisen nur eine geringe Anzahl an Stapelfehlern auf. Jedoch ist die Kristallqualität in den Bulkmaterialien ein wenig besser als in den dünnen Schichten. Die Röntgenbeugungsmessungen zeigen die (111), (220) und (311) Bragg-Reflexe des InAs und GaAs sowie des InxGa1-xAs, wobei sich hier die Signalpositionen mit steigendem Gehalt an Indium von GaAs zu InAs verschieben.
Als zugrundeliegender Bildungsmechanismus wurde die Flüssigphasenepitaxie identifiziert. Hierbei führt die Ionenstrahlimplantation zu einer Amorphisierung des Substratmaterials, welches dann durch die anschließende Blitzlampentemperung aufgeschmolzen wird. Daraus resultiert eine homogene Verteilung der implantierten Elemente in der Schmelze, da diese eine stark erhöhte Diffusivität in der flüssigen Phase aufweisen. Danach beginnt zuerst das Substratmaterial zu rekristallisieren und es kommt aufgrund von Segregationseffekten zu einer Anreicherung der Schmelze mit den Gruppe-III- und Gruppe-V-Elementen. Wenn die Temperatur niedrig genug ist, beginnt auch der III-V-Verbindungshalbleiter zu kristallisieren, wobei er das rekristallisierte Substratmaterial als Grundlage für ein epitaktisches Wachstum nutzt.
In der Absicht Kontrolle über die laterale Verteilung der Nanokristalle zu erhalten, wurde eine Implantationsmaske aus Aluminium beziehungsweise Nickel eingeführt. Durch die Benutzung einer solchen Maske wurden nur kleine Bereiche der Proben implantiert. Nach der Blitzlampentemperung werden nur in diesen kleinen Bereichen Nanokristalle gebildet, was eine genaue Positionierung dieser erlaubt. Es wurde eine optimale Implantationsfenstergröße mit einer Kantenlänge von ungefähr 300 nm ermittelt, damit sich nur ein Nanokristall pro implantierten Bereich bildet. Während eines zusätzlichen Experiments wurde die Präparation von Siliziumnanodrähten mit Hilfe von Elektronenstrahllithografie und reaktivem Ionenätzen durchgeführt. Hierbei wurden zwei verschiedene Prozesse getestet: einer, welcher einen ZEP-Lack, einen Lift-off-Schritt und eine Nickelhartmaske nutzt, und ein anderer, welcher einen HSQ-Lack verwendet, der wiederum direkt als Maske für die Ätzung dient. Es stellte sich heraus, dass der HSQ-basierte Prozess Siliziumnanodrähte von höherer Qualität liefert. Kombiniert man beides, die maskierte Implantation und die Siliziumnanodrahtherstellung, miteinander, sollte es möglich sein, einzelne III-V-Nanokristalle in einen Siliziumnanodraht zu integrieren, um eine III-V-in-Siliziumnanodrahtstruktur zu fertigen, welche für elektrische Messungen geeignet ist.
|
4 |
Neuartige Ausheilverfahren in der SOI-CMOSFET-TechnologieIllgen, Ralf 19 July 2011 (has links) (PDF)
Thermische Ausheilprozesse werden bei der Transistorformation im Wesentlichen eingesetzt, um die durch die Ionenimplantation entstandenen Kristallschäden auszuheilen und die eingebrachten Dotanden zu aktivieren. Besonders kritisch sind dabei die finalen Aktivierungsprozesse, bei denen die Source/Drain-Gebiete der Transistoren gebildet werden. Im Zuge der kontinuierlichen Skalierung der CMOSFET-Technologie ist es außerdem erforderlich, möglichst flache, abrupte Dotierungsprofile mit maximaler elektrischer Aktivierung zu erhalten, um die bei diesen Bauelementeabmessungen immer stärker auftretenden Kurzkanaleffekte zu unterdrücken und gleichzeitig eine höhere Leistungsfähigkeit der Transistoren zu gewährleisten. Zur maximalen Aktivierung bei minimaler Diffusion der eingebrachten Dotanden müssen dazu während der finalen Ausheilung extrem kurze Ausheilzeiten bei sehr hohen Temperaturen bewerkstelligt werden. Mit dem derzeitig angewandten Ausheilverfahren, der schnellen thermischen Ausheilung (RTA), bei der die minimale Ausheilzeit im Bereich von 1 s liegt, sind diese Vorgaben nicht mehr realisierbar. Nur durch den Einsatz von neuartigen thermischen Ausheilprozessen mit Ausheilzeiten im Millisekundenbereich können diese Forderungen erreicht werden.
Das Thema der vorliegenden Arbeit ist die wissenschaftliche Untersuchung der neuartigen Ausheilprozesse und die experimentelle Realisierung von Integrationsmöglichkeiten in die planare Hochleistungs-SOI-CMOSFET-Technologie.
Dazu wird zunächst die Notwendigkeit der Einführung der neuartigen Ausheilprozesse erläutert. Anschließend wird basierend auf experimentellen Untersuchungen der Einfluss der Kurzzeitausheilung auf die Diffusion und Aktivierung der Dotierstoffe für eine p- und n-Dotierung analysiert. Des Weiteren werden zwei unterschiedliche Technologien der Kurzzeitausheilung, die Blitzlampen- und Laser-Ausheilung, und deren Einfluss auf das Transistorverhalten sowohl auf Wafer- als auch auf Mikroprozessorebene untersucht. Der Schwerpunkt der vorliegenden Arbeit liegt auf der experimentellen Untersuchung zur Integration der Kurzzeitausheilung in den Herstellungsprozess von Hochleistungs-SOI-CMOSFETs. Zwei verschiedene Ansätze werden dabei näher betrachtet. Zum Einen wird der Einfluss der Kurzzeitausheilung als zusätzlicher Ausheilschritt im Anschluss an die herkömmliche RTA und zum Anderen als alleiniger Ausheilschritt ohne RTA untersucht. Die Ergebnisse der durchgeführten Experimente zeigen, dass durch die zusätzliche Kurzzeitausheilung nach Ansatz 1 ohne eine Veränderung des Herstellungsprozesses ein verbessertes Transistorverhalten erreicht werden kann. Demgegenüber ist die Integration der Kurzzeitausheilung nach Ansatz 2 nur durch eine Anpassung der Transistorarchitektur und eine Optimierung der Implantationsparameter für die Halo-, Source/Drain-Erweiterungs- und Source/Drain-Gebiete möglich. Ein Hauptaugenmerk bei der Herstellung diffusionsarmer p-MOSFETs nach Ansatz 2 liegt in der Implementierung von Si1-xGex-Source/Drain-Gebieten, um die Erhöhung der Leistungsfähigkeit durch diese Verspannungsquelle auch bei diesen Transistortypen zu gewährleisten. Die dazu durchgeführten experimentellen Untersuchungen zeigen, dass bei diffusionsarmen p-MOSFETs mit Si1-xGex in den Source/Drain-Gebieten des Transistors, die Wahl der richtigen Implantationsspezies von entscheidender Bedeutung ist. Abschließend erfolgt eine Gegenüberstellung der Ergebnisse von optimierten, diffusionsarmen n- und p-MOSFETs mit Transistoren der 45 nm-Technologie. Letztere basieren auf einem Prozess mit einer kombinierten Ausheilung von RTA und Kurzzeitausheilung. Dabei wird gezeigt, dass im Gegensatz zur herkömmlichen RTA-Ausheilung eine weitere Miniaturisierung der planaren Transistorstruktur mit Hilfe der Kurzzeitausheilung möglich ist.
|
5 |
Highly Mismatched GaAs(1-x)N(x) and Ge(1-x)Sn(x) Alloys Prepared by Ion Implantation and Ultrashort AnnealingGao, Kun 19 December 2014 (has links)
Doping allows us to modify semiconductor materials for desired properties such as conductivity, bandgap, and / or lattice parameter. A small portion replacement of the highly mismatched isoelectronic dopants with the host atoms of a semiconductor can result in drastic variation of its structural, optical, and / or electronic properties. Here, the term "mismatch" describes the properties of atom size, ionicity, and / or electronegativity. This thesis presents the fabrication of two kinds of highly mismatched semiconductor alloys, i.e., Ge(1-x)Sn(x) and GaAs(1-x)N(x). The structural and optical properties of the prepared Ge(1-x)Sn(x) and GaAs(1-x)N(x) have been investigated.
The results suggest an efficient above-solubility doping induced by non-equilibrium methods of ion implantation and ultrashort annealing. Pulsed laser melting promotes the regrowth of monocrystalline Ge(1-x)Sn(x), whereas flash lamp annealing brings about the formation of high quality GaAs(1-x)N(x) with room temperature photoluminescence. The bandgap modification of Ge(1-x)Sn(x) and GaAs(1-x)N(x) has been verified by optical measurements of spectroscopic ellipsometry and photoluminescence, respectively. In addition, effective defect engineering in GaAs has been achieved by flash lamp annealing, by which a quasi-temperature-stable photoluminescence at 1.3 µm has been obtained. / Dotierung ermöglicht es, die Eigenschaften von Halbleitermaterialien, wie Leitfähigkeit, aber auch Bandabstand und / oder Gitterkonstanten gezielt zu verändern. Wenn ein Halbleiter mit einer kleinen Menge unterschiedliche Fremdatome dotiert wird, kann dies in einer drastischen Modifikation der strukturellen, optischen und / oder elektronischen Eigenschaften resultieren. Der Begriff "unterschiedlich" bedeutet hier die Eigenschaften von Atomgröße, Ioniztät und / oder Elektronegativität. Diese Doktorarbeit beschreibt die Herstellung von zwei Arten von stark fehlangepassten Halbleiterlegierungen: Ge(1-x)Sn(x) und GaAs(1-x)N(x). Die strukturellen und optischen Eigenschaften von Ge(1-x)Sn(x) und GaAs(1-x)N(x) wurden untersucht.
Die Ergebnisse deuten auf eine effiziente Dotierung oberhalb der Löslichkeit, induziert durch die Nicht-Gleichgewichtsverfahren Ionenimplantation und Ultrakurzzeit-Ausheilung. Gepulstes Laserschmelzen ermöglicht das Nachwachsen von monokristallinem Ge(1-x)Sn(x), während die Blitzlampenausheilung in der Bildung von GaAs(1-x)N(x) hoher Qualität mit Photolumineszenz bei Raumtemperatur resultiert. Die Änderung der Bandlücke von Ge(1-x)Sn(x) und GaAs(1-x)N(x) wurde durch die optischen Methoden der spektroskopischen Ellipsometrie und Photolumineszenz verifiziert. Darüber hinaus konnte in ausgeheiltem GaAs eine quasi-temperaturstabile Photolumineszenz bei 1,3 µm beobachtet werden.
|
6 |
Integration of III-V compound nanocrystals in silicon via ion beam implantation and flash lamp annealingWutzler, René 26 September 2017 (has links)
The progress in device performance of modern microelectronic technology is mainly driven by down-scaling. In the near future, this road will probably reach a point where physical limits make even more down-scaling impossible. The substitution of single components materialwise over the last decades, like high-k dielectrics or metal gates, has been a suitable approach to foster performance improvements. In this scheme, the integration of high-mobility III-V compound semiconductors as channel materials into Si technology is a promising route to follow for the next one or two device generations. III-V integration, today, is conventionally performed by using techniques like molecular beam epitaxy or wafer bonding which utilize solid phase crystallization but suffer to strain due to the lattice mismatch between III-V compounds and Si. An alternative approach using sequential ion beam implantation in combination with a subsequent flash lamp annealing is presented in this work.
Using this technique, nanocrystals from various III-V compounds have been successfully integrated into bulk Si and Ge as well as into thin Si layers which used either SOI substrates or were grown by plasma-enhanced chemical vapour deposition. The III-V compounds which have been fabricated are GaP, GaAs, GaSb, InP, InAs, GaSb and InxGa1-xAs with variable composition. The structural properties of these nanocrystals have been investigated by Rutherford backscattering, scanning electron microscopy and transmission electron microscopy, including bright-field, dark-field, high-resolution, high-angle annular dark-field and scanning mode imaging, electron-dispersive x-ray spectroscopy and energy-filtered element mapping. Furthermore, Raman spectroscopy and X-ray diffraction have been performed to characterise the nanocrystals optically.
In Raman spectroscopy, the characteristic transversal and longitudinal optical phonon modes of the different III-V compounds have been observed. These signals proof that the nanocrystals have formed by the combination of ion implantation and flash lamp annealing. Additionally, the appearance of the typical phonon modes of the respective substrate materials verifies recrystallization of the substrate by the flash lamp after amorphisation during implantation. In the bulk Si samples, the nanocrystals have a circular or rectangular lateral shape and they are randomly distributed at the surface. Their cross-section has either a hemispherical or triangular shape. In bulk Ge, there are two types of precipitates: one at the surface with arbitrary shape and another one buried with circular shape. For the thin film samples, the lateral shape of the nanocrystals is more or less arbitrary and they feature a block-like cross-section which is limited in height by the Si layer thickness. Regarding crystalline quality, the nanocrystals in all samples are mainly single-crystalline with only a few number of stacking faults. However, the crystalline quality in the bulk samples is slightly better than in the thin films. The X-ray diffraction measurements display the (111), (220) and (311) Bragg peaks for InAs and GaAs as well as for the InxGa1-xAs where the peaks shift with increasing In content from GaAs towards InAs.
The underlying formation mechanism is identified as liquid phase epitaxy. Hereby, the ion implantation leads to an amorphisation of the substrate material which is then molten by the subsequent flash lamp annealing. This yields a homogeneous distribution of the implanted elements within the melt due to their strongly increased diffusivity in the liquid phase. Afterwards, the substrate material starts to recrystallize at first and an enrichment of the melt with group-III and group-V elements takes place due to segregation. When the temperature is low enough, the III-V compound semiconductor starts to crystallize using the recrystallized substrate material as a template for epitaxial growth.
In order to gain control over the lateral nanocrystal distribution, an implantation mask of either aluminium or nickel is introduced. Using this mask, only small areas of the samples are implanted. After flash lamp treatment, nanocrystals form only in these small areas, which allows precise positioning of them. An optimal implantation window size with an edge length of around 300nm has been determined to obtain one nanocrystal per implanted area. During an additional experiment, the preparation of Si nanowires using electron beam lithography and reactive ion etching has been conducted. Hereby, two different processes have been investigated; one using a ZEP resist, a lift-off step and a Ni hard mask and another one using a hydrogen silsesquioxane resist which is used directly as a mask for etching. The HSQ-based process turned out to yield Si nanowires of better quality. Combining both, the masked implantation and the Si nanowire fabrication, it might be possible to integrate a single III-V nanocrystal into a Si nanowire to produce a III-V-in-Si-nanowire structure for electrical testing. / Der Fortschritt in der Leistungsfähigkeit der Bauelemente moderner Mikroelektroniktechnologie wird hauptsächlich durch das Skalieren vorangetrieben. In naher Zukunft wird dieser Weg wahrscheinlich einen Punkt erreichen, an dem physikalische Grenzen weiteres Herunterskalieren unmöglich machen. Der Austausch einzelner Teile auf Materialebene, wie Hoch-Epsilon-Dielektrika oder Metall-Gate-Elektroden, war während der letzten Jahrzehnte ein geeigneter Ansatz, um die Leistungsverbesserung voranzubringen. Nach diesem Schema ist die Integration von III-V-Verbindungshalbleiter mit hoher Mobilität ein vielversprechender Weg, dem man für die nächsten ein oder zwei Bauelementgenerationen folgen kann. Heutzutage erfolgt die III-V-Integration konventionell mit Verfahren wie der Molekularstrahlepitaxie oder dem Waferbonden, welche die Festphasenkristallisation nutzen, die aber aufgrund der Gitterfehlanpassung zwischen III-V-Verbindungen und Silizium an Verspannungen leiden. In dieser Arbeit wird ein alternativer Ansatz präsentiert, welcher die sequenzielle Ionenstrahlimplantation in Verbindung mit einer darauffolgenden Blitzlampentemperung ausnutzt.
Mit Hilfe dieses Verfahrens wurden Nanokristalle verschiedener III-V-Verbindungshalbleiter erfolgreich in Bulksilizium- und -germaniumsubstrate sowie in dünne Siliziumschichten integriert. Für die dünnen Schichten wurden hierbei entweder SOI-Substrate verwendet oder sie wurden mittels plasmagestützer chemischer Gasphasenabscheidung gewachsen. Die hergestellten III-V-Verbindungen umfassen GaP, GaAs, GaSb, InP, InAs, InSb und InxGa1-xAs mit veränderbarer Zusammensetzung. Die strukturellen Eigenschaften dieser Nanokristalle wurden mit Rutherford-Rückstreu-Spektroskopie, Rasterelektronenmikroskopie und Transmissionselektronenmikroskopie untersucht. Bei der Transmissionelektronenmikroskopie wurden die Hellfeld-, Dunkelfeld-, hochauflösenden, “high-angle annular dark-field” und Rasteraufnahmemodi sowie die energiedispersive Röntgenspektroskopie und die energiegefilterte Elementabbildung eingesetzt. Darüber hinaus wurden Ramanspektroskopie- und Röntgenbeugungsmessungen durchgeführt, um die Nanokristalle optisch zu charakterisieren.
Mittels Ramanspektroskopie wurden die charakteristischen transversal- und longitudinal-optischen Phononenmoden der verschiedenen III-V-Verbindungen beobachtet. Diese Signale beweisen, dass sich unter Verwendung der Kombination von Ionenstrahlimplantation und Blitzlampentemperung Nanokristalle bilden. Weiterhin zeigt das Vorhandensein der typischen Phononenmoden der jeweiligen Substratmaterialien, dass die Substrate aufgrund der Blitzlampentemperung rekristallisiert sind, nachdem sie durch Ionenimplantation amorphisiert wurden. In den Bulksiliziumproben besitzen die Nanokristalle eine kreisförmige oder rechteckige Kontur und sind in zufälliger Anordnung an der Oberfläche verteilt. Ihr Querschnitt zeigt entweder eine Halbkugel- oder dreieckige Form. Im Bulkgermanium gibt es zwei Arten von Ausscheidungen: eine mit willkürlicher Form an der Oberfläche und eine andere, vergrabene mit sphärischer Form. Betrachtet man die Proben mit den dünnen Schichten, ist die laterale Form der Nanokristalle mehr oder weniger willkürlich und sie zeigen einen blockähnlichen Querschnitt, welcher in der Höhe durch die Siliziumschichtdicke begrenzt ist. Bezüglich der Kristallqualität sind die Nanokristalle in allen Proben mehrheitlich einkristallin und weisen nur eine geringe Anzahl an Stapelfehlern auf. Jedoch ist die Kristallqualität in den Bulkmaterialien ein wenig besser als in den dünnen Schichten. Die Röntgenbeugungsmessungen zeigen die (111), (220) und (311) Bragg-Reflexe des InAs und GaAs sowie des InxGa1-xAs, wobei sich hier die Signalpositionen mit steigendem Gehalt an Indium von GaAs zu InAs verschieben.
Als zugrundeliegender Bildungsmechanismus wurde die Flüssigphasenepitaxie identifiziert. Hierbei führt die Ionenstrahlimplantation zu einer Amorphisierung des Substratmaterials, welches dann durch die anschließende Blitzlampentemperung aufgeschmolzen wird. Daraus resultiert eine homogene Verteilung der implantierten Elemente in der Schmelze, da diese eine stark erhöhte Diffusivität in der flüssigen Phase aufweisen. Danach beginnt zuerst das Substratmaterial zu rekristallisieren und es kommt aufgrund von Segregationseffekten zu einer Anreicherung der Schmelze mit den Gruppe-III- und Gruppe-V-Elementen. Wenn die Temperatur niedrig genug ist, beginnt auch der III-V-Verbindungshalbleiter zu kristallisieren, wobei er das rekristallisierte Substratmaterial als Grundlage für ein epitaktisches Wachstum nutzt.
In der Absicht Kontrolle über die laterale Verteilung der Nanokristalle zu erhalten, wurde eine Implantationsmaske aus Aluminium beziehungsweise Nickel eingeführt. Durch die Benutzung einer solchen Maske wurden nur kleine Bereiche der Proben implantiert. Nach der Blitzlampentemperung werden nur in diesen kleinen Bereichen Nanokristalle gebildet, was eine genaue Positionierung dieser erlaubt. Es wurde eine optimale Implantationsfenstergröße mit einer Kantenlänge von ungefähr 300 nm ermittelt, damit sich nur ein Nanokristall pro implantierten Bereich bildet. Während eines zusätzlichen Experiments wurde die Präparation von Siliziumnanodrähten mit Hilfe von Elektronenstrahllithografie und reaktivem Ionenätzen durchgeführt. Hierbei wurden zwei verschiedene Prozesse getestet: einer, welcher einen ZEP-Lack, einen Lift-off-Schritt und eine Nickelhartmaske nutzt, und ein anderer, welcher einen HSQ-Lack verwendet, der wiederum direkt als Maske für die Ätzung dient. Es stellte sich heraus, dass der HSQ-basierte Prozess Siliziumnanodrähte von höherer Qualität liefert. Kombiniert man beides, die maskierte Implantation und die Siliziumnanodrahtherstellung, miteinander, sollte es möglich sein, einzelne III-V-Nanokristalle in einen Siliziumnanodraht zu integrieren, um eine III-V-in-Siliziumnanodrahtstruktur zu fertigen, welche für elektrische Messungen geeignet ist.
|
7 |
Development and characterization of a low thermal budget process for multi-crystalline silicon solar cells: Development and characterization of a low thermal budget process for multi-crystalline silicon solar cellsKrockert, Katja 18 December 2015 (has links)
Higher conversion efficiencies while reducing costs at the same time is the ultimate goal driving the development of solar cells. Multi-crystalline silicon has attracted considerable attention because of its high stability against light soaking. In case of solar grade multi-crystalline silicon the rigorous control of metal impurities is desirable for solar cell fabrication. It is the aim of this thesis to develop a new manufacturing process optimized for solar-grade multi-crystalline silicon solar cells. In this work the goal is to form solar cell emitters in silicon substrates by plasma immersion ion implantation of phosphine and posterior millisecond-range flash lamp annealing. These techniques were chosen as a new approach in order to decrease the production cost by reducing the amount of energy needed during fabrication. Therefore, this approach is called “Low Thermal Budget” process. After ion implantation the silicon surface is strongly disordered or amorphous up to the depth of the projected ion range. Therefore, subsequent annealing is required to remove the implantation damage and activate the doping element. Flash lamp annealing in the millisecond-range is demonstrated here as a very promising technique for the emitter formation at an overall low thermal budget. During flash lamp annealing, only the wafer surface is heated homogeneously to high temperatures at a time scales of ms. Thereby, implantation damages are annealed and phosphorous is electrically activated. The variation of pulse time allows to modify the degree of annealing of the bulk region to some extent as well. This can have an influence on the gettering behavior of metallic impurities. Ion implantation doping got in distinct consideration for doping of single-crystalline solar cells very recently. The efficient doping of multi-crystalline silicon remains the main challenge to reduce costs.
The influence of different annealing techniques on the optical and electrical properties of multi-crystalline silicon solar cells was investigated. The Raman spectroscopy showed that the silicon surface is amorphous after ion implantation. It could be demonstrated that flash lamp annealing at 1000 °C for 3 ms even without preheating is sufficient to recrystallize implanted silicon. The sheet resistance of flash lamp annealed samples is in the range of about 60 Ω/□. Without surface passivation the minority carrier diffusion length in the flash lamp annealed samples is in the range of 85 µm. This is up to one order of magnitude higher than that observed for rapid thermal or furnace annealed samples. The highest carrier concentration and efficiency as well as the lowest resistivity were obtained after annealing at 1200 °C for 20 ms for both, single- and multi-crystalline silicon wafers. Photoluminescence results point towards phosphorous cluster formation at high annealing temperatures which affects metal impurity gettering within the emitter.
Additionally, in silicon based solar cells, hydrogen plays a fundamental role due to its excellent passivation properties. The optical and electrical properties of the fabricated emitters were studied with particular interest in their dependence on the hydrogen content present in the samples. The influence of different flash lamp annealing parameters and a comparison with traditional thermal treatments such as rapid thermal and furnace annealing are presented. The samples treated by flash lamp annealing at 1200 °C for 20 ms in forming gas show sheet resistance values in the order of 60 Ω/□, and minority carrier diffusion lengths in the range of ~200 µm without the use of a capping layer for surface passivation. These results are significantly better than those obtained from rapid thermal or furnace annealed samples. The simultaneous implantation of hydrogen during the doping process, combined with optimal flash lamp annealing parameters, gave promising results for the application of this technology in replacing the conventional phosphoroxychlorid deposition and diffusion.:1 Motivation and objectives 1
2 Progress and prospects of silicon solar cells 5
3 Basics of a silicon solar cell 8
3.1 Specific characteristic of a standard silicon solar cell 12
3.2 Fundamental efficiency limits of standard silicon solar cells 14
4 Industrial process featuring low thermal budget process 17
4.1 Cleaning and etching steps 19
4.2 Emitter formation in p-type silicon 20
4.2.1 Thermal diffusion of phosphorous (industrial) 22
4.2.2 Ion beam implantation 24
4.2.3 Plasma immersion ion implantation as potential tool for the LTB process 26
4.2.4 Thermal processing of ion implanted solar cells - FLA as a novel method 28
4.3 Contact formation 30
4.3.1 Screen printing and sintering (industrial) 30
4.3.2 Gettering and BSF formation by aluminum diffusion (industrial) 32
4.3.3 Sputtering (LTB) 33
4.4 Surface passivation 33
5 Fabrication and characterization 35
5.1 Fabrication 35
5.2 Characterization of the p-n junction by ion implantation and FLA 39
5.2.1 Four-Point-Probe measurement (4-PPM) 39
5.2.2 Raman Spectroscopy (RS) 40
5.2.3 Photoluminescence Spectroscopy (PL) 41
5.2.4 Surface Photo-Voltage (SPV) 41
5.3 Analysis of hydrogen and metal impurities 46
5.3.1 Secondary Ion Mass Spectrometry (SIMS) 46
5.3.2 Elastic Recoil Detection Analyses (ERDA) and 47
Rutherford Backscattering Spectrometry (RBS) 47
5.4 Solar cell characterization 49
5.4.1 Transmission Electron Microscopy (TEM) 49
5.4.2 Auger Electron Spectroscopy (AES) 50
5.4.3 Light Beam Induced Current (LBIC) 51
5.4.4 Sun Simulator 52
6 Solar cell performance 53
6.1 Processing of the p-n junction by IBI and FLA 54
6.1.1 Variation FLA parameters 54
6.1.2 Influence of the grain size on the LD 71
6.2 Influence of the hydrogen introduced by PIII 76
6.2.1 Hydrogen profile by SIMS 76
6.2.2 H content as function of the thermal treatments 78
6.2.3 Optical properties of the silicon substrate 80
6.3 Influence of PIII and FLA on implanted iron 82
6.4 Contact formation 88
6.4.1 Antireflection layer 89
6.4.2 Back surface formation 90
6.4.3 Electrical and optical characterization 93
7 Overview of the achieved results 98
I References VIII
II Publications XVII
III Symbols index XVIII
IV Acronyms XXI
|
8 |
Neuartige Ausheilverfahren in der SOI-CMOSFET-TechnologieIllgen, Ralf 20 May 2011 (has links)
Thermische Ausheilprozesse werden bei der Transistorformation im Wesentlichen eingesetzt, um die durch die Ionenimplantation entstandenen Kristallschäden auszuheilen und die eingebrachten Dotanden zu aktivieren. Besonders kritisch sind dabei die finalen Aktivierungsprozesse, bei denen die Source/Drain-Gebiete der Transistoren gebildet werden. Im Zuge der kontinuierlichen Skalierung der CMOSFET-Technologie ist es außerdem erforderlich, möglichst flache, abrupte Dotierungsprofile mit maximaler elektrischer Aktivierung zu erhalten, um die bei diesen Bauelementeabmessungen immer stärker auftretenden Kurzkanaleffekte zu unterdrücken und gleichzeitig eine höhere Leistungsfähigkeit der Transistoren zu gewährleisten. Zur maximalen Aktivierung bei minimaler Diffusion der eingebrachten Dotanden müssen dazu während der finalen Ausheilung extrem kurze Ausheilzeiten bei sehr hohen Temperaturen bewerkstelligt werden. Mit dem derzeitig angewandten Ausheilverfahren, der schnellen thermischen Ausheilung (RTA), bei der die minimale Ausheilzeit im Bereich von 1 s liegt, sind diese Vorgaben nicht mehr realisierbar. Nur durch den Einsatz von neuartigen thermischen Ausheilprozessen mit Ausheilzeiten im Millisekundenbereich können diese Forderungen erreicht werden.
Das Thema der vorliegenden Arbeit ist die wissenschaftliche Untersuchung der neuartigen Ausheilprozesse und die experimentelle Realisierung von Integrationsmöglichkeiten in die planare Hochleistungs-SOI-CMOSFET-Technologie.
Dazu wird zunächst die Notwendigkeit der Einführung der neuartigen Ausheilprozesse erläutert. Anschließend wird basierend auf experimentellen Untersuchungen der Einfluss der Kurzzeitausheilung auf die Diffusion und Aktivierung der Dotierstoffe für eine p- und n-Dotierung analysiert. Des Weiteren werden zwei unterschiedliche Technologien der Kurzzeitausheilung, die Blitzlampen- und Laser-Ausheilung, und deren Einfluss auf das Transistorverhalten sowohl auf Wafer- als auch auf Mikroprozessorebene untersucht. Der Schwerpunkt der vorliegenden Arbeit liegt auf der experimentellen Untersuchung zur Integration der Kurzzeitausheilung in den Herstellungsprozess von Hochleistungs-SOI-CMOSFETs. Zwei verschiedene Ansätze werden dabei näher betrachtet. Zum Einen wird der Einfluss der Kurzzeitausheilung als zusätzlicher Ausheilschritt im Anschluss an die herkömmliche RTA und zum Anderen als alleiniger Ausheilschritt ohne RTA untersucht. Die Ergebnisse der durchgeführten Experimente zeigen, dass durch die zusätzliche Kurzzeitausheilung nach Ansatz 1 ohne eine Veränderung des Herstellungsprozesses ein verbessertes Transistorverhalten erreicht werden kann. Demgegenüber ist die Integration der Kurzzeitausheilung nach Ansatz 2 nur durch eine Anpassung der Transistorarchitektur und eine Optimierung der Implantationsparameter für die Halo-, Source/Drain-Erweiterungs- und Source/Drain-Gebiete möglich. Ein Hauptaugenmerk bei der Herstellung diffusionsarmer p-MOSFETs nach Ansatz 2 liegt in der Implementierung von Si1-xGex-Source/Drain-Gebieten, um die Erhöhung der Leistungsfähigkeit durch diese Verspannungsquelle auch bei diesen Transistortypen zu gewährleisten. Die dazu durchgeführten experimentellen Untersuchungen zeigen, dass bei diffusionsarmen p-MOSFETs mit Si1-xGex in den Source/Drain-Gebieten des Transistors, die Wahl der richtigen Implantationsspezies von entscheidender Bedeutung ist. Abschließend erfolgt eine Gegenüberstellung der Ergebnisse von optimierten, diffusionsarmen n- und p-MOSFETs mit Transistoren der 45 nm-Technologie. Letztere basieren auf einem Prozess mit einer kombinierten Ausheilung von RTA und Kurzzeitausheilung. Dabei wird gezeigt, dass im Gegensatz zur herkömmlichen RTA-Ausheilung eine weitere Miniaturisierung der planaren Transistorstruktur mit Hilfe der Kurzzeitausheilung möglich ist.
|
9 |
Fabrication, characterization and application of Si₁₋ₓ₋ᵧGeₓSnᵧ alloysSteuer, Oliver 07 August 2024 (has links)
Within the framework of this thesis, the influence of non equilibrium post growth thermal treatments of ion implanted and epitaxially grown Ge1-xSnx and Si1-x-yGeySnx layers for nano and optoelectronic devices has been investigated. The main focus has been placed on the study and development of thermal treatment conditions to improve the as grown layer quality and the fabrication of Ge1-xSnx and Si1-x-yGeySnx on SOI JNTs. In addition, through layer characterization, exhaustive analysis has provided deep insight into key material properties and the alloy´s response to the thermal treatment. For instance, (i) the conversion of as grown in plane compressive strained Ge1-xSnx into in-plane tensile strained Ge1-xSnx after PLA that is required for high mobility n-type transistors and (ii) the evolution of monovacancies to larger vacancy clusters due to post growth thermal treatments. Moreover, the adaption of CMOS compatible fabrication approaches to the novel Ge1-xSnx and Si1-x-yGeySnx alloys allowed the successful fabrication of first lateral n-type JNTs on SOI with remarkable Ion/Ioff ratios of up to 10^8 to benchmark the alloy performance.:I. Table of contents
II. Abstract
III. Kurzfassung (Abstract in German)
IV. List of Abbreviations
V. List of Symbols
VI. List of Figures
VII. List of Tables
1 Introduction
2 Fabrication and properties of Ge1 xSnx and Si1 x yGeySnx alloys
2.1 Alloy formation
2.2 Strain and defects
2.3 Electrical and optical properties
2.3.1 Band structure of strain relaxed alloys
2.3.2 Band structure of strained alloys
2.3.3 Doping influenced properties
2.3.4 Electrical properties
2.4 Thermal treatments
2.4.1 Rapid thermal annealing
2.4.2 Flash lamp annealing
2.4.3 Pulsed laser annealing
2.5 Summary
3 Experimental setups
3.1 Molecular beam epitaxy (MBE)
3.2 Ion beam implantation
3.3 Pulsed laser annealing (PLA)
3.4 Flash lamp annealing (FLA)
3.5 Micro Raman spectroscopy
3.6 Rutherford backscattering spectrometry (RBS)
3.7 X ray diffraction (XRD)
3.8 Secondary ion mass spectrometry (SIMS)
3.9 Hall effect measurement
3.10 Transmission electron microscopy (TEM)
3.11 Positron annihilation spectroscopy (PAS)
3.12 Cleanroom
4 Post growth thermal treatments of Ge1-xSnx alloys
4.1 Post growth pulsed laser annealing
4.1.1 Material fabrication and PLA annealing
4.1.2 Microstructural investigation
4.1.3 Strain relaxation and optical properties
4.1.4 Electrical properties and defect analysis
4.1.5 Strain relaxed Ge1-xSnx as virtual substrates
4.1.6 Conclusion
4.2 Post growth flash lamp annealing
4.2.1 Material fabrication and r FLA annealing
4.2.2 Alloy composition and strain analysis
4.2.3 Defect investigation
4.2.4 Dopant distribution and activation
4.2.5 Conclusion
5 Fabrication of Ge1-xSnx and Si1-x-yGeySnx alloys on SOI
5.1 Alloy fabrication with ion beam implantation and FLA
5.1.1 Si1-x-yGeySnx formation via implantation and FLA
5.1.2 Si1-x-yGeySnx on SOI fabrication via implantation and FLA
5.1.3 Recrystallization of Si1-x-yGeySnx on SOI by FLA
5.1.4 P and Ga doping of Si1 x yGeySnxOI via implantation and FLA
5.1.5 Conclusion
5.2 MBE and post growth thermal treatments of Ge1-xSnx and Si1-x-yGeySnx on SOI
5.2.1 MBE growth of Ge0.94Sn0.06 and Si0.14Ge0.80Sn0.06 on SOI
5.2.2 Microstructure of as grown Ge0.94Sn0.06 and Si0.14Ge0.80Sn0.06
5.2.3 Microstructure after post growth thermal treatments
5.2.4 Dopant concentration and distribution
5.2.5 Conclusion
6 Ge1-xSnx and Si1-x-yGeySnx on SOI junctionless transistors
6.1 Operation principle of n type JLFETs
6.2 Fabrication of n-type JNTs
6.3 Electrical characterization
6.3.1 JNT performance evolution during processing
6.3.2 JNT performance in dependence on post growth PLA
6.3.3 Gate configuration of Ge1-xSnx JNTs
6.3.4 Influence of post fabrication FLA on Ge1-xSnx JNTs
6.4 Conclusion
7 Conclusion and future prospects
References
8 Appendix
8.1 Sample list and fabrication details for Chapter 4
8.2 Extended RBS information
8.3 Extended TEM analysis for section 4.1.2
8.4 Strain calculation based on (224) RSM
8.5 Strain calculation by µ Raman
8.6 Analysis of Hall effect measurements
8.7 VEPFit and ATSUP simulations
8.8 Strain relaxation of Ge0.89Sn0.11 for section 4.1.5
8.9 COMSOL simulation of FLA temperature
8.10 ECV measurement setup
8.11 Datasheet of the SOI wafers
8.12 Sample list of Chapter 5
8.13 Calculation of the ion beam implantation parameter by SRIM
8.14 RBS simulation results for section 5.1
8.15 GI XRD and (224) XRD RSM results for section 5.1
8.16 SIMS limitations for section 5.1.4
8.17 RBS of Ge1-xSnx on SOI for section 5.2.3
8.18 Fit procedure for SOI RSM peak positions
8.19 Supporting µ Raman results for section 5.2.3
8.20 Process details for n-JNT fabrication
8.21 Flat band voltage VFB and on current Ion of JNTs
8.22 Ioff, Imax, Ion/Ioff and Imax/Ioff ratio of JNTs
8.23 Subthreshold swing SS calculation of JNTs
8.24 Threshold voltage Vth of JNTs 187
8.25 Gate configuration of Si1-x-yGeySnx JNTs
8.26 n-type transistors compared in Chapter 7
8.27 Annealing setup description
|
Page generated in 0.0433 seconds