Spelling suggestions: "subject:"elmotor""
1 |
Genre Reassignment: Crime, Morality, and Elmore Leonard's Place in Law & LiteratureJanuary 2012 (has links)
abstract: For over a century, writings in the Law & Literature genre have been largely restricted to works concerning lawyers and courtrooms. This despite early preeminent Law& Literature scholars' assertions that the genre should incorporate any writing that examines the intersection of law, crime, morality, and society. For over a half-century, Detroit novelist Elmore Leonard has been producing well-written, introspective novels about criminals, violence, and society's need to both understand and condemn these things, all under the broad, oft-marginalized genre of crime and detective fiction. This paper pairs the work of Elmore Leonard, using his successful novel Out of Sight as a stylistic framework, with the Law & Literature genre. After a dissection of the true definition of a Law & Literature and detective fiction, as well as an excavation of underlying themes and imports of Out of Sight, it is found that Law & Literature scholars need to be more inclusive of crime novels like Leonard's. And, given the characteristics of both genres, Leonard's novels are more appropriately classified as Law & Literature rather than detective fiction. / Dissertation/Thesis / M.A. English 2012
|
2 |
THE AMERICAN COMEDY. TEMI, INNOVAZIONI E TEOLOGIA NELL'OPERA DI ELMORE LEONARDSEGATO, GIULIO 02 July 2018 (has links)
Il giudizio di molti critici e biografi nei confronti di Elmore Leonard è stato tanto positivo quanto un po’ superficiale: è uno dei più validi scrittori di crime fiction americani grazie alla sua particolare ‘prosa cinematografica’ e al suo orecchio per i dialoghi dei personaggi. Credo che invece nelle narrazioni di Leonard ci siano molti altri aspetti degni d’interesse che il mio lavoro cercherà di indagare.
Prima di scrivere ‘romanzi del crimine’ (dal 1969, con la pubblicazione di The Big Bounce) Leonard si era specializzato in racconti e romanzi western con cui sperimentò la sua distintiva tecnica narrativa basta sul discorso indiretto libero e altre innovazioni tematiche.
Questa tesi esamina principalmente tre caratteristiche fondamentali dell’opera di Leonard. Anzitutto, nei suoi libri non c’è mai una vera e propria indagine. I lettori sanno già dalle prime pagine chi è il colpevole del crimine e il detective stesso lo scopre poco dopo. Tuttavia, l’eroe non riesce ad arrestare il responsabile a causa di continui impedimenti burocratici. La ricerca delle prove necessarie a incastrare il delinquente si trasforma quindi in una sfida personale che metterà a dura prova l’eroe e la sua coscienza.
La seconda caratteristica riguarda le scelte narratologiche dello scrittore, che ha sviluppato un uso singolare del punto di vista. Leonard racconta le sue storie attraverso un narratore onnisciente in terza persona, solo apparentemente neutrale. In realtà, il punto di vista della narrazione continua spostarsi durante la storia, per cui ogni capitolo può essere narrato dal punto di vista di ogni personaggio (anche di un morto, come avviene in Glitz). La scelta di usare un particolare punto di vista non è solo una mera faccenda tecnica ma è anche e soprattutto una questione morale, che rende i libri di Leonard piuttosto disturbanti per il lettore attento.
Infine, Leonard, che ha avuto un’educazione cattolica, tende a nascondere dilemmi teologici nelle intercapedini delle sue storie grottesche. Ad esempio, nei suoi romanzi la violenza non è mai la soluzione più giusta – non si configura una violenza necessaria – per cui i suoi eroi preferiscono dialogare con i criminali, o abbandonare la scena, piuttosto che sparare. / Critics and biographers have summarized Elmore Leonard’s work too easily: he was one of the best crime novels writers in America because of his “cinematic” prose and his unerring ear for the voices of the characters. I think there are much more issues in Leonard’s narratives, so my thesis is focused on investigating other distinctive traits of his novels.
Leonard actually wrote westerns for many years before first trying his hand at crime fiction (in The Big Bounce 1969), the genre that gave him great fame.
My thesis basically examines three distinguishing features. First, in Leonard’s books there is almost never any process of detection. Readers generally know from the very beginning who the murderer is, and in many cases the detective finds out soon after, but he is always prevented from arresting or killing him at once. What prolongs his pursuit is generally not a process of investigation but rather a frustrating combination of legal procedural constraints that are often portrayed as arbitrary, and the killer’s own animal willingness and absurd good luck.
Secondly, Leonard, in his narrative, develops a very distinctive point of view. The writer always tells his stories from the omniscient point of view in the third person, only apparently neutral. In Leonard’s novels any chapter can be narrated from the perspective of any character (even a murder victim as in Glitz). This issue is not only a technical problem, it is a moral one, who makes Leonard’s novels disturbing to the reader.
Finally Leonard, who had a catholic education and a deep knowledge of the Bible, hides theological issues in his grotesque crime stories. For example, in his novels violence is never the right solution, never necessary, as his heroes prefer talking with the villain or leaving, instead of shooting him.
|
3 |
Teachers' perceptions of the development, enactment, and effectiveness of a new writing curriculum within the Elmore County Public School DistrictHarrison, André L., Reed, Cynthia J. January 2006 (has links) (PDF)
Dissertation (Ph.D.)--Auburn University, 2006. / Abstract. Vita. Includes bibliographic references (p.164-172).
|
4 |
A program to enhance the delegation skills of selected members of Mount Hebron West Baptist Church of Elmore, AlabamaPatterson, Richard H., January 1994 (has links)
Thesis (D. Min.)--New Orleans Baptist Theological Seminary, 1994. / Includes abstract and vita. Includes bibliographical references (leaves 162-171).
|
5 |
Dimensionamento de portas lógicas usando programação geométrica / Gate sizing using geometric programmingPosser, Gracieli January 2011 (has links)
Neste trabalho é desenvolvida uma ferramenta de dimensionamento de portas lógicas para circuitos integrados, utilizando técnicas de otimização de problemas baseadas em Programação Geométrica (PG). Para dimensionar as portas lógicas de um circuito, primeiramente elas são modeladas usando o modelo de chaves RC e o atraso é calculado usando o modelo de Elmore, que produz funções posinomiais possibilitando a resolução do problema por programação geométrica. Para cada porta é utilizado um fator de escala que multiplica a largura dos seus transistores, onde as variáveis que representam os fatores de escala são as variáveis de otimização do problema. O dimensionador de portas desenvolvido neste trabalho é para circuitos CMOS e é parametrizável para diversas tecnologias de fabricação CMOS. Além disso, a otimização pode ser feita de duas maneiras, minimizando o atraso restringindo a área do circuito ou, minimizando a área e restringindo o atraso do circuito. Para testar o dimensionador de portas foram consideradas duas tecnologias de fabricação diferentes, 45nm e 350nm, onde os resultados foram comparados com o dimensionamento fornecido em uma típica biblioteca de células. Para a tecnologia de 45nm, o dimensionamento de portas minimizando o atraso, fornecido pelo método proposto neste trabalho, obteve uma redução, em média, de 21% no atraso, mantendo a mesma área e potência do dimensionamento fornecido pela biblioteca de standard cells. Após, fez-se uma otimização de área, ainda considerando a tecnologia de 45nm, onde o atraso é restrito ao valor encontrado na minimização de atraso. Essa otimização secundária resultou em uma redução média de 28,2% em área e 27,3% em potência, comparado aos valores dados pela minimização de atraso. Isso mostra que, ao fazer a minimização de atraso seguida da minimização de área, ou vice-versa, encontra-se o menor atraso e a menor área para o circuito, onde uma otimização não impede a outra. As mesmas otimizações foram feitas para a tecnologia de 350nm, onde o dimensionamento de portas considerando a minimização de atraso obteve uma redução, em média, de 4,5% no atraso, mantendo os valores de consumo de potência e área semelhantes aos valores dados pelo dimensionamento fornecido em uma biblioteca comercial de células em 350nm. A minimização de área, feita em seguida, restringindo o atraso ao valor dado pela minimização de atraso foi capaz de reduzir a área em 29,9%, em média, e a potência em 28,5%, em média. / In this work a gate sizing tool is developed using problem optimization techniques based on Geometric Programming. To size the gates in a circuit, first, the logic gates are modeled using the RC switch model and the delay is calculated using Elmore delay model, which produces posynomial functions, enabling the problem solution by geometric programming. For each port a scale factor is set that multiplies the transistors width, where the variables that represent the scale factors are the problem optimization variables. Gate sizing developed in this work is for CMOS circuits and is configurable to several CMOS manufacturing technologies. Moreover, the optimization can be done in two ways, minimizing delay restricting area or by minimizing area restricting circuit delay. In this work, gate sizing tests were made considers two different technologies, 45nm and 350nm, where the results were compared with the sizing available in a typical standard-cell library. For 45nm technology, the gate sizing proposed in this work considering delay minimization, obtained a reduction, in average, of 21% in delay, keeping the same area and power values of the sizing provided by standard-cells library. After, it was made an area optimization restricting delay to the value found at delay minimization. This optimization allowed an average reduction of 28.2% in area and 27.3% in power consumption, compared to the values obtained by delay minimization. This shows that by making the minimization of delay followed by the minimization of area, the smallest delay and the smallest area for the circuit is found, where an optimization does not prevent the other. The same optimizations were made for 350nm technology, where gate sizing considering delay minimization achieved a reduction, on average, of 4.5% in delay, keeping power consumption and area values similar to the values given using the sizes found in a commercial standard-cell library in 350nm. The area minimization, restricting delay to the value given by delay minimization, was able to reduce the area in 29.9% and power at 28.5%, on average.
|
6 |
Dimensionamento de portas lógicas usando programação geométrica / Gate sizing using geometric programmingPosser, Gracieli January 2011 (has links)
Neste trabalho é desenvolvida uma ferramenta de dimensionamento de portas lógicas para circuitos integrados, utilizando técnicas de otimização de problemas baseadas em Programação Geométrica (PG). Para dimensionar as portas lógicas de um circuito, primeiramente elas são modeladas usando o modelo de chaves RC e o atraso é calculado usando o modelo de Elmore, que produz funções posinomiais possibilitando a resolução do problema por programação geométrica. Para cada porta é utilizado um fator de escala que multiplica a largura dos seus transistores, onde as variáveis que representam os fatores de escala são as variáveis de otimização do problema. O dimensionador de portas desenvolvido neste trabalho é para circuitos CMOS e é parametrizável para diversas tecnologias de fabricação CMOS. Além disso, a otimização pode ser feita de duas maneiras, minimizando o atraso restringindo a área do circuito ou, minimizando a área e restringindo o atraso do circuito. Para testar o dimensionador de portas foram consideradas duas tecnologias de fabricação diferentes, 45nm e 350nm, onde os resultados foram comparados com o dimensionamento fornecido em uma típica biblioteca de células. Para a tecnologia de 45nm, o dimensionamento de portas minimizando o atraso, fornecido pelo método proposto neste trabalho, obteve uma redução, em média, de 21% no atraso, mantendo a mesma área e potência do dimensionamento fornecido pela biblioteca de standard cells. Após, fez-se uma otimização de área, ainda considerando a tecnologia de 45nm, onde o atraso é restrito ao valor encontrado na minimização de atraso. Essa otimização secundária resultou em uma redução média de 28,2% em área e 27,3% em potência, comparado aos valores dados pela minimização de atraso. Isso mostra que, ao fazer a minimização de atraso seguida da minimização de área, ou vice-versa, encontra-se o menor atraso e a menor área para o circuito, onde uma otimização não impede a outra. As mesmas otimizações foram feitas para a tecnologia de 350nm, onde o dimensionamento de portas considerando a minimização de atraso obteve uma redução, em média, de 4,5% no atraso, mantendo os valores de consumo de potência e área semelhantes aos valores dados pelo dimensionamento fornecido em uma biblioteca comercial de células em 350nm. A minimização de área, feita em seguida, restringindo o atraso ao valor dado pela minimização de atraso foi capaz de reduzir a área em 29,9%, em média, e a potência em 28,5%, em média. / In this work a gate sizing tool is developed using problem optimization techniques based on Geometric Programming. To size the gates in a circuit, first, the logic gates are modeled using the RC switch model and the delay is calculated using Elmore delay model, which produces posynomial functions, enabling the problem solution by geometric programming. For each port a scale factor is set that multiplies the transistors width, where the variables that represent the scale factors are the problem optimization variables. Gate sizing developed in this work is for CMOS circuits and is configurable to several CMOS manufacturing technologies. Moreover, the optimization can be done in two ways, minimizing delay restricting area or by minimizing area restricting circuit delay. In this work, gate sizing tests were made considers two different technologies, 45nm and 350nm, where the results were compared with the sizing available in a typical standard-cell library. For 45nm technology, the gate sizing proposed in this work considering delay minimization, obtained a reduction, in average, of 21% in delay, keeping the same area and power values of the sizing provided by standard-cells library. After, it was made an area optimization restricting delay to the value found at delay minimization. This optimization allowed an average reduction of 28.2% in area and 27.3% in power consumption, compared to the values obtained by delay minimization. This shows that by making the minimization of delay followed by the minimization of area, the smallest delay and the smallest area for the circuit is found, where an optimization does not prevent the other. The same optimizations were made for 350nm technology, where gate sizing considering delay minimization achieved a reduction, on average, of 4.5% in delay, keeping power consumption and area values similar to the values given using the sizes found in a commercial standard-cell library in 350nm. The area minimization, restricting delay to the value given by delay minimization, was able to reduce the area in 29.9% and power at 28.5%, on average.
|
7 |
Dimensionamento de portas lógicas usando programação geométrica / Gate sizing using geometric programmingPosser, Gracieli January 2011 (has links)
Neste trabalho é desenvolvida uma ferramenta de dimensionamento de portas lógicas para circuitos integrados, utilizando técnicas de otimização de problemas baseadas em Programação Geométrica (PG). Para dimensionar as portas lógicas de um circuito, primeiramente elas são modeladas usando o modelo de chaves RC e o atraso é calculado usando o modelo de Elmore, que produz funções posinomiais possibilitando a resolução do problema por programação geométrica. Para cada porta é utilizado um fator de escala que multiplica a largura dos seus transistores, onde as variáveis que representam os fatores de escala são as variáveis de otimização do problema. O dimensionador de portas desenvolvido neste trabalho é para circuitos CMOS e é parametrizável para diversas tecnologias de fabricação CMOS. Além disso, a otimização pode ser feita de duas maneiras, minimizando o atraso restringindo a área do circuito ou, minimizando a área e restringindo o atraso do circuito. Para testar o dimensionador de portas foram consideradas duas tecnologias de fabricação diferentes, 45nm e 350nm, onde os resultados foram comparados com o dimensionamento fornecido em uma típica biblioteca de células. Para a tecnologia de 45nm, o dimensionamento de portas minimizando o atraso, fornecido pelo método proposto neste trabalho, obteve uma redução, em média, de 21% no atraso, mantendo a mesma área e potência do dimensionamento fornecido pela biblioteca de standard cells. Após, fez-se uma otimização de área, ainda considerando a tecnologia de 45nm, onde o atraso é restrito ao valor encontrado na minimização de atraso. Essa otimização secundária resultou em uma redução média de 28,2% em área e 27,3% em potência, comparado aos valores dados pela minimização de atraso. Isso mostra que, ao fazer a minimização de atraso seguida da minimização de área, ou vice-versa, encontra-se o menor atraso e a menor área para o circuito, onde uma otimização não impede a outra. As mesmas otimizações foram feitas para a tecnologia de 350nm, onde o dimensionamento de portas considerando a minimização de atraso obteve uma redução, em média, de 4,5% no atraso, mantendo os valores de consumo de potência e área semelhantes aos valores dados pelo dimensionamento fornecido em uma biblioteca comercial de células em 350nm. A minimização de área, feita em seguida, restringindo o atraso ao valor dado pela minimização de atraso foi capaz de reduzir a área em 29,9%, em média, e a potência em 28,5%, em média. / In this work a gate sizing tool is developed using problem optimization techniques based on Geometric Programming. To size the gates in a circuit, first, the logic gates are modeled using the RC switch model and the delay is calculated using Elmore delay model, which produces posynomial functions, enabling the problem solution by geometric programming. For each port a scale factor is set that multiplies the transistors width, where the variables that represent the scale factors are the problem optimization variables. Gate sizing developed in this work is for CMOS circuits and is configurable to several CMOS manufacturing technologies. Moreover, the optimization can be done in two ways, minimizing delay restricting area or by minimizing area restricting circuit delay. In this work, gate sizing tests were made considers two different technologies, 45nm and 350nm, where the results were compared with the sizing available in a typical standard-cell library. For 45nm technology, the gate sizing proposed in this work considering delay minimization, obtained a reduction, in average, of 21% in delay, keeping the same area and power values of the sizing provided by standard-cells library. After, it was made an area optimization restricting delay to the value found at delay minimization. This optimization allowed an average reduction of 28.2% in area and 27.3% in power consumption, compared to the values obtained by delay minimization. This shows that by making the minimization of delay followed by the minimization of area, the smallest delay and the smallest area for the circuit is found, where an optimization does not prevent the other. The same optimizations were made for 350nm technology, where gate sizing considering delay minimization achieved a reduction, on average, of 4.5% in delay, keeping power consumption and area values similar to the values given using the sizes found in a commercial standard-cell library in 350nm. The area minimization, restricting delay to the value given by delay minimization, was able to reduce the area in 29.9% and power at 28.5%, on average.
|
8 |
Reading Cinematic Allusions in the Post-1945 American NovelDerbesy, Philip 29 May 2020 (has links)
No description available.
|
Page generated in 0.023 seconds