• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 2
  • Tagged with
  • 2
  • 2
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Instrumentation on silicon detectors: from properties characterization to applications

Dinu, N. 09 October 2013 (has links) (PDF)
L'utilisation optimale, dans des applications spécifiques, des Détecteurs Silicium nécessite une connaissance approfondie des phénomènes physiques sous-jacents. Dans ce mémoire, cette idée conductrice est appliquée à deux types de détecteurs : (1) les SiPM et leurs applications en imagerie médicale (2) les détecteurs à pixels planaires (PPS) et leurs applications dans la mise-à-jour du détecteur interne d'ATLAS pour le LHC à haute luminosité. Mon travail personnel sur les SiPM a débuté il y a environ 10 ans. Ainsi la partie (A) de mon HDR rappelle tout d'abord le principe physique de la photodiode à avalanche en mode Geiger (GM-APD), qui constitue la cellule élémentaire d'un SiPM. Puis le fonctionnement du SiPM est développé, avec ses principales caractéristiques physiques, ainsi que les montages expérimentaux mis en œuvre et les mesures de ces paramètres sur les productions des principaux fabricants. La dépendance en température des paramètres des SiPM constitue un inconvénient majeur dans certaines applications, aussi mon travail personnel montre comment on peut en grande partie s'affranchir de cette dépendance, en contrôlant certains paramètres de fonctionnement. Les détecteurs à SiPM présentent des avantages très intéressants au plan électrique, optique, mécanique, etc ..., permettant des applications multiples dans des domaines où une grande surface de détection est requise. Ainsi, les matrices de SiPM sont des composants très attractifs pour des applications d'imagerie médicale. Mon travail dans deux applications de ce type est détaillé : PET à haute résolution pour des petits animaux, et détecteur de radiation portatif pour l'aide à la localisation in situ de tumeurs solides. En parallèle à l'activité SiPM, j'ai été impliquée ces dernières années dans la conception et la caractérisation de nouveaux détecteurs à pixel planaires pour "l'upgrade" de l'expérience ATLAS. La partie (B) de mon HDR expose ainsi les méthodes expérimentales, comme "Secondary Ion Mass Spectrometry (SIMS)" et "Spreading Resistance Profiling" (SRP), utilisées pour la mesure de profils de dopage pour le détecteurs PPS. Je démontre ainsi l'importance de ces mesures pour le contrôle du process de fabrication, et la calibration des simulations TCAD (Technology-Computed Aided Design). Les résultats des simulations prévoyant le comportement des nouveaux détecteurs planaires proposés, avec des caractéristiques géométriques et une résistance aux radiations améliorées, sont présentés.
2

Study of electrical characteristics of tri-gate NMOS transistor in bulk technology / Étude des caractéristiques électriques d'un transistor à trois grilles réalisé en CMOS avec l'intégration de tranchées capacitives

Zbierska, Inga Jolanta 11 December 2014 (has links)
Afin de dépasser la limite d'échelle, il existe une solution innovante qui permet de fabriquer des structures multi-grilles. Ainsi, un NMOSFET composé de trois grilles indépendantes fabriquées dans la technologie CMOS. En dehors de leur forme, géométrique, le transistor multi-grille est similaire à une structure classique. Une multi-grille NMOSFET peut être fabriquée par l'intégration de tranchées de polysilicium. Ces tranchées sont utilisées dans diverses applications telles que les mémoires DRAM, électronique de puissance ou de capteurs d'image. Les capteurs d'image présentent le problème des charges parasites entre les pixels, appelées diaphonie. Les tranchées sont l'une des solutions qui réduisent ce phénomène. Ces tranchées assurent l'isolation électrique sur toute la matrice des pixels. Nous avons étudié ses caractéristiques en utilisant des mesures I-V, méthode du split C-V et de pompage de charge à deux et à trois niveaux. Son multi-seuil caractéristique a été vérifié. Nous n'avons observé aucune dégradation significative de ces caractéristiques grâce à l'intégration des tranchées. La structure a été simulée par la méthode des éléments finis en 3D via le logiciel TCAD. Ses caractéristiques électriques ont été simulées et confrontées avec les résultats obtenus à partir de mesures électriques. La tension de seuil et la longueur de canal effective ont été extraites. Sa mobilité effective et les pièges de l'interface Si/SiO2 ont également été simulés ou calculés. En raison des performances électriques satisfaisantes et d'un bon rendement, nous avons remarqué que ce dispositif est une solution adéquate pour les applications analogiques grâce aux niveaux de tension multi-seuil / One of the recent solutions to overcome the scaling limit issue are multi-gate structures. One cost-effective approach is a three-independent-gate NMOSFET fabricated in a standard bulk CMOS process. Apart from their shape, which takes advantage of the three-dimensional space, multi gate transistors are similar to the conventional one. A multi-gate NMOSFET in bulk CMOS process can be fabricated by integration of polysilicon-filled trenches. This trenches are variety of the applications for instance in DRAM memories, power electronics and in image sensors. The image sensors suffer from the parasitic charges between the pixels, called crosstalk. The polysilicon - filled trenches are one of the solution to reduce this phenomenon. These trenches ensure the electrical insulation on the whole matrix pixels. We have investigated its characteristics using l-V measurements, C-V split method and both two- and three-level charge pumping techniques. Tts tunable-threshold and multi-threshold features were verified. Tts surface- channel low-field electron mobility and the Si/SiO2 interface traps were also evaluated. We observed no significant degradation of these characteristics due to integration of polysilicon-filled trenches in the CMOS process. The structure has been simulated by using 3D TCAD tool. Tts electrical characteristics has been evaluated and compared with results obtained from electrical measurements. The threshold voltage and the effective channel length were extracted. Tts surface-channel low-field electron mobility and the Si/SiO2 interface traps were also evaluated. Owing to the good electrical performances and cost-effective production, we noticed that this device is a good aspirant for analog applications thanks to the multi-threshold voltages

Page generated in 0.1094 seconds