Spelling suggestions: "subject:"ολοκληρωμένη"" "subject:"ολοκληρωμένο""
21 |
Σχεδίαση αναλογικών ολοκληρωμένων φίλτρων χαμηλής τάσης τροφοδοσίας με χρήση καθρεπτών ρεύματοςΛαουδιάς, Κωνσταντίνος 07 October 2011 (has links)
Το αντικείμενο της διδακτορικής διατριβής αφορά στη σχεδίαση αναλογικών ολοκληρωμένων φίλτρων χαμηλής τάσης τροφοδοσίας με χρήση καθρεπτών ρεύματος. Οι εφαρμογές της σύγχρονης τεχνολογίας επιτάσσουν τη χρήση συσκευών με όσο το δυνατόν μικρότερες διαστάσεις, χαμηλή τάση τροφοδοσίας, χαμηλή κατανάλωση ισχύος και ταυτόχρονα υψηλές επιδόσεις. Η μείωση της τάσης τροφοδοσίας θέτει αρκετές προκλήσεις στη σχεδίαση αναλογικών ολοκληρωμένων κυκλωμάτων, καθώς οδηγεί σε μειωμένη απόδοση όσον αφορά το εύρος συχνοτήτων λειτουργίας αλλά και το επιτρεπόμενο πλάτος σημάτων που μπορούν να διαχειριστούν. Προς αυτήν την κατεύθυνση, μελετώνται και σχεδιάζονται δομές αναλογικών φίλτρων χρησιμοποιώντας καθρέπτες ρεύματος χαμηλής τάσης τροφοδοσίας, οι οποίοι μπορούν να διαχειριστούν σήματα με σχετικά μεγάλη διακύμανση. Όλες οι δομές έχουν τη δυνατότητα ηλεκτρονικής ρύθμισης της συχνοτικής τους απόκρισης, μεταβάλλοντας το ρεύμα πόλωσης των καθρεπτών ρεύματος. Με αυτό τον τρόπο αντισταθμίζονται οι επιπτώσεις από τις μεταβολές των παραμέτρων κατασκευής, της τάσης τροφοδοσίας και της θερμοκρασίας.
Αρχικά, προτείνονται διάφορες τοπολογίες γενικευμένων φίλτρων 2ης τάξης (universal biquads) με δυνατότητα ανεξάρτητης μεταβολής της συχνότητας και του συντελεστή ποιότητας των πόλων τους. Στα πλαίσια της συγκεκριμένης ερευνητικής εργασίας κατασκευάστηκε ένα ολοκληρωμένο με την τεχνολογία AMS CMOS 0.35μm, το οποίο περιέχει δύο από τις προτεινόμενες τοπολογίες γενικευμένων φίλτρων 2ης τάξης. Τα αποτελέσματα από την πειραματική μέτρηση του ολοκληρωμένου παρουσιάζουν πολύ μικρή απόκλιση από τις προσομοιώσεις.
Στη συνέχεια, παρουσιάζεται μια συστηματική μέθοδος σχεδίασης ενεργών κυματικών φίλτρων με κυματικούς προσαρμογείς θύρας. Η προτεινόμενη μέθοδος εφαρμόζεται για τη σχεδίαση ενός ελλειπτικού βαθυπερατού φίλτρου 3ης τάξης με συχνότητα αποκοπής 2MHz και κυμάτωση στη ζώνη διέλευσης 0.1dB.
Ακόμη, προτείνονται δύο μιγαδικά φίλτρα Butterworth 12ης τάξης για εφαρμογή σε ασύρματους δέκτες χαμηλής τάσης τροφοδοσίας, τα οποία σχεδιάστηκαν με την μέθοδο Leapfrog και την τοπολογική εξομοίωση LC κλιμακωτών φίλτρων. Στα πλαίσια της παρούσας ερευνητικής εργασίας πραγματοποιήθηκε η κατασκευή ενός ακόμη ολοκληρωμένου με την τεχνολογία AMS CMOS 0.35μm, το οποίο περιέχει τις δύο προτεινόμενες τοπολογίες μιγαδικών φίλτρων. Τα αποτελέσματα από την πειραματική μέτρηση του ολοκληρωμένου έχουν πολύ μικρή απόκλιση από τις προσομοιώσεις, επιβεβαιώνοντας την ορθή λειτουργία των μιγαδικών φίλτρων και καθιστώντας τις εν λόγω τοπολογίες αξιόπιστες για χρήση σε ασύρματους δέκτες που λειτουργούν με βάση τα πρότυπα Bluetooth/ZigBee.
Μια άλλη κατηγορία φίλτρων που μελετάται, είναι αναλογικά φίλτρα τα οποία υλοποιούν συναρτήσεις κυματιδίου (wavelet filters), κατάλληλα για την επεξεργασία καρδιακών σημάτων. Οι καθρέπτες ρεύματος που χρησιμοποιούνται λειτουργούν στην περιοχή υποκατωφλίου, παρέχοντας έτσι τη δυνατότητα χρήσης της πολύ χαμηλής τάσης τροφοδοσίας 0.5V. Ταυτόχρονα, λόγω των μικρών ρευμάτων πόλωσης, τα φίλτρα που προκύπτουν παρουσιάζουν εξαιρετικά χαμηλή κατανάλωση ισχύος. Τα αποτελέσματα από τις προσομοιώσεις καταδεικνύουν τη χρησιμότητα τους σε σύγχρονες βιοϊατρικές εφαρμογές.
Τέλος, προτείνεται μια νέα τοπολογία καθρέπτη ρεύματος χαμηλής τάσης τροφοδοσίας με μεταβλητό κέρδος το οποίο ελέγχεται ηλεκτρονικά, μεταβάλλοντας τα ρεύματα πόλωσης της βαθμίδας. Η συγκεκριμένη τοπολογία μπορεί να χρησιμοποιηθεί για τη σχεδίαση ηλεκτρονικά ρυθμιζόμενων φίλτρων. Η ορθή λειτουργία της προτεινόμενης βαθμίδας επαληθεύεται από την πειραματική μέτρηση του αντίστοιχου ολοκληρωμένου κυκλώματος που κατασκευάστηκε με την τεχνολογία AMS CMOS 0.35μm. / This Ph.D. dissertation deals with the design of low-voltage analog integrated circuits. The technological evolution and market requirements have led to an increasing demand of low-power portable devices, featuring the reduced size and high efficiency. The supply voltage scaling sets new challenges in analog circuit design as this leads to a degraded circuit performance in terms of available bandwidth and smaller available signal swings. In this direction, novel analog filters using low-voltage high swing current mirrors are introduced. The resonant frequency of the proposed filters can be electronically controlled by modifying appropriate dc currents. Thus, any effect from process, voltage and temperature variations can be eliminated.
At first, novel universal biquad filters are introduced offering the feature of orthogonal adjustment between the resonant frequency and quality factor. As part of this research work, a chip prototype containing two of the proposed universal biquad filter topologies has been fabricated using AMS 0.35μm CMOS process. The experimental results from the fabricated chip are very close to those theoretically predicted.
Continuing, a new systematic method for designing high-order wave active filters employing the wave port adaptors is proposed. Attractive characteristics of the derived filters are the repeated structures and the low sensitivity in passive and active mismatches. In order to demonstrate the validity of the proposed method, a 3rd order elliptic lowpass filter with cutoff frequency at 2MHz and pass band ripple 0.1dB is designed.
Furthermore, the design of two 12th Butterworth complex filters using current mirrors for low-IF receivers is discussed. The proposed topologies derived according to the Leapfrog and topological emulation techniques. As part of this work, a second prototype chip containing the two complex filters has been fabricated using AMS 0.35μm CMOS process. The experimental results from the fabricated chip demonstrate the high efficiency of the proposed topologies; thus, they can be considered as very promising counterparts for realizing filters in modern wireless systems.
Moreover, novel analog wavelet filters suitable for cardiac signal analysis are introduced. The employed current mirrors are operating in subthreshold region, thus combining the operation under the low supply voltage of 0.5V and the low biasing currents. The simulation results evince their usefulness in nowadays biomedical applications.
Finally, a novel scheme of a low-voltage current mirror with electronically adjustable current gain is introduced. The proposed building block is suitable for electronically controllable filters or performing signal scaling. The behavior of the proposed topology is experimentally verified through a fabricated chip.
|
22 |
Ανάπτυξη μετατροπέων ενεργούς τιμής σήματος σε συνεχές στο πεδίο του υπερβολικού ημιτόνουΝικολούδης, Σωτήριος 09 May 2012 (has links)
Οι μετατροπείς της ενεργούς τιμής σήματος σε συνεχές είναι βαθμίδες με ευρεία εφαρμογή σε τηλεπικοινωνιακά συστήματα και σε βιοϊατρικά συστήματα. Στην εργασία αυτή, προτείνεται μια νέα γενική τοπολογία μετατροπέα ενεργούς τιμής σήματος σε συνεχές, η οποία λειτουργεί στο πεδίο του υπερβολικού ημιτόνου. Κύρια πλεονεκτήματα είναι η δυνατότητα λειτουργίας σε περιβάλλον χαμηλής τάσης τροφοδοσίας και η δυνατότητα επεξεργασίας σημάτων πολύ μεγαλύτερων της πόλωσης. Η εξομοίωση της λειτουργίας του κυκλώματος έγινε με τη χρήση του λογισμικού Analog Design Environment της Cadence. / Rms to DC converters, are stages with wide range of applications in telecommunication and biomedical systems. In this project, a new rms to dc converter topology is proposed, operating in sinh domain. Main advantages are the ability to operate in low voltage and the ability to process signals larger than bias. The circuit was simulated using Cadence Analog Design Environment software.
|
23 |
Ανάπτυξη δομών αρμονικών ταλαντωτών στο πεδίο του υπερβολικού ημιτόνουΠαναγοπούλου, Μαρία 09 May 2012 (has links)
Οι ηλεκτρονικοί αρμονικοί ταλαντωτές είναι βαθμίδες με ευρεία εφαρμογή σε τηλεπικοινωνιακά συστήματα, σε συστήματα επεξεργασίας σήματος και σε ηλεκτρονικά ισχύος. Στην εργασία αυτή, προτείνεται μια νέα γενική τοπολογία ταλαντωτή πολλαπλών φάσεων, η οποία λειτουργεί στο πεδίο του υπερβολικού ημιτόνου. Κύρια πλεονεκτήματα είναι η δυνατότητα λειτουργίας σε περιβάλλον χαμηλής τάσης τροφοδοσίας και η ηλεκτρονική ρύθμιση της συμπεριφοράς του ταλαντωτή. Ως παράδειγμα σχεδίασης δίνεται ένας αρμονικός ταλαντωτής πολλαπλών φάσεων εξόδου 3ης/6ης τάξης, που η εξομοίωση της λειτουργίας του έγινε με τη χρήση του λογισμικού Analog Design Environment της Cadence. / Electronic harmonic oscillators are stages with wide application in telecommunication systems, in signal processing systems and power electronics. In this project, a new multiphase oscillator topology is proposed, designed to operate in sinh domain. Main advantages are the ability to operate at low voltage and the electronic tuning of the oscillator’s behavior. A multiphase sinusoidal oscillator, 3rd/6th order, is given as an example. The validity of the proposed methods is verified through simulation results using the Cadence Analog Design Environment software.
|
24 |
Μεθοδολογίες μεταγλώττισης σε επαναπροσδιοριζόμενα συστήματα αρχιτεκτονικών πίνακαΓεωργιόπουλος, Σταύρος 01 February 2013 (has links)
Το αντικείμενο της παρούσας διδακτορικής διατριβής εστιάζεται στην ανάπτυξη αποδοτικών τεχνικών μεταγλώττισης για επαναπροσδιοριζόμενα ολοκληρωμένα συστήματα αρχιτεκτονικών πίνακα. Χρησιμοποιήθηκαν εφαρμογές που κυριαρχούνται από δεδομένα για τον έλεγχο των μεθοδολογιών. Σκοπός είναι να βελτιστοποιηθεί η εκτέλεση των εφαρμογών ως προς χαρακτηριστικά των επαναπροσδιοριζόμενων συστημάτων όπως η απόδοση, ο αριθμός εντολών ανά κύκλο ρολογιού, η επιφάνεια ολοκλήρωσης και ο βαθμός χρησιμοποίησης των επεξεργαστικών πόρων. Αυτό επιτυγχάνεται με την εισαγωγή πρωτότυπων τεχνικών χαρτογράφησης αλλά και την εύρεση βέλτιστων αρχιτεκτονικών.
Στο πρώτο τμήμα της διατριβής υλοποιήθηκε η έρευνα, ανάπτυξη και αυτοματοποίηση τεχνικών μεταγλώττισης για επαναπροσδιοριζόμενα συστήματα αρχιτεκτονικών πίνακα. Κύριο χαρακτηριστικό αυτών των αρχιτεκτονικών είναι ύπαρξη μεγάλου αριθμού επεξεργαστικών στοιχείων που δουλεύουν παράλληλα με αποτέλεσμα να επιταχύνουν την εκτέλεση εφαρμογών που εμφανίζουν παραλληλία πράξεων. Η λειτουργία τους σε ενσωματωμένα συστήματα είναι αυτή ενός συνεπεξεργαστή.
Η έρευνα πάνω σε επαναπροσδιοριζόμενες αρχιτεκτονικές πίνακα έχει αποκτήσει μεγάλο ενδιαφέρον λόγω της ευελιξίας, της επεκτασιμότητας και της απόδοσής τους, ιδιαίτερα σε εφαρμογές που κυριαρχούνται από δεδομένα. Η μεταγλώττιση, όμως, εφαρμογών πάνω σε αυτές χαρακτηρίζεται από υψηλή πολυπλοκότητα. Απαιτούνται κατάλληλα εργαλεία και ειδικές μεθοδολογίες χαρτογράφησης για την εκμετάλλευση των χαρακτηριστικών αυτών των αρχιτεκτονικών. Με αυτό το σκεπτικό, προτάθηκε μια πρωτότυπη επαναστοχεύσιμη μεθοδολογία χαρτογράφησης εφαρμογών, η οποία επιπλέον έχει αυτοματοποιηθεί με τη χρήση ενός πρότυπου εργαλείου μεταγλώττισης που στοχεύει σε ένα αρχιτεκτονικό παραμετρικό πρότυπο. Αποτέλεσμα ήταν η εύρεση των βέλτιστων αρχιτεκτονικών με βάσει την απόδοση, τον αριθμό των εντολών ανά κύκλο ρολογιού και το χρόνο εκτέλεσης του εργαλείου, για μια ομάδα εφαρμογών.
Η αποδοτικότητα μιας επαναπροσδιοριζόμενης αρχιτεκτονικής πίνακα ως προς την ταχύτητα και το κόστος σε υλικό είναι δύσκολο να μετρηθεί, για αυτό έχουν υπάρξει λίγες έρευνες που μελετούν την επίδραση αρχιτεκτονικών παραμέτρων πάνω σε παράγοντες όπως η επιφάνεια ολοκλήρωσης και ο αριθμός εντολών ανά κύκλο ρολογιού. Επιπλέον, καμιά εργασία δεν έχει εξετάσει την επίδραση πολλαπλασιαστών ενσωματωμένων στα επεξεργαστικά στοιχεία των επαναπροσδιοριζόμενων αρχιτεκτονικών. Χρησιμοποιώντας την υπάρχουσα επαναστοχεύσιμη μεθοδολογία μεταγλώττισης και μια παραμετρική υλοποίηση της αρχιτεκτονικής σε γλώσσα περιγραφής υλικού, εξετάζουμε την επίδραση των πολλαπλασιαστών από τη μεριά της χαρτογράφησης και της αρχιτεκτονικής.
Επίσης, περιγράφεται η πρωτότυπη μεθοδολογία χαρτογράφησης που εισήχθη με σκοπό την αποδοτική λειτουργία του αλγορίθμου Fast Fourier Transform (FFT) πάνω σε επαναπροσδιοριζόμενα συστήματα αρχιτεκτονικών πίνακα. Ο αλγόριθμος FFT χαρακτηρίζεται από μεγάλο αριθμό πράξεων κυρίως πολλαπλασιασμών που επιβραδύνουν την απόδοση μιας επαναπροσδιοριζόμενης αρχιτεκτονικής. Εκμεταλλευόμενοι την ύπαρξη εσωτερικής επαναληπτικής δομής μέσα στον αλγόριθμο και χρησιμοποιώντας μια επαναπροσδιοριζόμενη αρχιτεκτονική 16 επεξεργαστικών στοιχείων, αναπτύξαμε μια πρωτότυπη τεχνική χαρτογράφησης. Επιπρόσθετα, η τεχνική μας λαμβάνει υπόψη την ιεραρχία μνήμης μεταξύ κύριας μνήμης και επαναπροσδιοριζόμενης αρχιτεκτονικής για την περαιτέρω επιτάχυνση εκτέλεσης του αλγορίθμου FFT. Η χρήση της προτεινόμενης τεχνικής χαρτογράφησης οδηγεί σε επίτευξη βαθμού χρησιμοποίησης των επεξεργαστικών στοιχείων άνω του 90%, τιμή που είναι τουλάχιστον 37% υψηλότερη από την καλύτερη τιμή της βιβλιογραφίας. / The object of this PhD thesis focuses on developing efficient mapping techniques for coarse grain reconfigurable build arrays. Data intensive applications were used to evaluate the proposed methodologies. The aim is to optimize the applications’ performance on characteristics targeting reconfigurable characteristics such as performance, instructions per cycle, area of integration and processing resource utilization. This is achieved by introducing novel mapping techniques and finding optimal architectures.
In the first part of the thesis research, development and automation of mapping techniques was carried out targeting coarse grain reconfigurable arrays. The main feature of these architectures is the presence of a large number of processing elements working in parallel thus speeding up the execution of applications featuring parallel operations. The function of these processing elements in embedded systems resembles that of a coprocessor.
The research on reconfigurable array architectures has gained considerable interest because of their flexibility, scalability and performance, particularly in data intensive applications. Nevertheless, compiling these applications on reconfigurable architectures is characterized by high degree of complexity. Appropriate tools and special mapping methodologies are needed to exploit the characteristics of these architectures. Bearing this in mind, we proposed a novel reconfigurable methodology for mapping applications, which has also been automated with the use of a prototype compiler tool aiming at a parametric architectural model. The result was finding the best architectures on the basis of performance, the instructions per cycle term and the tool execution time for a sample set of applications.
It is difficult to evaluate the efficiency of a reconfigurable array architecture table in terms of speed and area of integration, so there have been few cases studying the effect of architectural parameters on factors such as surface integration and the number of instructions per clock cycle. Moreover, no work has examined the multipliers’ impact embedded in reconfigurable architectures processing elements. Using the existing reconfigurable mapping methodology and a parametric implementation of the architecture in hardware description language, we examine the effect of multipliers on the part of the mapping phase and architecture.
We also describe an original mapping methodology introduced for the purpose of efficiently mapping the Fast Fourier Transform (FFT) algorithm on reconfigurable array architectures. The FFT algorithm is characterized by a large number of operations primarily multiplications that slow the performance of a reconfigurable architecture. Exploiting the existence of an internal structure inside the FFT algorithm and by the use of a reconfigurable architecture template of 16 processing elements, we developed a novel mapping technique. Additionally, our technique takes into account the memory hierarchy between main memory and reconfigurable architecture in order to further accelerate the implementation of the FFT algorithm. Using the proposed mapping technique results in processing elements utilization of over 90% value which is at least 37% better than the best value of the related literature.
|
25 |
Σχεδίαση ενισχυτή χαμηλής τάσης τροφοδοσίας για την ανίχνευση καρδιακών σημάτων σε βηματοδότεςΓιαγκούλοβιτς, Χρήστος 04 September 2013 (has links)
Αντικείμενο της παρούσας Διπλωματικής Εργασίας είναι η σχεδίαση ενός ενισχυτή χαμηλής τάσης τροφοδοσίας για την ανίχνευση καρδιακών σημάτων σε βηματοδότες. Οι επιταγές της σύγχρονης τεχνολογίας για τα ολοκληρωμένα κυκλώματα είναι η χαμηλή κατανάλωση ισχύος, η χρήση χαμηλής τάσης τροφοδοσίας, η μείωση του κόστους παραγωγής, οι όλο και μικρότερες διαστάσεις των transistors και ταυτόχρονα υψηλές επιδόσεις. Η χρήση όμως της χαμηλής τάσης τροφοδοσίας αποτελεί πρόκληση από σχεδιαστικής άποψης, για την ταυτόχρονη μείωση της κατανάλωσης ισχύος χωρίς να υποβαθμίζεται η ποιότητα του σήματος. Αυτό το πρόβλημα λύνουν μέθοδοι όπως η σχεδίαση στο πεδίο του λογαρίθμου.
Τα συστήματα στο πεδίο του λογαρίθμου (Log-Domain systems) αποτελούν υποκατηγορία των συστημάτων συμπίεσης – αποσυμπίεσης (companding systems) και ανήκουν στα ELIN (Externally Linear Internaly Non-linear) συστήματα. Τα πλεονεκτήματα των συστημάτων στο πεδίο του λογαρίθμου είναι η μεγάλη δυναμική περιοχή (Dynamic Range), η δυνατότητα επεξεργασίας μεγάλων σημάτων (large signal), καθώς και η λειτουργία σε περιβάλλον χαμηλής τροφοδοσίας. Υλοποιώντας φίλτρα στο πεδίο του λογαρίθμου προσφέρονται ελκυστικά χαρακτηριστικά όπως η ηλεκτρονική ρύθμιση της συχνότητας αποκοπής ή κεντρικής συχνότητας (electronic tuning) και η σχεδίαση χωρίς παθητικές αντιστάσεις (resistorless realization).
Η καρδιά είναι ένα περίπλοκο σύστημα το οποίο φροντίζει για την κυκλοφορία του αίματος στο σώμα. Το έναυσμα για την εκκίνηση κάθε καρδιακού κύκλου προέρχεται από ένα ηλεκτρικό σήμα το οποίο ξεκινάει από το φλεβοκόμβο και διαδίδεται στο υπόλοιπο μυοκάρδιο, για να ξεκινήσει ένας νέος καρδιακός κύκλος. Σε ορισμένες περιπτώσεις η καρδιά δεν λειτουργεί σωστά και το ρόλο του φλεβοκόμβου έρχεται να καλύψει το ηλεκτρονικό σύστημα του βηματοδότη, το οποίο ανιχνεύει το καρδιακό σήμα και όταν κριθεί απαραίτητο εφαρμόζει την κατάλληλη θεραπεία με ηλεκτρικές ώσεις. Για την βελτίωση της ποιότητας ζωής ασθενών με καρδιακά προβλήματα ένας βηματοδότης πρέπει να έχει όσο δυνατόν μικρότερο μέγεθος και μεγαλύτερη αυτονομία.
Η πρόοδος της τεχνολογίας αποζητά τη σχεδίαση ενός συστήματος ενισχυτή για την ανίχνευση καρδιακών σημάτων πλέον ικανό να ανταπεξέλθει στη χαμηλή τάση τροφοδοσίας και να έχει μεγάλη αυτονομία λειτουργίας για την εισαγωγή του π.χ. σε ένα βηματοδότη. Το σύστημα που προτείνεται σε αυτή τη Διπλωματική Εργασία έχει ως σκοπό να εκπληρώσει τις ανάγκες αυτές χρησιμοποιώντας κυκλώματα τα οποία μπορούν να λειτουργήσουν σε χαμηλή τάση τροφοδοσίας και ταυτόχρονα να μειώνουν την κατανάλωση ισχύος. Η υλοποίηση των κυκλωμάτων μόνο με CMOS transistors στην περιοχή υποκατωφλίου, εκτός του γεγονότος ότι μειώνει το κόστος παραγωγής καθώς δεν χρησιμοποιούνται BJT transistors, προσφέρει λόγω της τεχνικής σχεδίασης στο πεδίο του λογαρίθμου και μεγάλη δυναμική περιοχή. Για την τεχνολογία 0.35μm της AMS επιτυγχάνεται λειτουργία σε περιβάλλον με 0.5V τάση τροφοδοσίας και κατανάλωση ισχύος της τάξης των 2.92nW.
Ο ενισχυτής για την ανίχνευση καρδιακών σημάτων που προτείνεται, περιλαμβάνει ένα ζωνοπερατό φίλτρο σχεδιασμένο στο πεδίο του λογαρίθμου και τα κυκλώματα απόλυτης τιμής, μετατροπής της ενεργής τιμής σήματος σε σταθερό ρεύμα και συγκριτή ρεύματος. / This M.Sc Thesis deals with the design of a low voltage cardiac sense amplifier for pacemakers. The demands of modern technology for integrated circuits are low power consumption, ultra low power supply voltage, reduction of the production cost and high performance. Due to the fact that the use of low power supply voltage is a design challenge, the employment of the Log-Domain filter technique is an attractive solution for realizing high-performance analog processing systems.
Log-Domain systems are a sub-category of compading (compressing/expanding) systems and belong to ELIN (Externally Linear Internaly Non-linear) systems. The advantages of Log-Domain systems are large dynamic range, handling of signals with relatively large amplitude, realization in a low-voltage environment, electronic tuning of their frequency characteristics and resistorless realizations.
The heart is a complex system that takes care of blood circulation for the whole body. The trigger to commence the cardiac cycle is an electric signal which starts from the sinus node and expands to the rest of the myocardium in order for a new cardiac cycle to set off. In some cases, the heart does not function properly and the role of the sinus node is taken by a pacemaker, who senses the cardiac signal and when it is judged, it cures the problem with an electric pulse. In order to improve the patient’s quality of life a pacemaker has to be small in size and a prolonged battery life.
Technological evolution and market demands have led to a demand for a design of a cardiac sense amplifier capable of coping with low power supply voltage and long battery life. The proposed system of this M.Sc thesis is meant to fulfill these needs by using circuits capable of functioning in a low power supply voltage environment as well as reducing power consumption. Implementing those circuits solely with CMOS transistors in the sub -threshold region, not only does it reduce the production cost since no BJT transistors are used but also it offers a large dynamic range due to the design of the circuits. For the AMS 0.35μ CMOS process of by the system functions for a power supply voltage of 0.5V while it dissipates 2.92nW. The proposed cardiac sense amplifier consists of a bandpass Log-Domain filter and circuits like an absolute value circuit, an rms-dc current converter circuit and a current comparator, which were carefully designed in order to follow the demands of modern technology and achieve the goal of low power dissipation.
|
26 |
Σχεδίαση αναλογικών ολοκληρωμένων φίλτρων χαμηλής τάσης τροφοδοσίας στο πεδίο του υπερβολικού ημιτόνουΚασίμης, Χρυσόστομος 07 June 2013 (has links)
Η παρούσα διδακτορική διατριβή εστίασε το ενδιαφέρον της στην διερεύνηση των αναλογικών ολοκληρωμένων φίλτρων της κατηγορίας ELIN εξωτερικά γραμμικά, εσωτερικά μη-γραμμικά. Συγκεκριμένα μελετήθηκαν και σχεδιάστηκαν, νέες δομές φίλτρων συμπίεσης-αποσυμπίεσης του προς επεξεργασία σήματος στο πεδίο του υπερβολικού ημιτόνου χαμηλής τάσης τροφοδοσίας.
Η γοργή ανάπτυξη της μικροηλεκτρονικής στην υλοποίηση συστημάτων υψηλής αξιοπιστίας και απόδοσης μικρού βάρους και όγκου όπως φορητών ηλεκτρονικών πολυμέσων, επικοινωνιών, βιοϊατρικών συσκευών, ωθεί στην σχεδίαση των ολοκληρωμένων κυκλωμάτων που τα απαρτίζουν με μειωμένη κατανάλωση ισχύος και κατ’ επέκταση χαμηλής τάσης τροφοδοσίας.
Σ’ ένα ολοκληρωμένο κύκλωμα η ενσωμάτωση αναλογικών και ψηφιακών κυκλωμάτων σε περιβάλλον χαμηλής τάσης τροφοδοσίας, ώστε το κόστος των διατάξεων να διατηρείται χαμηλό, επηρεάζει άμεσα την απόδοση του αναλογικού τμήματος, προτάσσοντας την ανάγκη για νέες αρχιτεκτονικές σχεδίασης του.
Οι διατάξεις των αναλογικών φίλτρων αποτελούν συχνά δομικό στοιχείο των ολοκληρωμένων κυκλωμάτων και η διερεύνηση τους για την επίτευξη μεγάλης δυναμικής περιοχής, ηλεκτρονική ρύθμισης της απόκρισης συχνότητας και ταυτόχρονα χαμηλής κατανάλωσης ισχύος, έχει απασχολήσει αρκετά το ενδιαφέρον της ερευνητικής κοινότητας.
Προτείνεται αρχικά η συστηματική σχεδίαση φίλτρων υψηλής τάξης στο πεδίο του υπερβολικού ημιτόνου, αποσκοπώντας στη βελτίωση της διαδικασίας υλοποίησης τους, με χρήση ήδη υπαρχουσών μη-γραμμικών διαγωγών υπερβολικού ημιτόνου, συνημίτονου. Η συμπίεση-αποσυμπίεση του προς επεξεργασία σήματος επιτυγχάνεται με την κατάλληλη τοποθέτηση συμπληρωματικών τελεστών ενώ ταυτόχρονα διατηρείται γραμμική η συνολική συμπεριφορά των διατάξεων. Με γνώμονα την εφαρμογή τους σε βιοϊατρικές συσκευές, εξομοιώνεται με δύο διαφορετικούς τρόπους φίλτρο 3ης τάξης leapfrog με συχνότητα αποκοπής 10Hz και τα αποτελέσματα που προκύπτουν συγκρίνονται με αντίστοιχο γραμμικής συμπεριφοράς.
Στην συνέχεια, υλοποιείται η σχεδίαση BiCMOS φίλτρων οποιασδήποτε τάξης, δομημένα από μη-γραμμικούς διαγωγούς υπερβολικού ημιτόνου με δυνατότητα λειτουργίας σε υψηλές συχνότητες και σε χαμηλή τάση τροφοδοσίας. Επιλέγονται οι μέθοδοι του γραμμικού μετασχηματισμού, λειτουργικής και τοπολογικής εξομοίωσης ενός πρωτότυπου ελλειπτικού βαθυπερατού 3ης τάξης με συχνότητα αποκοπής 0.5 kHz και κυμάτωση στην ζώνη διέλευσης 0.5dB. Ακολουθεί ανάλυση και σύγκριση των αποτελεσμάτων που προκύπτουν στο περιβάλλον Analog Virtuoso της Cadence Software, της τεχνολογίας AMS CMOS S35 0.35μm, μεταξύ των φίλτρων στο πεδίο του υπερβολικού ημιτόνου καθώς και με αντίστοιχες διατάξεις στο πεδίο του λογαρίθμου τάξης-ΑΒ και (OTA)-C στο γραμμικό χώρο.
Προτείνεται ακόμη, η BiCMOS σχεδίαση γενικευμένων φίλτρων 2ης τάξης απλής εισόδου-πολλαπλών εξόδων και πολλαπλής εισόδου-απλής εξόδου, με δυνατότητα λειτουργίας σε περιβάλλον χαμηλής τάσης τροφοδοσίας, ηλεκτρονικής ρύθμισης της συχνότητας αποκοπής ω0 του συντελεστή ποιότητας Q και της ορθογώνιας μεταβολής μεταξύ των. Από την εξομοίωση τους πρόκυψε ότι είναι ενεργειακά αποδοτικότερη η υλοποίηση τους συγκρινόμενα με αντίστοιχα στο πεδίο του λογαρίθμου.
Τέλος, στα πλαίσια υλοποίησης βιοϊατρικών εφαρμογών προτείνεται η σχεδίαση ενός μη-γραμμικού τελεστή ενέργειας στο πεδίο του υπερβολικού ημιτόνου για την ανίχνευση αιχμών δραστηριότητας σε νευρωνικά δίκτυα με τάση τροφοδοσίας 0.5V. Ο μη-γραμμικός διαγωγός υπερβολικού ημιτόνου, του οποίου ο διαγραμμικός βρόγχος αποτελείται από (pMOS) τρανζίστορ δομεί τους διαφοριστές και πολλαπλασιαστές τεσσάρων τεταρτημορίων τάξης-ΑΒ που απαρτίζουν την διάταξη. Εξομοιώνεται, κάνοντας χρήση CMOS τρανζίστορ της τεχνολογίας TSMC 130 nm, στο περιβάλλον Analog Virtuoso της Cadence Software και συγκρινόμενος με ήδη υπάρχουσες διατάξεις, παρουσιάζει την μικρότερη κατανάλωση ισχύος. / This present Ph.D dissertation is focused its interest on the design of low voltage analog integrated circuits. Companding (compressing-expanding) systems are Externally Linear, Internally Non-linear (ELIN) processors with potential for low-voltage operation capability. In this direction novel topologies of companding filters in the Sinh-Domain are introduced.
Τhe radical technological developments of microelectronics in the systems implementation with high reliability and performance, such as portable electronic devices for multimedia, communications and biomedical systems, demand the design of integrated circuits with reduced power consumption and thus low voltage supply. Integration of analog and digital circuits of systems-on-chip – (SoC) in order to be kept the low cost, directly affects the performance of the analog section, pointing forward the need for novel architectural design.
One of the basic building blocks for circuit design is analog filters and their investigation in order to achieved large dynamic range, electronic tuning capability of their frequency characteristics which has gained a significant research effort toward these goals.
At first, a new systematic method for designing Sinh-Domain filters is introduced. The proposed method offers the benefits of facilitating the design procedure of high-order Sinh-Domain filters using already introduced building blocks and of the absence of any restriction concerning the type and/or the order of the realized filter function. This is achieved by employing an appropriate set of complementary operators, in order to transpose the conventional functional block diagram representation of each linear operation to the corresponding one into the Sinh-Domain.
In order to demonstrate the validity of the proposed systematic method, 3rd order leapfrog low-pass filter with a cut-off frequency at 10Hz which is typical for biomedical applications, has been realized following two alternative approaches and, also, a comparison has been performed among them and a conventional linear filter where the most important performance factors have been taken into account.
Continuing, novel BiCMOS sinh-domain filter topologies, derived according to operational emulation, component substitution techniques and Linear Transformation of the corresponding 3rd-order passive prototype filters, with a cut-off frequency at 0.5 kHz and pass-band ripple 0.5dB, is proposed. This has been achieved by utilizing BiCMOS nonlinear ransconductor cells into the sinh domain. An attractive benefit of the proposed filter topologies is their capability for operating in high frequencies and a low-voltage environment.
The performance of a leapfrog sinh-domain filter has been compared, using the Analog Design Environment of the Cadence software using AMS CMOS S35 0.35μm, with those of the corresponding log-domain and operational ransconductance amplifier (OTA)-C filters.
Furthermore, the design of a family of Sinh-Domain universal biquad filters are introduced offering the benefits of low-voltage operation and, simultaneously, power efficient realizations in comparison with the corresponding already proposed biquads. Also, they have the capability for orthogonal adjustment between the resonance frequency and Q factor of the filter and these parameters could be also electronically adjusted through appropriate dc currents. Thus, they could be considered as attractive blocks for realizing high-performance analog signal processing systems.
Finally, a Sinh-Domain topology for realizing the Non Linear Energy Operator (NEO) is introduced. For this purpose, a novel Sinh-Domain differentiator is proposed which offers the benefits of ultra low-voltage operation capability and electronic tuning of the realized time-constant. The whole system is also constructed from a four-quadrant current multiplier, realized by employing appropriately configured non-linear transconductors. Considering a single power supply voltage of 0.5V, the behavior of the proposed Sinh-Domain NEO realization has been simulated using the Analog Design Environment of the Cadence software using TSMC 130 nm design hit.
|
Page generated in 0.0421 seconds