• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 1
  • 1
  • Tagged with
  • 2
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Characterization of NiSi2 nano dot for memory device

Liang, Siang-yue 20 July 2006 (has links)
In order to obtain memory devices with a lower operating voltages¡Bbetter endurance and retention ,we use nano-dot to replace floating-gate and narrow the thickness of tunnel-oxide to modify the nonvolatile memory device we are now using. These allow the nonvolatile memory device produced in higher density¡Boperated in lower voltage and program in faster speed. In this study, we have fabricated a nano-dot memory device with NiSi2 .The temperature-dependent leakage current has been measured with the voltage bias swept from -5V to 5V on the outer gate electrode as temperature from 1.2K to 300K.The results from the V-I curve show that the sample with tunnel-oxide layer of 2nm HfO2/1nm SiO2 have a larger leakage current during 50K to 60K when temperature measured from 30K to 100K. And the leakage current is larger in 80K than in 100K to 120K when the tunnel-oxide layer is of 3nm SiO2 . Therefore we have discovered the unique phenomena of leakage current in the temperature from 1.2K to 300K.
2

ETUDE DE LA FORMATION DU SILICIURE DE NICKEL-PLATINE INTEGRE DANS LA FABRICATION DE TRANSISTORS CMOS POUR LES TECHNOLOGIES 65 ET 45 NM

Imbert, Bruno 26 February 2009 (has links) (PDF)
L'intégration du siliciure de nickel allié à un faible pourcentage de platine dans un environnement de transistors CMOS génère des difficultés à contrôler sa formation. Ces problèmes peuvent se traduire par une migration anormale du nickel court-circuitant le transistor, impactant les rendements de fabrication. L'objectif de cette thèse est d'améliorer la compréhension de ce phénomène physique apparaissant de manière aléatoire à l'échelle d'un circuit intégré pour la microélectronique avancée. L'étude de ce phénomène rare a été conduite à l'aide de méthodes de caractérisation locales aux limites des possibilités techniques actuelles : détection des fuites par contraste de tension, SIMS, Microscopie électronique et sonde atomique tomographique. L'ensemble des résultats statistiques et des caractérisations réalisées ont permis de proposer un scénario de formation des défauts du siliciure en fonction des conditions de sa formation et de la redistribution des éléments chimiques en présence.

Page generated in 0.0155 seconds