• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 1
  • 1
  • Tagged with
  • 2
  • 2
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Investigating and Fabricating High-K (Al2O3) and Ferroelectric (HfO2) MIM-Capacitors for use in BEOL Fabrication Applications / Undersökning och tillverkning av hög-K (Al2O3) och ferroelektriska (HfO2) MIM-kondensatorer för användning i BEOL-tillverkningstillämpningar

Hackett, Thomas January 2021 (has links)
Integration of high-K Metal-Insulator-Metal (MIM) capacitors in the Back-end-of-line (BEOL) is a topic of interest for the further development of the process at KTH Royal Institute of Technology. MIM-capacitors benefit from having constant capacitance values over a range of voltages and/or frequencies. One significant limitation in the development of better MIM-capacitors is the temperature consideration for BEOL processes. For the process at KTH Institute of Technology the temperature should not exceed 600 °C, as this would damage underlying devices. This work aims to fabricate aluminium oxide MIM-capacitors as a standard BEOL process performed at low temperature, which has been achieved via atomic layer deposition (ALD). The fabricated aluminium oxide MIM-capacitors had a good quality factor, series resistance and low dissipation. The capacitance for a 10 nm thick aluminium oxide insulator layer was 1 µF/cm2, which exceeds the set requirement. This work also aimed to make ferroelectric aluminium doped hafnium oxide MIM-capacitors using ALD. The doping ratio was varied in ALD as this had been found to affect formation of the ferroelectric crystal phase after a rapid thermal annealing step. Three wafers of 20 nm thick hafnium oxide and differing ratios were found to not be ferroelectric. The intermediate doping ratio was found to appear slightly anti-ferroelectric. A 10 nm thick doped hafnium oxide of intermediate doping was also fabricated and was found to be ferroelectric with a remnant polarisation of 1 µC/cm2. Though this polarisation is relatively small, it shows that top electrode induced strain due to lattice mismatch could be responsible for the ferroelectric properties of the capacitor. The quality of the hafnium based capacitors seemed worse in comparison to the aluminium oxide capacitors, which is suspected to be due to oxygen vacancies, resulting in a high loss tangent. While this first experiment showed promising results, the ferroelectric remnant polarisation should be increased by an order of magnitude and the electrical benchmark values should be improved before these hafnium oxide MIM-capacitors can be used in the BEOL process. / Integratie van high-K MIM-condensatoren in de Back-end-of-line (BEOL) is een onderwerp van belang voor de ontwikkeling van het proces bij de KTH. MIM-condensatoren profiteren van een constante capaciteitswaarde over een reeks spanningen en/of frequenties. Een belangrijke beperking bij de ontwikkeling van betere MIM-condensatoren is het temperatuur limiet voor BEOL-processen. Bij de KTH moet de temperatuur niet hoger zijn dan 600 °C, omdat dit de onderliggende apparaten zou beschadigen. Dit werk heeft tot doel aluminiumoxide MIM-condensatoren te fabriceren als een standaard BEOL-proces met lage temperatuur, en heeft dit inderdaad bereikt via atomaire laagafzetting (ALD). De gefabriceerde aluminiumoxide MIM-condensatoren hadden een goede kwaliteitsfactor, serieweerstand en lage dissipatie. De capaciteit voor een 10 nm dikke aluminiumoxide-isolatorlaag was 1µF/cm2, hoger dan de gestelde eisen. Dit werk was ook gericht op het maken van ferro-elektrische aluminium gedoteerde hafniumoxide MIM-condensatoren met behulp van ALD. De doteringsverhouding werd gevarieerd in ALD, aangezien bleek dat dit de vorming van de ferro-elektrische kristalfase faciliteerde na een snelle thermische gloeistap. Drie wafers van 20 nm dik hafniumoxide en verschillende verhoudingen bleken niet ferro-elektrisch te zijn. De tussenliggende doteringsverhouding bleek enigszins anti-ferro-elektrisch te zijn. Een 10 nm dik gedoteerd hafniumoxide met intermediaire dotering werd ook gefabriceerd en bleek ferro-elektrisch te zijn met een restpolarisatie van 1 µC/cm2. Hoewel deze polarisatie relatief klein is, toont het aan dat de door de topelektrode geïnduceerde spanning als gevolg van roostermismatch verantwoordelijk zou kunnen zijn voor de ferro-elektrische eigenschappen van de condensator. De kwaliteit van de op hafnium gebaseerde isolator leek slechter in vergelijking met die van aluminiumoxide, hetgeen kan worden toegeschreven aan gebrek van zuurstof in het rooster, wat in een groot verlies resulteert. De ferro-elektriciteit moet met een orde van grootte worden verhoogd en de elektrische benchmarks moeten ook verhoogd worden voordat deze hafniumoxide MIM-condensatoren kunnen worden gebruikt in het BEOLproces. Sleutelwoorden: atomaire laagafzetting (ALD), Ferro-elektrisch, Metaal-Isolator- Metaal (MIM) condensator, lage temperatuur, snelle thermische gloeiing.
2

Recherche et évaluation d'une nouvelle architecture de transistor bipolaire à hétérojonction Si/SiGe pour la prochaine génération de technologie BiCMOS / Exploration and evaluation of a novel Si/SiGe heterojunction bipolar transistor architecture for next BiCMOS generation

Vu, Van Tuan 29 November 2016 (has links)
L'objectif principal de cette thèse est de proposer et d'évaluer une nouvelle architecture de Transistor Bipolaire à Héterojonction (TBH) Si/SiGe s’affranchissant des limitations de l'architecture conventionnelle DPSA-SEG (Double-Polysilicium Self-Aligned, Selective Epitaxial Growth) utilisée dans la technologie 55 nm Si/SiGe BiCMOS (BiCMOS055) de STMicroelectronics. Cette nouvelle architecture est conçue pour être compatible avec la technologie 28-nm FD-SOI (Fully Depleted Si-licon On Insulator), avec pour objectif d'atteindre la performance de 400 GHz de fT et 600 GHz de fMAX dans ce noeud. Pour atteindre cet objectif ambitieux, plusieurs études complémentaires ont été menées: 1/ l'exploration et la comparaison de différentes architectures de TBH SiGe, 2/ l'étalonnage TCAD en BiCMOS055, 3/ l'étude du budget thermique induit par la fabrication des technologies BiCMOS, et finalement 4/ l'étude d'une architecture innovante et son optimisation. Les procédés de fabrication ainsi que les modèles physiques (comprenant le rétrécissement de la bande interdite, la vitesse de saturation, la mobilité à fort champ, la recombinaison SRH, l'ionisation par impact, la résistance distribuée de l'émetteur, l'auto-échauffement ainsi que l’effet tunnel induit par piégeage des électrons), ont été étalonnés dans la technologie BiCMOS055. L'étude de l’impact du budget thermique sur les performances des TBH SiGe dans des noeuds CMOS avancés (jusqu’au 14 nm) montre que le fT maximum peut atteindre 370 GHz dans une prochaine génération où les profils verticaux du BiCMOS055 seraient ‘simplement’ adaptés à l’optimisation du budget thermique total. Enfin, l'architecture TBH SiGe EXBIC, prenant son nom d’une base extrinsèque épitaxiale isolée du collecteur, est choisie comme la candidate la plus prometteuse pour la prochaine génération de TBH dans une technologie BiCMOS FD-SOI dans un noeud 28 nm. L'optimisation en TCAD de cette architecture résulte en des performances électriques remarquables telles que 470 GHz fT et 870 GHz fMAX dans ce noeud technologique. / The ultimate objective of this thesis is to propose and evaluate a novel SiGe HBT architec-ture overcoming the limitation of the conventional Double-Polysilicon Self-Aligned (DPSA) archi-tecture using Selective Epitaxial Growth (SEG). This architecture is designed to be compatible with the 28-nm Fully Depleted (FD) Silicon On Insulator (SOI) CMOS with a purpose to reach the objec-tive of 400 GHz fT and 600 GHz fMAX performance in this node. In order to achieve this ambitious objective, several studies, including the exploration and comparison of different SiGe HBT architec-tures, 55-nm Si/SiGe BiCMOS TCAD calibration, Si/SiGe BiCMOS thermal budget study, investi-gating a novel architecture and its optimization, have been carried out. Both, the fabrication process and physical device models (incl. band gap narrowing, saturation velocity, high-field mobility, SRH recombination, impact ionization, distributed emitter resistance, self-heating and trap-assisted tunnel-ing, as well as band-to-band tunneling), have been calibrated in the 55-nm Si/SiGe BiCMOS tech-nology. Furthermore, investigations done on process thermal budget reduction show that a 370 GHz fT SiGe HBT can be achieved in 55nm assuming the modification of few process steps and the tuning of the bipolar vertical profile. Finally, the Fully Self-Aligned (FSA) SiGe HBT architecture using Selective Epitaxial Growth (SEG) and featuring an Epitaxial eXtrinsic Base Isolated from the Collector (EXBIC) is chosen as the most promising candidate for the 28-nm FD-SOI BiCMOS genera-tion. The optimization of this architecture results in interesting electrical performances such as 470 GHz fT and 870 GHz fMAX in this technology node.

Page generated in 0.0381 seconds