• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 177
  • 5
  • 3
  • 2
  • 1
  • 1
  • Tagged with
  • 189
  • 111
  • 80
  • 61
  • 58
  • 56
  • 42
  • 41
  • 40
  • 40
  • 38
  • 37
  • 35
  • 32
  • 24
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
51

Modeling and control of The DC-DC Buck-Boost converter using parametric identification techniques / Modelagem e controle do conversor CC-CC Buck-Boost usando tÃcnicas paramÃtricas de identificaÃÃo

Gabriel Ribeiro Bezerra 16 April 2015 (has links)
CoordenaÃÃo de AperfeÃoamento de Pessoal de NÃvel Superior / This work presents procedures for modeling a Buck-Boost converter based on offline parametric identification techniques, with employment of black box and gray box models. For the identification of the control-to-output-voltage transfer function, the nonlinear Hammerstein model is employed, a particularly interesting structure to identify DC-DC converters for its ability to incorporate nonlinear static characteristic aside from the dynamic behavior of the plant. The identification of the mentioned transfer function is achieved from input and output data, obtained in simulations. In order to identify transfer function parameters, a restricted least squares algorithm is used. As for the identification of the control-to-inductor-current transfer function, a linear black box first order model is considered, with its parameters being determined from systemâs frequency response. In order to show the modelâs utility, a control system is designed based on the identified expressions. The control system employed is the digital version of type 3 compensator for the voltage loop and type 2 compensator for the current loop, both operating under or logics. The identification results of the system presented excellent agreement between the obtained parametric models and the converterâs behavior, showing the reliability of the identification techniques employed in this work. Furthermore, the control system designed from the identified transfer functions presented good performance, providing stability and quick disturbance rejection, bolstering the validity of parametric identification methods applied to the Buck-Boost converter. / Este trabalho apresenta procedimentos para a modelagem de um conversor Buck-Boost com base em tÃcnicas de identificaÃÃo paramÃtricas offline com emprego de modelos matemÃticos tipo caixa preta e caixa cinza. Para a identificaÃÃo da funÃÃo de transferÃncia que relaciona a tensÃo de saÃda e a razÃo cÃclica, à empregado o modelo nÃo linear de Hammerstein, estrutura particularmente interessante para aplicaÃÃo em identificaÃÃo de conversores CC-CC por incorporar a caracterÃstica estÃtica nÃo linear da planta de forma dissociada ao seu comportamento dinÃmico. A identificaÃÃo da funÃÃo de transferÃncia citada à feita a partir de dados de entrada e saÃda do sistema, medidos em simulaÃÃo. Para determinaÃÃo dos parÃmetros da funÃÃo de transferÃncia que relaciona a tensÃo de saÃda e a razÃo cÃclica, à utilizado um algoritmo de mÃnimos quadrados nÃo recursivo com restriÃÃes. Quanto à identificaÃÃo da funÃÃo de transferÃncia que relaciona a corrente no indutor e a razÃo cÃclica, à empregado um modelo caixa preta linear de primeira ordem, sendo os parÃmetros de tal modelo determinados a partir da resposta em frequÃncia do sistema. Visando mostrar a utilidade dos modelos paramÃtricos, à realizado um projeto de controle com base nas expressÃes identificadas. O sistema de controle adotado à a versÃo digital de um compensador tipo 3 para a malha de tensÃo e de um compensador tipo 2 para a malha de corrente, que operam de forma alternada segundo a lÃgica ou. Os resultados de identificaÃÃo do sistema apresentam uma excelente concordÃncia entre os modelos paramÃtricos obtidos e o comportamento do conversor, mostrando a confiabilidade das tÃcnicas de identificaÃÃo empregadas nesse trabalho. Adicionalmente, o sistema de controle projetado a partir das funÃÃes de transferÃncia estimadas apresentou bom desempenho, garantindo estabilidade e rÃpida rejeiÃÃo a distÃrbios, reforÃando a validade dos mÃtodos de identificaÃÃo paramÃtrica aplicados ao conversor Buck-Boost.
52

Projeto de um conversor digital-analógico para um transmissor Bluetooth em tecnologia CMOS. / Digital-analog converter design for CMOS bluetooth transmitter.

Hugo Daniel Hernández Herrera 27 August 2008 (has links)
Este trabalho apresenta o projeto de um conversor digital-analógico (DAC) para ser usado em um transmissor RF no padrão Bluetooth. Um DAC é usado em um transmissor RF por que os sinais processados digitalmente devem ser transmitidos analogicamente para outras estações de rádio. Nesta aplicação especificações do conversor como: frequência de amostragem, resolução, Faixa dinâmica livre de espúrios (SFDR), Relação sinal-ruído (SNR) e não-linearidade integral e diferencial (INL e DNL), são determinadas pelo padrão de modulação do transmissor RF que neste trabalho ´e Bluetooth. Além de baixo consumo de potência e de área, condições necessárias para implementar um sistema portável. A arquitetura current-steering segmentada é adequada para este tipo de aplicação. Esta arquitetura se baseia em um conjunto de fontes de corrente, as quais são comutadas para gerar uma tensão de saída. O projeto das fontes de corrente num DAC current steering determina o comportamento dinâmico e estático. No entanto, na literatura muitos trabalhos não têm uma boa estratégia de projeto. Como uma solução, este trabalho apresenta um estudo das variáveis e uma estratégia para o projeto de um DAC nesta arquitetura. A estratégia de projeto proposta para as fontes de corrente, consiste em um processo iterativo onde as variáveis são ajustadas de maneira simples, cumprindo os requerimentos, minimizando o consumo de potência e atingindo as especificações. Além disso, neste trabalho é incluída uma análise teórica dos requerimentos estáticos e dinâmicos, além de uma nova estratégia para a implementação do layout com a qual se obtém um baixo consumo de área. O DAC foi projeto e implementado em tecnologia CMOS de 0,35?m 4M2P. Alguns resultados obtidos no teste experimental são: área ativa do layout de 200?m×200?m, Corrente de escala completa de 700?A (uma tensão de alimentação de 3,3V), INL=0,3LSB, DNL=0,37LSB, SFDR=58dB para um sinal senoidal de saída de 1MHz e 50MHz de frequência de amostragem, SFDR=52dB para um sinal senoidal de saída de 1MHz e 10MHz de frequência de amostragem. / This work presents a digital-to-analog converter (DAC) design used in a RF transmitter stage for Bluetooth applications. A DAC is used in a RF transmitter because digitally processed signals must be transmitted as an analog wave to other radio stations. The DAC design must fulfill specifications of: sampling frequency, resolution, Spurious-Free Dynamic Range (SFDR), Signal-to-Noise Ratio (SNR) and Differential and Integral Nonlinearities (DNL, INL). These specifications are determined by the modulation standard of the RF transmission stage which in our work is Bluetooth. Also, low power and reduced area are required conditions to implement portable systems. Current-steering segmented architecture is suitable for this application [1]. It is based on an array of matched current sources that are switched to generate the output voltage. The Current sources design in a current steering DAC determines the converter\'s static and dynamic behavior. However, in the literature many works did not present a good design estrategy. As a solution, this work presents a study of the variables tradeoffs and a simple design strategy for current-steering segmented DAC design. The current source design strategy is based on an iterative scheme which variables are adjusted by a simple way, satisfying the requirements, minimizing.
53

Modelo de simulação para avaliar a inserção de um sistema fotovoltaico a uma microrrede elétrica / Simulation model to assess the insertion of a photovoltaic system to an electrical microgrid

Léon, David Rodrigo Franco 29 November 2013 (has links)
Made available in DSpace on 2017-07-10T17:11:45Z (GMT). No. of bitstreams: 1 DAVID RODRIGO FRANCO LEON2.pdf: 2087252 bytes, checksum: a70bd4795d62e855f534a86b2beafa7b (MD5) Previous issue date: 2013-11-29 / The increasing use of renewable energy to produce electricity, including photovoltaic, is an alternative used to meet growing electricity demand. Particularly, has been discussed the possibility of inserting these sources associated to loads, which is related with the concept of micro grids. A simulation model that allows to determine the behavior of the PV system, connected to the micro grid in different weather conditions, is essential to validate and predict future problems that may exist. Thus, this paper proposes a simulation model of a photovoltaic system, which includes the representation of the inverter and a bidirectional converter with storage unit, allowing the insertion of photovoltaic in a micro grid in steady state under different conditions of solar irradiation. The results show the behavior of the micro grid to different environment conditions of irradiation, different values of loadsconnected to the node generation and behavior of bidirectional converter, as in the storage of electrical for the conditions simulated. The behavior of the PV system as a source of energy within a micro grid was analyzed by simulating different load values, irradiation and electrical characteristics of the micro grid. / As fontes renováveis de energia para produção de energia elétrica, entre elas a que utiliza a tecnologia fotovoltaica, são alternativas utilizadas para atender a crescente demanda de energia elétrica. Particularmente vem sendo discutida a possibilidade de inserção dessas fontes junto às cargas, ao qual está associado o conceito de microrredes. Um modelo de simulação que permita determinar o comportamento do sistema fotovoltaico ao ser ligado à microrrede, em distintas condições ambientas, é fundamental para validar e prever futuros problemas que possam existir. Desta forma, o presente trabalho propõe um modelo de simulação de um sistema fotovoltaico, que inclui a representação do inversor e de um conversor bidirecional com unidade de armazenamento, que permite inserir a energia fotovoltaica numa microrrede elétrica em regime estacionário em distintas condições de irradiação solar. Os resultados mostram o comportamento da microrrede para distintas condições ambientais de irradiação, diferentes valores de cargas ligadas ao nó de geração e o comportamento do conversor bidirecional, quanto ao armazenamento ou não de energia para as condições simuladas. O comportamento do sistema fotovoltaico, como fonte de energia dentro de uma microrrede, foi analisado simulando diferentes valores de carga, irradição e características elétricas da microrrede.
54

Concentrações de amônia na atmosfera na cidade de São Paulo e sua relação com a poluição veicular / Atmospheric ammonia concentrations in São Paulo city and its relation to vehicle pollution

Silva, Silmara Regina da 07 October 2015 (has links)
Este trabalho teve o objetivo de verificar a existência de correlação entre as concentrações de amônia no município de São Paulo e as concentrações dos poluentes regulamentados associados à emissão veicular. Foi testada a correlação estatística entre as concentrações de amônia e os seguintes parâmetros: fumaça, partículas inaláveis finas, monóxido de carbono, dióxido, monóxido e óxidos de nitrogênio; temperatura e umidade relativa do ar. Os dados utilizados foram fornecidos pela CETESB e medidos na Estação Pinheiros no período de abril/12 a setembro/13. Os resultados obtidos nas análises foram que as concentrações diárias de amônia variaram de 1,3 g/m³ (limite de detecção do método) a 40,0 g/m³, sendo que a média aritmética das concentrações desse período foi de 14,3 g/m³ ± 9,5 g/m³ e a mediana de 14,1 g/m³. Esse valor de média é muito próximo às encontradas em Santiago, Roma, Cidade do México, Pequim e Xian, e os maiores valores diários de amônia foram observados entre novembro/2012 e fevereiro/2013 e as concentrações médias por dia da semana apontaram uma variação entre 12,1 g/m³ a 19,0 g/m³, sendo que a maior média foi observada no domingo. Na comparação com os poluentes atmosféricos, foram observadas algumas tendências de comportamento semelhantes em determinados períodos, porém as correlações foram muito fracas. Com relação aos parâmetros meteorológicos, observou-se que quando ocorreu a máxima de temperatura, o valor de concentração de amônia também foi elevado, porém nos dias em que as concentrações de amônia foram mais altas, as máximas de temperatura não foram as mais elevadas. A correlação encontrada entre a amônia e temperatura foi muito fraca e nos dias com os maiores percentuais de umidade relativa do ar apresentaram valores baixos de concentração de amônia. Não foi possível identificar correlação significante entre concentrações de amônia em relação aos demais poluentes atmosféricos de influência veicular e aos parâmetros meteorológicos temperatura e umidade relativa do ar. Portanto, para o período estudado, as emissões veiculares não influenciaram as concentrações de amônia presentes na região de estudo. Assim, sugere-se o prosseguimento do monitoramento de amônia no ar e estudos posteriores, tendo em vista o aumento de veículos com catalisadores veiculares que podem ocasionar emissão de amônia. / The general objective of this study was to verify the existence of correlation between the ammonia concentrations in São Paulo city and the concentrations of regulated pollutants associated with vehicle emissions. The concentration of air pollutants: black smoke, fine particulate matter, carbon monoxide and nitrogen dioxide, monoxide and oxides; temperature and relative humidity were statistically tested. CETESB measured the pollutants data at Pinheiros Station from April/12 to September/13. The daily ammonia concentrations ranged from 1.3 g/m³ (method detection limit) to 40.0 g/m³ and the average concentrations of this period was 14.3 g/m³ ± 9.5 g/m³ and the median 14.1 g/m³. This average value is very close to those found in Santiago, Rome, Mexico City, Beijing and Xi\'an, the largest daily ammonia values were observed between November/2012 and February/2013, and the average concentrations by day of week pointed a variation between 12.1 to 19.0 g/m³. The highest average was observed on Sunday. In the comparison between the atmospheric pollutants and air temperature and humidity some similar trends behavior were observed in certain periods, but the correlations were very weak. It was not possible to identify a significant correlation between ammonia concentration with air pollutants vehicular influence and meteorological parameters temperature and relative humidity. Therefore, for the period studied, vehicle emissions did not affect the concentrations of ammonia present in the study area. It is suggested to continue the monitoring of ammonia in the air and further studies due to the increase of vehicles equipped with catalysts, which can cause emission of ammonia.
55

Projeto de um conversor digital-analógico para um transmissor Bluetooth em tecnologia CMOS. / Digital-analog converter design for CMOS bluetooth transmitter.

Hernández Herrera, Hugo Daniel 27 August 2008 (has links)
Este trabalho apresenta o projeto de um conversor digital-analógico (DAC) para ser usado em um transmissor RF no padrão Bluetooth. Um DAC é usado em um transmissor RF por que os sinais processados digitalmente devem ser transmitidos analogicamente para outras estações de rádio. Nesta aplicação especificações do conversor como: frequência de amostragem, resolução, Faixa dinâmica livre de espúrios (SFDR), Relação sinal-ruído (SNR) e não-linearidade integral e diferencial (INL e DNL), são determinadas pelo padrão de modulação do transmissor RF que neste trabalho ´e Bluetooth. Além de baixo consumo de potência e de área, condições necessárias para implementar um sistema portável. A arquitetura current-steering segmentada é adequada para este tipo de aplicação. Esta arquitetura se baseia em um conjunto de fontes de corrente, as quais são comutadas para gerar uma tensão de saída. O projeto das fontes de corrente num DAC current steering determina o comportamento dinâmico e estático. No entanto, na literatura muitos trabalhos não têm uma boa estratégia de projeto. Como uma solução, este trabalho apresenta um estudo das variáveis e uma estratégia para o projeto de um DAC nesta arquitetura. A estratégia de projeto proposta para as fontes de corrente, consiste em um processo iterativo onde as variáveis são ajustadas de maneira simples, cumprindo os requerimentos, minimizando o consumo de potência e atingindo as especificações. Além disso, neste trabalho é incluída uma análise teórica dos requerimentos estáticos e dinâmicos, além de uma nova estratégia para a implementação do layout com a qual se obtém um baixo consumo de área. O DAC foi projeto e implementado em tecnologia CMOS de 0,35?m 4M2P. Alguns resultados obtidos no teste experimental são: área ativa do layout de 200?m×200?m, Corrente de escala completa de 700?A (uma tensão de alimentação de 3,3V), INL=0,3LSB, DNL=0,37LSB, SFDR=58dB para um sinal senoidal de saída de 1MHz e 50MHz de frequência de amostragem, SFDR=52dB para um sinal senoidal de saída de 1MHz e 10MHz de frequência de amostragem. / This work presents a digital-to-analog converter (DAC) design used in a RF transmitter stage for Bluetooth applications. A DAC is used in a RF transmitter because digitally processed signals must be transmitted as an analog wave to other radio stations. The DAC design must fulfill specifications of: sampling frequency, resolution, Spurious-Free Dynamic Range (SFDR), Signal-to-Noise Ratio (SNR) and Differential and Integral Nonlinearities (DNL, INL). These specifications are determined by the modulation standard of the RF transmission stage which in our work is Bluetooth. Also, low power and reduced area are required conditions to implement portable systems. Current-steering segmented architecture is suitable for this application [1]. It is based on an array of matched current sources that are switched to generate the output voltage. The Current sources design in a current steering DAC determines the converter\'s static and dynamic behavior. However, in the literature many works did not present a good design estrategy. As a solution, this work presents a study of the variables tradeoffs and a simple design strategy for current-steering segmented DAC design. The current source design strategy is based on an iterative scheme which variables are adjusted by a simple way, satisfying the requirements, minimizing.
56

Teste dinâmico de conversores analógico/digitais : Novos métodos de cálculo de parâmetros de caracterização funcional

Mendonça, Hélio Mendes de Sousa January 2003 (has links)
Dissertação apresentada para obtenção do grau de Doutor em Engenharia Electrotécnica e de Computadores, na Faculdade de Engenharia da Universidade do Porto, sob a orientação dos Profs. Doutores José Alberto Peixoto Machado da Silva e José Alfredo Ribeiro da Silva Matos
57

Desenvolvimento e otimização de tecnologia CMOS com porta de silício policristalino

Pesenti, Giovani Cheuiche January 2008 (has links)
Um chip conversor A/D (analógico/digital) foi utilizado para o desenvolvimento da tecnologia CMOS de 5 μm com poço tipo-p e porta de silício policristalino no Laboratório de Microeletrônica (LμE) do Instituto de Física da UFRGS. Vários equipamentos foram adquiridos ou fabricados para o desenvolvimento desta tecnologia. Após a fabricação do chip, medidas elétricas foram realizadas nos blocos lógicos do circuito e em estruturas de teste. Utilizando as ferramentas de simulação do pacote de software ISE-TCAD, o processo e os dispositivos foram simulados. Através das medidas elétricas dos dispositivos fabricados e de medidas realizadas durante o processo, foram obtidos os parâmetros da tecnologia CMOS, quais foram ajustados pelo software ADS ( Advanced Design System) utilizando o modelo SPICE nível 3. A análise dos parâmetros permitiu a verificar os principais ajustes a serem feitos na lista tecnológica, que foram a alta concentração de dopantes no poço e a alta resistência de folha nas regiões fonte/dreno do transistor PMOS. Como principal resultado deste trabalho, enfatizamos a integração da infra-estrutura entre o CAD de simulação de tecnologia e dispositivos e o conjunto de equipamentos na sala limpa do LμE, permitindo o desenvolvimento de diversas tecnologias e dispositivos micro-estruturados. / An analog-to-digital converter chip was fabricated with a new developed poly-Si gate 5μm p-well CMOS technology in the Laboratory of Microelectronics of Instituto de Física, Universidade Federal do Rio Grande do Sul. New equipments were purchased or built for the development of this technology. Test structures like p-type and n-type Poly-Si/SiO2/Si MOS capacitors, PMOS and NMOS transistors, inverter and output buffer were included in the chip design. The set of 8 chromium lithography masks was ordered from DuPont, USA. After processing the chip, electrical measurements of the test structures, and circuit modules were performed. The ISE_TCAD simulation software was used for technology adjustment. These simulations were used to obtain data like effective channel length, junction depth, and also to determine the critical steps of the technological process. Measurements in test wafers during processing, DC electrical measurements of the fabricated PMOS and NMOS transistors and Agilent ADS (Advanced Design System) software were used during the design parameters extraction, applying the SPICE level 3 model. The analysis of the collected data permitted the technology list verification and pointed two main problems: very high boron concentration in the well and high sheet resistance of source/drain regions of PMOS transistors. The main result of this work was the integration between the ISE_TCAD simulation tool and the installed set of equipments in the clean room of the Laboratory of Microelectronics, giving the necessary infrastructure for new technologies and microdevices developments.
58

Desenvolvimento e otimização de tecnologia CMOS com porta de silício policristalino

Pesenti, Giovani Cheuiche January 2008 (has links)
Um chip conversor A/D (analógico/digital) foi utilizado para o desenvolvimento da tecnologia CMOS de 5 μm com poço tipo-p e porta de silício policristalino no Laboratório de Microeletrônica (LμE) do Instituto de Física da UFRGS. Vários equipamentos foram adquiridos ou fabricados para o desenvolvimento desta tecnologia. Após a fabricação do chip, medidas elétricas foram realizadas nos blocos lógicos do circuito e em estruturas de teste. Utilizando as ferramentas de simulação do pacote de software ISE-TCAD, o processo e os dispositivos foram simulados. Através das medidas elétricas dos dispositivos fabricados e de medidas realizadas durante o processo, foram obtidos os parâmetros da tecnologia CMOS, quais foram ajustados pelo software ADS ( Advanced Design System) utilizando o modelo SPICE nível 3. A análise dos parâmetros permitiu a verificar os principais ajustes a serem feitos na lista tecnológica, que foram a alta concentração de dopantes no poço e a alta resistência de folha nas regiões fonte/dreno do transistor PMOS. Como principal resultado deste trabalho, enfatizamos a integração da infra-estrutura entre o CAD de simulação de tecnologia e dispositivos e o conjunto de equipamentos na sala limpa do LμE, permitindo o desenvolvimento de diversas tecnologias e dispositivos micro-estruturados. / An analog-to-digital converter chip was fabricated with a new developed poly-Si gate 5μm p-well CMOS technology in the Laboratory of Microelectronics of Instituto de Física, Universidade Federal do Rio Grande do Sul. New equipments were purchased or built for the development of this technology. Test structures like p-type and n-type Poly-Si/SiO2/Si MOS capacitors, PMOS and NMOS transistors, inverter and output buffer were included in the chip design. The set of 8 chromium lithography masks was ordered from DuPont, USA. After processing the chip, electrical measurements of the test structures, and circuit modules were performed. The ISE_TCAD simulation software was used for technology adjustment. These simulations were used to obtain data like effective channel length, junction depth, and also to determine the critical steps of the technological process. Measurements in test wafers during processing, DC electrical measurements of the fabricated PMOS and NMOS transistors and Agilent ADS (Advanced Design System) software were used during the design parameters extraction, applying the SPICE level 3 model. The analysis of the collected data permitted the technology list verification and pointed two main problems: very high boron concentration in the well and high sheet resistance of source/drain regions of PMOS transistors. The main result of this work was the integration between the ISE_TCAD simulation tool and the installed set of equipments in the clean room of the Laboratory of Microelectronics, giving the necessary infrastructure for new technologies and microdevices developments.
59

Projeto de uma nova arquitetura para conversores de sinais analógicos para digitais

Toledo, Yuri Cesar Rosa de 20 March 2015 (has links)
Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, Programa de Pós-graduação em Engenharia Elétrica, 2015. / Submitted by Fernanda Percia França (fernandafranca@bce.unb.br) on 2015-12-15T16:02:30Z No. of bitstreams: 1 2015_YuriCesarRosadeToledo.pdf: 6155328 bytes, checksum: 3210a42c4e0be7b53fc6874fc8293d47 (MD5) / Approved for entry into archive by Marília Freitas(marilia@bce.unb.br) on 2016-05-04T12:54:49Z (GMT) No. of bitstreams: 1 2015_YuriCesarRosadeToledo.pdf: 6155328 bytes, checksum: 3210a42c4e0be7b53fc6874fc8293d47 (MD5) / Made available in DSpace on 2016-05-04T12:54:49Z (GMT). No. of bitstreams: 1 2015_YuriCesarRosadeToledo.pdf: 6155328 bytes, checksum: 3210a42c4e0be7b53fc6874fc8293d47 (MD5) / The objective of this work is the development and design of a new architecture for the ADC Difference Module Converter (CMD). The proposed converter CMD is characterized by being asynchronous without oversample and with only one cycle for conversion. Its topology doesn´t presents feedback, does not use capacitors nor resistors, does not use Sample-and-hold circuit (S / H) and has only one reference to conversion. The project was developed in current mode, which not use Op-amp in the circuit for the conversion. And the project also has a digital circuit with only one XNOR gate per bit. We can highlight that each bit is simultaneously converted by a continuous process and that your conversion code is stable, i.e., varying only one bit between adjacent digital words. / O objetivo deste trabalho é o desenvolvimento e projeto de uma nova arquitetura para ADC o Conversor do Módulo da Diferença (CMD). O Conversor CMD proposto se caracteriza por ser assíncrono, sem oversample e com apenas um ciclo para conversão. Sua topologia não apresenta realimentação, não utiliza capacitores nem resistores, não utiliza circuito de Sample-and-Hold (S/H) e possui apenas uma referência para conversão. O projeto foi desenvolvido em modo corrente, o que permitiu não utilizar Amp-Op no circuito destinado à conversão. E o projeto também possui um circuito digital com apenas uma porta XNOR por bit. Podemos destacar que os bit são convertidos simultaneamente por um processo contínuo e que seu código de conversão é estável por variar apenas um bit entre palavras digitais adjacentes.
60

Sistema de extração de potência (power harvesting) usando transdutores piezelétricos

Souza, Flavilene da Silva [UNESP] 05 August 2011 (has links) (PDF)
Made available in DSpace on 2014-06-11T19:22:31Z (GMT). No. of bitstreams: 0 Previous issue date: 2011-08-05Bitstream added on 2014-06-13T20:09:42Z : No. of bitstreams: 1 souza_fs_me_ilha.pdf: 685362 bytes, checksum: 69b1ef9da6ea6cde4e9978452b127ff7 (MD5) / Coordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES) / Este trabalho descreve um sistema de extração de potência de power harvesting utilizando transdutores piezelétricos. Com o objetivo de extrair a máxima potência e assim ter um maior rendimento do sistema, foram projetados e testados alguns circuitos eletrônicos. Um circuito de controle com componentes discretos e de baixo consumo foi projetado para controle da chave do retificador chaveado e bias-flip. A energia extraída será utilizada para alimentar um sistema de aquisição de dados e um sensor de temperatura associado a este sistema. O sistema de power harvesting é constituído por uma estrutura mecânica, transdutor piezelétrico, circuito retificador e um conversor CC-CC. Na estrutura mecânica está localizado o transdutor piezelétrico e este transdutor proporciona a conversão de energia mecânica em energia elétrica. Para efeito deste estudo considera-se que o transdutor piezelétrico comporta-se como uma fonte de tensão alternada, que será retificada e armazenada em um supercapacitor, para depois ser utilizada na alimentação do sistema de aquisição de dados. Os conversores CC-CC são utilizados para maximizar a quantidade de energia obtida do transdutor piezelétrico e fornecer tensão ao supercapacitor. No entanto, uma das limitações desses sistemas é a baixa quantidade de energia gerada por esses dispositivos. Assim, para que haja uma minimização das perdas dos circuitos eletrônicos e possa se extrair a máxima potência possível do piezelétrico obtendo um melhor rendimento do sistema, este trabalho investigará a utilização dos circuitos retificadores em ponte, retificador em ponte chaveado, retificador bias-flip e o conversor buck-boost, além de utilizar a energia armazenada para alimentar um sistema de aquisição de dados associados a um sensor de temperatura... / This work describes several circuits for power extracting of power harvesting systems using piezoelectric transducers. In order to extract the maximum power and to achieve the maximum performance of these systems some electronic circuits were projected and tested. A control circuit with discrete components and low power consumption is designed to control switch of the switch-only and bias-flip rectifier. The goal is that the energy extracted is used to supply power electronic devices. That will be, in this work, a temperature sensor that is placed in a difficult access area. The power harvesting system is composed by a mechanical structure, a piezoelectric transducers, a rectifier and a DC-DC converter. The piezoelectric transducers were placed in the mechanical structure, these transducers are responsible to convert mechanical energy into electrical energy. In this work the piezoelectric transducer was considered an AC voltage source. This voltage will be rectified and then stored in supercapacitor, to be used in electronic circuits. The DC-DC converters were used to achieve maximum power from piezoelectric transducer and to supply voltage to the supercapacitor. However, one of the limitations of these systems is the low amount of power generated by the transducer. This way, it is mandatory to reduce the losses at the electronic components and extract the maximum power possible from the piezoelectric to improve the performance. This work investigates the full-bridge rectifier, switch-only rectifier, bias-flip rectifier and buck- boost converter, besides it aims to use the stored energy to supply a temperature sensor. Using the flip-bias rectifier improves the power up to 200%, and the switch-only rectifier by 150% in relation to full-bridge rectifier. And the efficiency changed from 35% (full-bridge)... (Complete abstract click electronic access below)

Page generated in 0.0538 seconds