• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 3
  • 1
  • 1
  • Tagged with
  • 5
  • 5
  • 3
  • 3
  • 3
  • 3
  • 3
  • 2
  • 2
  • 2
  • 2
  • 2
  • 2
  • 2
  • 2
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Entwurfsmethodik für Funkempfänger / Architekturauswahl und Blockspezifikation unter schwerpunktmäßiger Betrachtung des Direct-Conversion- und des Superheterodynprinzipes

Rühle, Thomas 08 February 2002 (has links) (PDF)
In der vorliegenden Arbeit wird der Entwurf von Funkempfängern für digitale Modulation betrachtet. Dabei liegt der Schwerpunkt der Betrachtungen beim Finden einer geeigneten Empfängerarchitektur, der Spezifikation der einzusetzenden Bausteine, der Auswahl einer geeigneten Arbeitsfrequenz und eines passenden Modulationsverfahrens sowie der Festlegung einer dem Einsatzzweck angepaßten Datenrate. Ein wesentlicher Punkt ist die der Empfangsaufgabe angepaßte gewichtete Bekämpfung der auftretenden Störbeiträge. Dafür werden zunächst Grundlagen, wie wichtige Modulationsverfahren, Empfängerarchitekturen sowie Bestimmungsgleichungen für Parameter eingeführt. Darauf aufbauend wird eine allgemeingültige Methode zum Entwurf von Funkempfängern für digitale Modulation entwickelt. Diese Methode kann stets angewendet werden, wenn ein Empfänger für digitale Modulation entworfen werden soll. Wesentliche zu berücksichtigende Einsatzparameter und Randbedingungen werden an passender Stelle in den Entwurf einbezogen und eine entsprechend angepaßte Lösung wird weiterverwendet. Die Entwurfsmethode eignet sich sowohl für den freien Empfängerentwurf als auch für Entwürfe, die sich an der Einhaltung von Standards orientieren müssen. Der Kerngedanke besteht darin, das alle Störeinflüsse einen gleichgroßen Beitrag zur Signalverfälschung liefern sollen. Um dies zu erreichen, werden potentielle Störeinflüsse analysiert und entsprechend ihres Einflusses gewichtet zur weiteren Bestimmung der notwendigen Eigenschaften der Empfängerbaugruppen herangezogen. In der vorliegenden Arbeit wird hauptsächlich der allgemeine Anwendungsfall des freien nicht standardbezogenen Empfängerentwurfes betrachtet. Es wird aufgezeigt, wie durch die Analyse und entsprechende Berücksichtigung einer variablen Anzahl von Störeinflüssen die Eigenschaften der einzelnen Empfängerkomponenten jeweils bestmöglich eingestellt werden können. Diese Methode wird anschließend anhand von verschiedenartigen Beispielen weiter illustriert und ihre erfolgreiche Anwendbarkeit veranschaulicht. Anhand einer Mischerschaltung wird beispielhaft auf grundlegende Ansätze zur Verbesserung der Linearitätseigenschaften eingegangen. Dabei werden spezifische Unterschiede zwischen einer Superhet- bzw. einer Direktmischarchitektur hervorgehoben. Weiterhin wird eine Methode zur Wiederverwendung (Re-Use) von analogen Schaltungen oder ähnlichen Objekten vorgeschlagen. Dabei werden die Schaltungen anhand einer Vorgabe bewertet, und es wird eine Rangfolge aufgestellt. Damit ist gewährleistet, daß die der Vorgabe am besten entsprechende Schaltung gefunden werden kann, auch wenn eine 100%ige Übereinstimmung nicht gegeben ist. Die hierfür notwendigen Bewertungsalgorithmen werden ausführlich dargestellt und ihr jeweiliger Einsatz wird erläutert. Abschließend erfolgt eine überblicksweise Darstellung von Simulationswerkzeugen und -verfahren, die für den Empfängerentwurf bedeutsam sind. Dabei wird hauptsächlich auf die Verbindung von System- und Schaltungsentwurf eingegangen, und es werden bestehende Probleme dargelegt sowie vorhandene Lösungsmöglichkeiten aufgezeigt. Einige im Zusammenhang mit der Simulation interessante Modellierungsgesichtspunkte werden ebenfalls dargestellt.
2

Entwurfsmethodik für Funkempfänger: Architekturauswahl und Blockspezifikation unter schwerpunktmäßiger Betrachtung des Direct-Conversion- und des Superheterodynprinzipes

Rühle, Thomas 21 January 2002 (has links)
In der vorliegenden Arbeit wird der Entwurf von Funkempfängern für digitale Modulation betrachtet. Dabei liegt der Schwerpunkt der Betrachtungen beim Finden einer geeigneten Empfängerarchitektur, der Spezifikation der einzusetzenden Bausteine, der Auswahl einer geeigneten Arbeitsfrequenz und eines passenden Modulationsverfahrens sowie der Festlegung einer dem Einsatzzweck angepaßten Datenrate. Ein wesentlicher Punkt ist die der Empfangsaufgabe angepaßte gewichtete Bekämpfung der auftretenden Störbeiträge. Dafür werden zunächst Grundlagen, wie wichtige Modulationsverfahren, Empfängerarchitekturen sowie Bestimmungsgleichungen für Parameter eingeführt. Darauf aufbauend wird eine allgemeingültige Methode zum Entwurf von Funkempfängern für digitale Modulation entwickelt. Diese Methode kann stets angewendet werden, wenn ein Empfänger für digitale Modulation entworfen werden soll. Wesentliche zu berücksichtigende Einsatzparameter und Randbedingungen werden an passender Stelle in den Entwurf einbezogen und eine entsprechend angepaßte Lösung wird weiterverwendet. Die Entwurfsmethode eignet sich sowohl für den freien Empfängerentwurf als auch für Entwürfe, die sich an der Einhaltung von Standards orientieren müssen. Der Kerngedanke besteht darin, das alle Störeinflüsse einen gleichgroßen Beitrag zur Signalverfälschung liefern sollen. Um dies zu erreichen, werden potentielle Störeinflüsse analysiert und entsprechend ihres Einflusses gewichtet zur weiteren Bestimmung der notwendigen Eigenschaften der Empfängerbaugruppen herangezogen. In der vorliegenden Arbeit wird hauptsächlich der allgemeine Anwendungsfall des freien nicht standardbezogenen Empfängerentwurfes betrachtet. Es wird aufgezeigt, wie durch die Analyse und entsprechende Berücksichtigung einer variablen Anzahl von Störeinflüssen die Eigenschaften der einzelnen Empfängerkomponenten jeweils bestmöglich eingestellt werden können. Diese Methode wird anschließend anhand von verschiedenartigen Beispielen weiter illustriert und ihre erfolgreiche Anwendbarkeit veranschaulicht. Anhand einer Mischerschaltung wird beispielhaft auf grundlegende Ansätze zur Verbesserung der Linearitätseigenschaften eingegangen. Dabei werden spezifische Unterschiede zwischen einer Superhet- bzw. einer Direktmischarchitektur hervorgehoben. Weiterhin wird eine Methode zur Wiederverwendung (Re-Use) von analogen Schaltungen oder ähnlichen Objekten vorgeschlagen. Dabei werden die Schaltungen anhand einer Vorgabe bewertet, und es wird eine Rangfolge aufgestellt. Damit ist gewährleistet, daß die der Vorgabe am besten entsprechende Schaltung gefunden werden kann, auch wenn eine 100%ige Übereinstimmung nicht gegeben ist. Die hierfür notwendigen Bewertungsalgorithmen werden ausführlich dargestellt und ihr jeweiliger Einsatz wird erläutert. Abschließend erfolgt eine überblicksweise Darstellung von Simulationswerkzeugen und -verfahren, die für den Empfängerentwurf bedeutsam sind. Dabei wird hauptsächlich auf die Verbindung von System- und Schaltungsentwurf eingegangen, und es werden bestehende Probleme dargelegt sowie vorhandene Lösungsmöglichkeiten aufgezeigt. Einige im Zusammenhang mit der Simulation interessante Modellierungsgesichtspunkte werden ebenfalls dargestellt.
3

Integrated realizations of reconfigurable low pass and band pass filters for wide band multi-mode receivers

Csipkes, Gabor-Laszlo 16 February 2006 (has links) (PDF)
With the explosive development of wireless communication systems the specifications of the supporting hardware platforms have become more and more demanding. According to the long term goals of the industry, future communications systems should integrate a wide variety of standards. This leads to the idea of software defined radio, implemented on fully reconfigurable hardware.Among other reconfigurable hardware blocks, suitable for the software radio concept, an outstanding importance belongs to the reconfigurable filters that are responsible for the selectivity of the system. The problematic of filtering is strictly connected to the architecture chosen for a multi-mode receiver realization. According to the chosen architecture, the filters can exhibit low pass or band pass frequency responses.The idea of reconfigurable frequency parameters has been introduced since the beginning of modern filtering applications due to the required precision of the frequency response. However, the reconfiguration of the parameters was usually done in a limited range around ideal values. The purpose of the presented research is to transform the classical filter structures with simple self-correction into fully reconfigurable filters over a wide range of frequencies. The ideal variation of the frequency parameters is continuous and consequently difficult to implement in real circuits. Therefore, it is usually sufficient to use a discrete programming template with reasonably small steps.There are several methods to implement variable frequency parameters. The most often used programming templates employ resistor and capacitor arrays, switched according to a given code. The low pass filter implementation proposed in this work uses a special switching template, optimized for a quasi-linear frequency variation over logarithmic axes. The template also includes the possibility to compensate errors caused by component tolerances and temperature. Another important topic concerns the implementation of programmable band pass filters, suitable for IF sampling receivers. The discussion is centered on the feasibility and the flexibility of different band pass filter architectures. Due to the high frequency requirements, the emphasis lays on filters that employ transconductance amplifiers and capacitors. / Die rasch fortschreitende Entwicklung drahtloser Kommunikationssysteme führt zu immer anspruchsvolleren Spezifikationen der diese Systeme unterstützenden Hardwareplattformen. Zukünftige Kommunikationssysteme sollen übereinstimmend mit den längerfristigen Zielen der Industrie verschiedene Standards integrieren. Dies führt zu der Idee von vollständig rekonfigurierbarer Hardware, welche mittels Software gesteuert wird.Inmitten anderer rekonfigurierbarer Hardwareblöcke, die für das Software Radio Konzept geeignet sind, besitzen die steuerbaren Filter, welche wesentlichen Einfluss auf die Selektivität des Systems haben, eine enorme Bedeutung. Die Filterproblematik ist eng mit der gewählten Architektur der standardübergreifenden Empfängerrealisierung verknüpft. Die Filter können entsprechend der ausgesuchten Architektur Tiefpass- oder Bandpasscharakter annehmen.Die Idee rekonfigurierbarer Frequenzparameter wurde bereits mit Beginn moderner Filteranwendungen auf Grund geforderter Frequenzganggenauigkeit umgesetzt. Jedoch wurde die Parameterrekonfiguration üblicherweise nur in einem begrenzten Bereich um die Idealwerte herum vorgenommen. Das Ziel der vorgestellten Forschungsarbeit ist es, diese klassischen Filterstrukturen mit einfacher Selbstkorrektur in über große Frequenzbereiche voll rekonfigurierbare Filter zu transformieren. Idealerweise werden die Frequenzparameter kontinuierlich variiert weswegen sich die Implementierung in reellen Schaltkreisen als schwierig erweist. Deshalb ist es üblicherweise ausreichend, ein diskretes Steuerschema mit kleinen Schrittweiten zu verwenden.Es gibt verschiedene Methoden, variable Frequenzparameter zu implementieren. Die meisten Schemata verwenden Widerstands- und Kondensatorfelder, die entsprechend eines Kodes geschaltet werden. Die in dieser Arbeit vorgestellte Implementierung eines Tiefpassfilters nutzt ein spezielles Umschaltschema, welches für die quasi-lineare Frequenzvariation bei Darstellung über logarithmischen Axen optimiert wurde. Es beinhaltet weiterhin die Möglichkeit, Fehler zu kompensieren, die durch Bauelementtoleranzen und Temperaturschwankungen hervorgerufen werden.Ein weiteres interessantes Thema betrifft die Implementierung steuerbarer Bandpassfilter, die für Empfänger mit Zwischenfrequenzabtastung geeignet sind. Die Betrachtung beschränkt sich hierbei auf die Durchführbarkeit und Flexibilität verschiedener Bandpassfilterarchitekturen. Auf Grund hoher Frequenzanforderungen liegt der Schwerpunkt auf Filtern, die auf Transkonduktanzverstärkern und Kondensatoren basieren.
4

Wake-up Receiver for Ultra-low Power Wireless Sensor Networks

Bdiri, Sadok 05 July 2021 (has links)
In ultra-low power Wireless Sensor Networks (WSNs) sensor nodes need to interact, depending on the application, even at a rapid pace while preserving battery life. Wireless communication brings thereby quite the burden as the radio transceiver requires a relative huge amount of power during both transmission or reception phases. In WSNs with on demand communication, the sensor nodes are required to maintain responsiveness and to act the sooner they receive a request, reducing the overall latency of the network. The aspect is more challenging in asynchronous WSN as the receiver possesses no information about the packet arrival time. In a purely on-demand communication, duty-cycling shows little to almost no improvement. The receiving node, in such scheme, is expected to last for years while also being accessible to other peers. Here arises the utility of an external ultra-low power radio receiver known as Wake-up Receiver (WuRx). Its essential task is to remain as the only part of the system running while the rest of the systems enters the lowest power mode (i.e., sleep state). Once a request signal is received, it notifies the host processor and other peripherals for an incoming communication. With the sensor node being in sleep state (WuRx active only), substantial power levels can be achieved. If the WuRx is able to interact rapidly, the added latency remains negligible. As crucial performance figures, the sensitivity and bit rate are immediately affected by the extreme low-power budget at diifferent magnitudes, depending mainly on the incorporated architecture. This thesis focuses on the design of a feature-balanced WuRx. The passive radio frequency architecture (PRF) relies on passive detection while consuming zero power to extract On-Off-Keying (OOK) modulated envelopes. The featured sensitivity, however, is reduced compared to more complex architectures. A WuRx based on PRF architecture can effectively enable short-range applications. The sensitivity can vary with respect to several parameters including the total generated noise, circuit technology and topology. Two variants of the PRF WuRxs are introduced with the baseband amplifier being the main change. The first revision employs a high performance amplifier with reduced average energy consumption, thanks to a novel power gating control. The second variant focuses on employing an ultra-low power baseband amplifier as it is expected to be in a continuous active state. This thesis also brings the necessary analysis on the passive front-end with the intention to enhance the overall WuRx sensitivity. Proof of concepts are embedded in sensor node boards and feature -61 dBm and -64 dBm of sensitivity for the first and the second variant, respectively, at a packet-error-rate (PER) of 1% whilst demanding a similar power of 7.2 µW during packet listening. During packet decoding, the first variant demands a 150 µW of power, caused greatly by the baseband amplifier. The achieved latency is less than 30 ms and the bit rate is 4 kbit/s, Manchester encoding. For long-range applications, a higher sensitivityWuRx is proposed based on Tuned-RF (TRF) architecture. By embedding a low-noise amplifier (LNA) in the receiver chain, very weak radio signal can be detected. TheWuRx emphasizes higher sensitivity of -90 dBm. The design of the LNA prioritized the highest gain and lowest bias current by sacrifcing the linearity that poses little impact on signal integrity for the OOK modulated signals. The total active power consumption of the TRF WuRx is 1.38 mW. In this work, a fast sampling approach based on power gating protocol allows a drastic reduction in energy consumption on average. By being able to sample in matter of few microseconds, the WuRx is able to detect the presence of a packet and return to sleep state right after packet decoding. Being power-gated dropped the average power consumption to 2.8 µW at a packet detection latency of 32 ms for less than 2 s of interval time between communication requests. The proposed solutions are able to decode a minimum length of 16-bit pattern and operate in the license-free ISM band 868 MHz. This thesis also includes the analysis and implementation of low-power front-end building blocks that are employed by the proposed WuRx.:1 Introduction 1.1 Motivation 1.2 Wake-up Receiver Design Requirements 1.2.1 Energy Consumption 1.2.2 Network Coverage and Robustness 1.2.3 Wake-up Packet Addressing 1.2.4 WuPt Detection Latency 1.2.5 Hosting System, Form-factor and Fabrication Technology 1.3 Thesis Organisation 2 Wireless Sensor Networks 2.1 Radio Communication 2.1.1 Electromagnetic Spectrum 2.1.2 Link Budget Analysis 2.2 Asynchronous Radio Receiver Duty-cycle Control 2.2.1 B-MAC and X-MAC Protocols 2.2.2 Energy and Latency Analysis 2.3 Power Supply Requirements 2.3.1 Low Self-discharge Battery 2.3.2 Energy Harvester 2.4 Summary 3 State-of-the-Art of Wake-up Receivers 3.1 Wake-up Receiver Architectural Analysis 3.1.1 Passive RF Detector 3.1.2 Classical Radio Architectures 3.2 Wake-up Receiver Back-end Stages 3.2.1 Baseband Amplifiers 3.2.2 Analog to Digital Conversion 3.2.3 Wake-up Packet Decoder 3.3 Power Consumption Reduction at Circuit Level 3.3.1 Power Gating 3.3.2 Interference Rejection and Filtering 3.4 Summary 4 Proposal of Novel Wake-up Receivers 4.1 Ultra-low Power On-demand Communication in Wireless Sensor Networks: Challenges and Requirements 4.2 Passive RF Wake-up Receiver 4.3 Power-gated Tuned-RF Wake-up Receiver 5 Low-power RF Front-end 5.1 Narrow-band Low-noise Amplifier (LNA) 5.1.1 Topology 5.1.2 Voltage Gain 5.1.3 Stability 5.1.4 Noise Figure 5.1.5 Linearity 5.2 Envelope Detector 5.2.1 Theory of Square-law Detection and Sensitivity Analysis 5.2.2 Single-Diode Envelope Detector 5.2.3 Voltage Multiplier Envelope Detector 5.3 Hardware Assessment 5.3.1 LNA 5.3.2 Envelope Detector 5.4 Summary 6 Passive RF Wake-up Receiver 6.1 Circuit Implementation 6.1.1 Address Decoder 6.1.2 Envelope Detector 6.1.3 Power-gated Baseband Amplifier 6.1.4 Ultra Low-power Baseband Amplifier 6.2 Experimental Results 6.2.1 Wireless Sensor Node 6.2.2 Measurements 6.3 Summary 7 Power-gated Tuned-RF Wake-up Receiver 7.1 Power-gating Protocol 7.2 Circuit Design 7.2.1 Radio Front-end 7.2.2 Data Slicer 7.2.3 Digital Baseband 7.3 Performance Evaluation 7.4 Summary 8 Conclusion 8.1 Performance Summary 8.2 Future Perspective 8.3 Applications A Two-tone Simulation Setup B Diode Models and Simulation Setup C Preamble Detection C Code Implementation Bibliography Publications / In drahtlosen Sensornetzwerken (WSNs) mit extrem geringem Stromverbrauch müssen Sensorknoten je nach Anwendung kurze Latenzzeiten erreichen ohne die Batterielebensdauer zu beeinträchtigen. Die drahtlose Kommunikation bringt dabei eine ziemliche Belastung mit sich, da der Funktransceiver sowohl während der Sende- als auch der Empfangsphase relativ viel Strom benötigt. Einige marktfähige Funktransceiver benötigen durchschnittlich ca. 10 mA im Empfangsmodus sowie 30 mA im Sendemodus. Deshalb wird heutzutage das sogenannte Duty-Cycling mit bestimmten Sende-, Empfangs- und langen Schlafzeitintervallen eingeführt. Während der Schlafphase ist der Empfänger nicht ansprechbar. Was wiederum zu einer massiven Erhöhung der Latenzzeit führen kann. In vielen Anwendungen und insbesondere im Rahmen der Digitalisierung von Prozessen wird mittlerweile die Fähigkeit On-Demand mit sehr kurzen Latenzzeiten zu kommunizieren verlangt. Diese Anforderung steht in einem Wiederspruch zum genannten Duty-cycle Betrieb. Um dieses Dilemma zu lösen wird im Rahmen dieser Doktorarbeit ein Funkempfänger mit extrem geringen Stromverbrauch untersucht und entwickelt. Mit Hilfe des extrem niedrigen Stromverbrauches kann der Funkempfänger ständig empfangsbereit sein. Er wird zum Hauptempfänger mit dem hohen Stromverbrauch zugeschaltet, so dass nur nach Aufforderung der Hauptempfänger aktiv sein wird. Dieser Empfänger wird Wake-up Empfänger (WuRx) genannt. Seine wesentliche Aufgabe besteht darin, als einziger Teil des Gesamtknotens aktiv zu sein, während der Rest in den Modus mit dem niedrigsten Stromverbrauch versetzt wird. Sobald ein Anforderungssignal empfangen wird, weckt er den Haupt-Prozessor und andere Peripheriegeräte über eine eingehende Kommunikation. Somit ist der Aufweckempfänger essenziell für die Zuverlässigkeit der drahtlosen Kommunikation. Sein Stromverbrauch sollte im µA Bereich sein. Seine Empfangsbereitschaft hängt entscheidend von seiner Empfindlichkeit sowie Bitrate ab. Eine Verbesserung der Empfindlichkeit und Erhöhung der Bitrate würden zwangsläufig zu einer Erhöhung des Stromverbrauches führen. Im Rahmen dieser Doktorarbeit werden unterschiedliche Architekturen von Aufweckempfängern untersucht und umgesetzt. Zusammenhänge zwischen Empfindlichkeit, Bitrate und Stromverbrauch wurden analysiert und mögliche Grenzen gezeigt. Ein wesentliches Augenmerk war dabei, Off-the-Shelf Komponenten zu verwenden. Im Rahmen dieser Doktorabeit wurden in Abhängigkeit von der zu erreichenden Reichweite und Häufigkeit der Kommunikation zwei wesentliche Architekturen mit geeigneten Empfindlichkeiten und extrem geringem Stromverbrauch entwickelt. Für kurze Reichweiten wurde eine passive Hochfrequenzarchitektur (PRF Architektur) basierend auf einer passiven Erkennung von OOK-modulierten (On-Off-Keying) Signalen mittels Hüllkurvenbildung entwickelt. Die erreichte Empfindlichkeit von ca. -64 dBm stellt eine wesentliche Verbesserung gegenüber dem Stand der Technik und Forschung mit einer Empfindlichkeit von ca. -52 dBm dar. Die Empfindlichkeit kann in Bezug auf verschiedene Parameter variieren, einschließlich des insgesamt erzeugten Rauschens, der Schaltungstechnologie und der Topologie. Zwei Varianten der PRF WuRxs wurden realisiert, wobei der Basisbandverstärker die Hauptänderung darstellt. Die erste Version verwendet einen Hochleistungsverstärker mit reduziertem durchschnittlichen Energieverbrauch dank einer neuartigen Leistungssteuerung. Die zweite Variante konzentriert sich auf die Verwendung eines Basisbandverstärkers mit extrem geringer Leistung, da erwartet wird, dass er sich in einem kontinuierlichen aktiven Zustand befindet. Diese Arbeit bringt auch die notwendige Analyse des passiven Front-Ends mit der Absicht, die allgemeine WuRx-Empfindlichkeit zu verbessern. Nachweise der Wirksamkeit sind in Sensorknotenmodulen eingebettet und verfügen über -61 dBm und -64 dBm Empfindlichkeit für die erste bzw. die zweite Variante bei einer Paketfehlerrate (PER) von 1 %, während beim Abhören von Paketen eine ähnliche Leistung von 7.2 µW gefordert wird. Während der Paketdecodierung erfordert die erste Variante eine Leistung von 150 µW, die stark durch den Basisbandverstärker verursacht wird. Die erreichte Latenz beträgt weniger als 30 ms und die Bitrate beträgt 4 kbit/s mit einer Manchester-Codierung. Für Anwendungen mit großer Reichweite wird ein WuRx mit höherer Empfindlichkeit vorgeschlagen. Dieser basiert auf einer TunedRF (TRF) -Architektur. Dabei werden sehr schwache Funksignale durch einen rauscharmen Verstärker (LNA) erkannt und verstärkt. Der WuRx erreicht eine bessere Empfindlichkeit von ca. –90 dBm. Dabei wurde das Augenmerk auf die höchste Verstärkung verbunden mit dem niedrigsten Vorspannungsstrom gelegt. Der LNA wird dann im nicht-linearen Bereich betrieben. Dieser Betriebsmodus beeinflusst nur im geringeren Maße die Signalintegrität der OOK-modulierten Signale. Der gesamte Leistungsverbrauch des TRF WuRx beträgt 1.38 mW. Um den Gesamtleistungsverbrauch im µW Bereich zu reduzieren, wird im Rahmen dieser Arbeit das sogenannte Power-Gating-Protokoll eingeführt. Dabei wird das Funkkanal zyklisch abgetastet. Der WuRx kann innerhalb von wenigen Mikrosekunden das Vorhandensein eines Pakets erkennen und direkt nach der Paketdecodierung in den Ruhezustand zurückkehren. Durch diesen Ansatz konnte der durchschnittliche Stromverbrauch bei einer Paketerkennungslatenz von ca. 32 ms innerhalb einer Abtastrate von 2 s auf 2.8 µW reduziert werden. Die vorgeschlagenen Lösungen können eine Mindestlänge von 16-Bit-Mustern decodieren und im lizenzfreien ISM-Band 868 MHz arbeiten.:1 Introduction 1.1 Motivation 1.2 Wake-up Receiver Design Requirements 1.2.1 Energy Consumption 1.2.2 Network Coverage and Robustness 1.2.3 Wake-up Packet Addressing 1.2.4 WuPt Detection Latency 1.2.5 Hosting System, Form-factor and Fabrication Technology 1.3 Thesis Organisation 2 Wireless Sensor Networks 2.1 Radio Communication 2.1.1 Electromagnetic Spectrum 2.1.2 Link Budget Analysis 2.2 Asynchronous Radio Receiver Duty-cycle Control 2.2.1 B-MAC and X-MAC Protocols 2.2.2 Energy and Latency Analysis 2.3 Power Supply Requirements 2.3.1 Low Self-discharge Battery 2.3.2 Energy Harvester 2.4 Summary 3 State-of-the-Art of Wake-up Receivers 3.1 Wake-up Receiver Architectural Analysis 3.1.1 Passive RF Detector 3.1.2 Classical Radio Architectures 3.2 Wake-up Receiver Back-end Stages 3.2.1 Baseband Amplifiers 3.2.2 Analog to Digital Conversion 3.2.3 Wake-up Packet Decoder 3.3 Power Consumption Reduction at Circuit Level 3.3.1 Power Gating 3.3.2 Interference Rejection and Filtering 3.4 Summary 4 Proposal of Novel Wake-up Receivers 4.1 Ultra-low Power On-demand Communication in Wireless Sensor Networks: Challenges and Requirements 4.2 Passive RF Wake-up Receiver 4.3 Power-gated Tuned-RF Wake-up Receiver 5 Low-power RF Front-end 5.1 Narrow-band Low-noise Amplifier (LNA) 5.1.1 Topology 5.1.2 Voltage Gain 5.1.3 Stability 5.1.4 Noise Figure 5.1.5 Linearity 5.2 Envelope Detector 5.2.1 Theory of Square-law Detection and Sensitivity Analysis 5.2.2 Single-Diode Envelope Detector 5.2.3 Voltage Multiplier Envelope Detector 5.3 Hardware Assessment 5.3.1 LNA 5.3.2 Envelope Detector 5.4 Summary 6 Passive RF Wake-up Receiver 6.1 Circuit Implementation 6.1.1 Address Decoder 6.1.2 Envelope Detector 6.1.3 Power-gated Baseband Amplifier 6.1.4 Ultra Low-power Baseband Amplifier 6.2 Experimental Results 6.2.1 Wireless Sensor Node 6.2.2 Measurements 6.3 Summary 7 Power-gated Tuned-RF Wake-up Receiver 7.1 Power-gating Protocol 7.2 Circuit Design 7.2.1 Radio Front-end 7.2.2 Data Slicer 7.2.3 Digital Baseband 7.3 Performance Evaluation 7.4 Summary 8 Conclusion 8.1 Performance Summary 8.2 Future Perspective 8.3 Applications A Two-tone Simulation Setup B Diode Models and Simulation Setup C Preamble Detection C Code Implementation Bibliography Publications
5

Integrated realizations of reconfigurable low pass and band pass filters for wide band multi-mode receivers

Csipkes, Gabor-Laszlo 26 October 2005 (has links)
With the explosive development of wireless communication systems the specifications of the supporting hardware platforms have become more and more demanding. According to the long term goals of the industry, future communications systems should integrate a wide variety of standards. This leads to the idea of software defined radio, implemented on fully reconfigurable hardware.Among other reconfigurable hardware blocks, suitable for the software radio concept, an outstanding importance belongs to the reconfigurable filters that are responsible for the selectivity of the system. The problematic of filtering is strictly connected to the architecture chosen for a multi-mode receiver realization. According to the chosen architecture, the filters can exhibit low pass or band pass frequency responses.The idea of reconfigurable frequency parameters has been introduced since the beginning of modern filtering applications due to the required precision of the frequency response. However, the reconfiguration of the parameters was usually done in a limited range around ideal values. The purpose of the presented research is to transform the classical filter structures with simple self-correction into fully reconfigurable filters over a wide range of frequencies. The ideal variation of the frequency parameters is continuous and consequently difficult to implement in real circuits. Therefore, it is usually sufficient to use a discrete programming template with reasonably small steps.There are several methods to implement variable frequency parameters. The most often used programming templates employ resistor and capacitor arrays, switched according to a given code. The low pass filter implementation proposed in this work uses a special switching template, optimized for a quasi-linear frequency variation over logarithmic axes. The template also includes the possibility to compensate errors caused by component tolerances and temperature. Another important topic concerns the implementation of programmable band pass filters, suitable for IF sampling receivers. The discussion is centered on the feasibility and the flexibility of different band pass filter architectures. Due to the high frequency requirements, the emphasis lays on filters that employ transconductance amplifiers and capacitors. / Die rasch fortschreitende Entwicklung drahtloser Kommunikationssysteme führt zu immer anspruchsvolleren Spezifikationen der diese Systeme unterstützenden Hardwareplattformen. Zukünftige Kommunikationssysteme sollen übereinstimmend mit den längerfristigen Zielen der Industrie verschiedene Standards integrieren. Dies führt zu der Idee von vollständig rekonfigurierbarer Hardware, welche mittels Software gesteuert wird.Inmitten anderer rekonfigurierbarer Hardwareblöcke, die für das Software Radio Konzept geeignet sind, besitzen die steuerbaren Filter, welche wesentlichen Einfluss auf die Selektivität des Systems haben, eine enorme Bedeutung. Die Filterproblematik ist eng mit der gewählten Architektur der standardübergreifenden Empfängerrealisierung verknüpft. Die Filter können entsprechend der ausgesuchten Architektur Tiefpass- oder Bandpasscharakter annehmen.Die Idee rekonfigurierbarer Frequenzparameter wurde bereits mit Beginn moderner Filteranwendungen auf Grund geforderter Frequenzganggenauigkeit umgesetzt. Jedoch wurde die Parameterrekonfiguration üblicherweise nur in einem begrenzten Bereich um die Idealwerte herum vorgenommen. Das Ziel der vorgestellten Forschungsarbeit ist es, diese klassischen Filterstrukturen mit einfacher Selbstkorrektur in über große Frequenzbereiche voll rekonfigurierbare Filter zu transformieren. Idealerweise werden die Frequenzparameter kontinuierlich variiert weswegen sich die Implementierung in reellen Schaltkreisen als schwierig erweist. Deshalb ist es üblicherweise ausreichend, ein diskretes Steuerschema mit kleinen Schrittweiten zu verwenden.Es gibt verschiedene Methoden, variable Frequenzparameter zu implementieren. Die meisten Schemata verwenden Widerstands- und Kondensatorfelder, die entsprechend eines Kodes geschaltet werden. Die in dieser Arbeit vorgestellte Implementierung eines Tiefpassfilters nutzt ein spezielles Umschaltschema, welches für die quasi-lineare Frequenzvariation bei Darstellung über logarithmischen Axen optimiert wurde. Es beinhaltet weiterhin die Möglichkeit, Fehler zu kompensieren, die durch Bauelementtoleranzen und Temperaturschwankungen hervorgerufen werden.Ein weiteres interessantes Thema betrifft die Implementierung steuerbarer Bandpassfilter, die für Empfänger mit Zwischenfrequenzabtastung geeignet sind. Die Betrachtung beschränkt sich hierbei auf die Durchführbarkeit und Flexibilität verschiedener Bandpassfilterarchitekturen. Auf Grund hoher Frequenzanforderungen liegt der Schwerpunkt auf Filtern, die auf Transkonduktanzverstärkern und Kondensatoren basieren.

Page generated in 0.0548 seconds