1 |
[en] A LIBRARY FOR THE CREATION OF NETWORK-PROCESSORS-BASED VIRTUAL MACHINES / [pt] UMA BIBLIOTECA PARA CRIAÇÃO DE MÁQUINAS VIRTUAIS BASEADAS EM PROCESSADORES DE REDETELVIO MARTINS DE MELLO 27 June 2005 (has links)
[pt] O objetivo deste trabalho é estudar, propor e implementar
uma ferramenta
que permita a experimentação com arquiteturas que sigam o
paradigma de
Processadores de Rede - Network Processors (NP). Com esse
intuito, foi
implementada uma biblioteca de objetos genéricos que
permite emular os
diversos componentes de hardware (tais como memórias,
registradores,
unidades de controle, unidades lógico-aritméticas, etc.)
presentes em
arquiteturas especificas para o processamento de
protocolos. A conjunção
desses componentes permite gerar máquinas virtuais que
podem ser exercitadas
para testar ou verificar o funcionamento das mais diversas
operações nesses
ambientes. Além da biblioteca, são apresentados três
estudos de casos distintos:
o primeiro mostrando um processador criado para teste e os
outros dois
implementam arquiteturas baseadas no processador MCS85 e no
núcleo ARM
do Processador IXP, todos com o intuito de validar e
mostrar a utilidade prática
da ferramenta. / [en] The aim of this work is to study, propose and implement a
tool
that allows the experimentation with architectures that
follow the
Network Processors (NP) paradigm. A generic object library
was
implemented, allowing the emulation of the various hardware
components, such
as memories, registers, arithmetic-and-logical units,
control units etc., that are commonly used within specific
architectures for
protocol processing. The integrated usage of these
components will
provide an environment where virtual machines can be
created and tested
to verify the behavior of many different operations.
Besides the library
itself, three use cases are presented to validate and show
the utility of
the tool: the first is an implementation of a processor
created just for the sake of
testing and the other two are implementations of
architectures based on the
MCS85 processor and on the ARM kernel of the Intel IXP
Network Processor.
|
2 |
[en] GENERATION OF BUILT-IN OPTICAL INTELIGENCE ON ETHERNET / IP NETWORKS / [pt] GERAÇÃO DE INTELIGÊNCIA ÓPTICA EM REDES ETHERNET / IPHENRIQUE JOSE PINTO PORTELA DA SILVA 06 July 2005 (has links)
[pt] O principal objetivo desta dissertação consiste na geração
de novas
funcionalidades inteligentes em redes ópticas associadas
aos protocolos IP e
Gigabit Ethernet, através da utilização de circuitos
integrados programáveis
operando na taxa do Gigabit. A padronização Ethernet é
apresentada através
das camadas PHY e MAC, destacando suas funções, interfaces
e os tipos de
chips disponíveis no mercado. A camada PHY do padrão
Ethernet para meios
ópticos é detalhada. Algumas tecnologias de chips são
discutidas, entre elas o
crescimento dedicado, os ASICs, as NPUs e as tecnologias
programáveis:
FPGAs e CPLDs. O conceito de inteligência óptica e o perfil
de camadas
equivalentes associados a este conceito são introduzidos.
Um novo elemento de
rede dedicado à inserção de sinalização na camada óptica é
apresentado,
destacando-se sua estrutura, sua realização, seu
detalhamento para utilização
em redes. Diversas montagens experimentais com o elemento
desenvolvido são
utilizadas para demonstrar as características do sistema,
entre elas a eficiência
da utilização da tecnologia de FPGAs e a transparência da
inteligência na
camada óptica para o padrão Ethernet. / [en] The main objective of this work is the generation of new
functionalities in
optical networks, associated to the Ethernet and IP
protocols, by the use of
programmable integrated circuits operating in Gigabit
rates. The Ethernet
standard is presented through its PHY and MAC layers,
highlighting its functions,
interfaces and the types of commercially available ICs. The
Ethernet standard
PHY layer for optical media is described. Some IC
technologies are discussed,
such as dedicated growth, ASICs, NPUs and the programmable
technologies:
FPGAs e CPLDs. The concept of built-in optical intelligence
and a new layers
model associated to it are presented. A new network
element, dedicated to the
insertion of signaling in the optical layer is also
presented, and special attention is
dedicated to its structure, to its implementation and to
the aspects of its use in
networks. Several experimental setups using the developed
element are shown,
demonstrating the characteristics of the system,
particularly the efficiency
obtained by the use of FPGA technology and the transparency
of the optical
intelligence with respect to the Ethernet standard.
|
Page generated in 0.0489 seconds