1 |
A design methodology for self-repairing embedded systemsCoyle, Eamonn January 2004 (has links)
No description available.
|
2 |
Towards a hardware realisation of a quantum computer using ion trapsBrkicÌ, Boris January 2006 (has links)
No description available.
|
3 |
Ensemble based quantum memory and adiabatic phase gates in electron spinsWu, Hua January 2011 (has links)
Quantum computing has been a new and challenging area of research since the concept was put forward in 1980s. A quantum computer is a computer that processes information encoded in systems that exhibit quantum properties and is proved in theory to be more powerful than classical computers. Various approaches to the implementation of the quantum computers have been studied over the decades, each of them having their own advantages and disadvantages in terms of the lifetime of the quantum information, processing time, and scalability of the implementation. Proposals for hybrid quantum processors are interesting because they benefit from the advantages of each comprising system, and thus providing a promising approach to a practical quantum computer. In this thesis, I demonstrate experimentally the principle of utilizing electron spin ensembles as a quantum memory for hybrid quantum processors. I demonstrate the storage and on-demand retrieval of multiple bits of quantum information into and from a single electron spin ensemble by applying magnetic field gradient pulses. I then study the coupling between an electron spin ensemble and a three-dimensional microwave cavity, in the aim of discussing the condition for the coherent information transfer between the excitations in solid-state matter and photons. As an alternative to the high power pulses in electron paramagnetic resonance (EPR), I study the possibility of controlling the electron spin states via adiabatic processes. I demonstrate the implementation of adiabatic geometric phase gates in electron spins and compare their performances to other phase gates achieved with microwave pulses in both simulation and experiment, verifying the robustness of the adiabatic gates against certain type of noises. Finally I present the simulation method developed for simulating the pulsed EPR experiments in this thesis, using a model more general than some currently-existing simulation packages.
|
4 |
Energy efficient instruction decoding in application: Specific instruction - set processors / Αποκωδικοποίηση εντολών για χαμηλή κατανάλωση ενέργειας σε επεξεργαστές συνόλου εντολών ειδικού σκοπούΚάργας, Χρήστος 04 September 2013 (has links)
With commercial processor design tools, a designer can quickly design a C-
programmable ASIP for a specific application domain. There are several such
ASIPs available for both wireless (UWB baseband processing), encryption, and
biomedical processing (particularly for ECG beat detection). In traditional CPUs
and DSPs the impact of the instruction-set definition and the complexity of the
instruction decoder can be substantial, especially in terms of power consumption.
Fully orthogonal VLIW processors, do not incur the cost of an instruction decoder
that severely. Instead the instruction word becomes very large, thereby shifting
the (power-)cost to the program memory or instruction cache. For the purposes
of this thesis a SIMD processor is developed and is compared to a soft-SIMD to
observe its area, performance and energy efficiency for a bioimaging benchmark
and how the processor description in the ASIP language nML, defines the
generated HDL. This SIMD processor is turned into orthogonal and using iterative
experiments it is investigated, what is the impact on power while manipulating the
instruction-set architecture in combination with the program memory size. It is
also investigated how instruction-set re-configuration can be exploited to improve
power efficiency. Using this investigation guidelines for low-power ASIP design
can be produced. / Με τη σύγχρονη τεχνολογία σχεδιασμού επεξεργαστών, ο σχεδιαστής μπορεί με
ευκολία να σχεδιάσει ένα προγραμματιζόμενο Επεξεργαστή Συνόλου Εντολών
Ειδικού Σκοπού (ASIP - Application-Specific Instruction-set Processor) για
ένα συγκεκριμένο εύρος εφαρμογών. Υπάρχουν διάφοροι τέτοιοι επεξεργαστές
διαθέσιμοι για ασύρματες εφαρμογές, κρυπτογράφηση και βιοϊατρικές εφαρμογές
(π.χ. στον αλγόριθμο εντοπισμού χτύπου ηλεκτροκαρδιογραφήματος). Στους
παραδοσιακούς επεξεργαστές και επεξεργαστές σήματος (DSP - Digital Signal
Processor) ο ορισμός του συνόλου εντολών και η πολυπλοκότητα έχουν μεγάλη
επίδραση, ειδικά στην κατανάλωση ισχύος. Μία πιθανή λύση σε αυτό το πρόβλημα
είναι οι ορθογώνιοι επεξεργαστές μεγάλου μεγέθους λέξης εντολής (VLIW - Very
Large Instruction Word).
Με τον όρο ορθογώνιο επεξεργαστή, ορίζεται ένας επεξεργαστής οριζόντιου
σύνολου εντολών, άρα ένας επεξεργαστής στον οποίο μπορεί να υπάρξει
κάθε διαθέσιμος συνδυασμός μεταξύ των διαθέσιμων εντολών και των μεθόδων
διευθυνσιοδότησης για πρόσβαση στη μνήμη και το αρχείο καταχωρητών. Οι
ορθογώνιοι επεξεργαστές δεν επιβαρύνουν τόσο τον αποκωδικοποιητή εντολών. Αντί
αυτού το μέγεθος της λέξης της εντολής γίνεται πολύ μεγάλο, και έτσι μετατίθεται
το ενεργειακό κόστος στην μνήμη εντολών προγράμματος (program memory )ή την
κρυφή μνήμη εντολών προγράμματος (instruction cache).
Για τους σκοπούς αυτής της διπλωματικής εργασίας, αναπτύχθηκε ένας
επεξεργαστής SIMD, ο οποίος συγκρίνεται με έναν soft-SIMD για να μελετηθούν
η απαιτούμενη περιοχή στο ενσωματωμένο, επιδόσεις και κατανάλωση ενέργειας
για μία βιοϊατρική εφαρμογή, καθώς και το πως η περιγραφή ενός επεξεργαστή
στη γλώσσα περιγραφής επεξεργαστών ASIP nML ορίζει την παραγούμενη γλώσσα
περιγραφής υλικού (HDL - Hardware Description Language). Ο επεξεργαστής αυτός
μετατρέπεται σε ορθογώνιο, και με τη χρήση επαναληπτικών πειραμάτων μελετάται η
επίδραση στην κατανάλωση ενέργειας κατά τη διάρκεια αλλαγών στην αρχιτεκτονική
του συνόλου εντολών και του μεγέθους της μνήμης εντολών προγράμματος. Ακόμη
μελετάται πως μπορεί να εκμεταλλευτεί ο σχεδιαστής την αναδιάρθρωση του συνόλου
εντολών για να βελτιώσει την κατανάλωση ενέργειας.
|
5 |
Etude et optimisation de structures intégrées analogiques en vue de l'amélioration du facteur de mérite des amplificateurs opérationnels / Study and optimization of integrated analog cells in order to enhance the merit factor of operational amplifiersFiedorow, Pawel 03 July 2012 (has links)
Rail à rail entrée - sortie, classe AB, faible consommation sont autant de critères que le concepteur d'amplificateur opérationnel (AOP) intègre pour réaliser une cellule analogique performante. Pour un AOP standard, l'accent n'est pas porté sur une caractéristique particulière mais sur l’ensemble de celle-ci. Dans le but d'augmenter le nombre de fonction par circuit intégré, la tension d'alimentation des AOPs ainsi que leur consommation en courant tendent à diminuer. L'objectif des circuits réalisés est de doubler le facteur de mérite des circuits déjà présents dans le portefeuille de STMicroelectronics. Le facteur de mérite est un indice qui compare des circuits équivalents. Il est défini par le rapport entre le produit capacité de charge x produit gain bande-passante et le produit courant de consommation x tension d'alimentation. L'état de l'art des structures d'AOPs a orienté l'étude vers des structures analogiques possédant au moins trois étages de gain. Un niveau de gain statique supérieur à la centaine de décibel est nécessaire pour utiliser ces amplificateurs dans des systèmes contre-réactionnés. Puisque chaque étage de gain introduit un noeud haute impédance et que chaque noeud haute impédance est à l'origine d'un pôle, l'étude de la compensation fréquentielle s'est avérée indispensable pour obtenir des structures optimisées. Pour simplifier l'étude de ces AOPs, le développement d'outils d'aide à la conception analogique a contribué à l'automatisation de plusieurs tâches.. Ces différents travaux ont été ponctués par la réalisation et la caractérisation de six circuits. Les compensations fréquentielles utilisées dans ces circuits sont la compensation nested miller , la compensation reversed nested miller et la compensation multipath nested miller . Parmi les six circuits, une moitié a été réalisée uniquement dans le but de valider des concepts de compensation fréquentielle et l'autre moitié avec toutes les contraintes d'une documentation technique propre à la famille d'AOP standard. / To be in line with the standard of operational amplifier (opamp), designer integrates in his circuit several functionalities like a Rail to rail input and output, class AB output stage and low power consumption. For standard products, there is no outstanding performance but the average of all of them has to be good. In order to increase the number of functions on an integrated circuit, the power supply and current consumption are permanently decreasing. The aim of the designed circuits is to double the figure of merit (FOM) of the actual ST portfolio products. The FOM allows the comparison of similar opamps. It is defined by the ratio of the product of capacitive load x gain-bandwith product over the power consumption. The opamps’ state of the art has led this study to three stages analog cells. A DC gain higher than hundreds of decibel is required to use opamps in feedback configuration. As each stage of the structure introduces a high impedance node and as each high impedance node introduces a pole, the study of frequency compensation technics became essential for well optimized structures. To simplify the study of the opamps, three tools have been developed to help in the design of the frequency compensation network and to automate some tasks. This work has been followed by the realization of six cells. Three of them were designed to validate frequency compensation structure and the other three to satisfy a standard opamp datasheet. Nested Miller, Reversed Nested Miller and Multipath Nested Miller compensations were used in these circuits.
|
Page generated in 0.0173 seconds