• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 908
  • 44
  • 41
  • 40
  • 38
  • 24
  • 19
  • 17
  • 9
  • 6
  • 5
  • 5
  • 4
  • 4
  • 2
  • Tagged with
  • 953
  • 314
  • 212
  • 133
  • 131
  • 118
  • 115
  • 94
  • 90
  • 85
  • 83
  • 80
  • 77
  • 67
  • 61
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Estudo sobre o desempenho de blocos básicos para o desenvolvimento de uma memória associativa nanoeletrônica

Alencar, Bianca Maria Salatiel Matos de 22 March 2012 (has links)
Dissertação (mestrado)—Universidade Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2012. / Submitted by Gabriela Botelho (gabrielabotelho@bce.unb.br) on 2012-07-11T17:06:40Z No. of bitstreams: 1 2012_BiancaMariaSalatielMatosdeAlmeida.pdf: 5702440 bytes, checksum: a831e4b13210257250ff43ae1b710386 (MD5) / Approved for entry into archive by Jaqueline Ferreira de Souza(jaquefs.braz@gmail.com) on 2012-07-13T11:54:45Z (GMT) No. of bitstreams: 1 2012_BiancaMariaSalatielMatosdeAlmeida.pdf: 5702440 bytes, checksum: a831e4b13210257250ff43ae1b710386 (MD5) / Made available in DSpace on 2012-07-13T11:54:45Z (GMT). No. of bitstreams: 1 2012_BiancaMariaSalatielMatosdeAlmeida.pdf: 5702440 bytes, checksum: a831e4b13210257250ff43ae1b710386 (MD5) / O objetivo desta dissertação é realizar um estudo exploratório de circuitos mono-elétron básicos já apresentados na literatura, com a proposta de novos redimensionamentos para seus parâmetros visando à validação da operação em temperatura ambiente por simulação. Dessa maneira, serão analisados os comportamentos estáticos e dinâmicos, juntamente com os diagramas de estabilidade para cada circuito. Como produto final desse trabalho de pesquisa, será proposta a arquitetura de uma nova memória associativa nanoeletrônica, concebida a partir da possibilidade de utilização dos circuitos básicos que serão apresentados. Para essa memória, também serão realizadas as análises supracitadas a fim de se caracterizar o seu funcionamento e identificar as potencialidades de sua utilização em aplicações futuras. _________________________________________________________________________ ABSTRACT / The aim of this exploratory study is to investigate some single-electron circuits which have already been presented in literature and propose new parameters for each of them, when necessary, in order to obtain operation at room temperature. In addition, static and dynamic performances and also their stability plots are evaluated. As a result of the interconnection between the basic single-electron circuits first analyzed, the architecture of a new nanoelectronic associative memory is proposed. Its static and dynamic performance, as well as its stability plot, was also evaluated.
2

Study and design of CMOS RF power circuits and modulation capabilities for communication applications

Madureira, Heider Marconi Guedes 15 June 2015 (has links)
Tese (doutorado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2015. / Submitted by Tania Milca Carvalho Malheiros (tania@bce.unb.br) on 2015-11-25T14:15:51Z No. of bitstreams: 1 2015_HeiderMarconiGuedesMadureira.pdf: 5121422 bytes, checksum: c46aa43235067724c36f180036a158a7 (MD5) / Approved for entry into archive by Raquel Viana(raquelviana@bce.unb.br) on 2016-01-15T20:12:43Z (GMT) No. of bitstreams: 1 2015_HeiderMarconiGuedesMadureira.pdf: 5121422 bytes, checksum: c46aa43235067724c36f180036a158a7 (MD5) / Made available in DSpace on 2016-01-15T20:12:43Z (GMT). No. of bitstreams: 1 2015_HeiderMarconiGuedesMadureira.pdf: 5121422 bytes, checksum: c46aa43235067724c36f180036a158a7 (MD5) / This work presents the study, design and measurement of RF circuits aiming communication applications. The need for flexible and reconfigurable RF hardware leads to the need of alternative transmitter architectures. In the center of this innovative architecture, there is the power oscillator. This circuit is composed of a power amplifier in a positive feedback loop so it oscillates. As the circuit under study is mainly composed of a power amplifier, a study on power amplifier is mandatory. Modern CMOS technologies impose difficulties in the efficient RF generation due to low breakdown voltages. In order to reduce the voltage stress on the transistors, waveform-engineering techniques are used leading to the use of class EF2. The design and measurement of a class EF2 power amplifier and power oscillator are shown. The circuits were implemented in standard STMicroelectronics 0.13um CMOS. Correct behavior for the circuits was obtained in measurement, leading to a first implementation of class EF2 in RF frequencies. From a system perspective, the proposed architecture is shown to be flexible and able to generate different modulations without change in the hardware. Reconfigurability is shown not only in modulation but also in output power level. The limitations of this architecture are discussed and some mathematical modeling is presented. / Dans lère des systèmes de communication multi-standards, le besoin des circuits en radio fréquence (RF) flexibles et réconfigurables pousse l’industrie et l’academie à la recherche d’architectures alternatives d’émetteurs et récepteurs RF. Dans cette thèse, nous nous intéréssons aux émetteurs RF fléxibles. Nous présentons une architecture basée sur l’utilisation d’un oscillateur de puissance composé dt’un amplificateur de puissance dans une boucle de rétroaction positive. Pour des raisons de compatibilité avec des circuit numériques et dans le but de minimiser les coûts de fabrication, nous avons choisi la technologie CMOS. Ce choix impose des difficultés de concéption de circuits en RF à cause des faibles tensions de claquage. Cette contrainte de concéption nous a motivé à choisir la classe EF2 pour l’amplificateur de puissance afin de réduire le stress de tension sur les transistors. Nous présentons la concéption de cet amplificateur de puissance de classe EF2 ainsi que l’oscilateur de puissance. Nous validons cette architecture avec une implémentation en technologie CMOS 0.13um de STMicroelectronics. Nous démontrons le bon comportement par mesure et tests du circuit fabriqué. Ce circuit répond aux contraintes de fléxibilité de modulation et de puissance de sortie pouvant donc être utilisée pour différents standards de communications. Les limitations inhérentes de cette architecture sont discutées et une modélisation mathématique est présentée.
3

Modelagem em alto nível do consumo de energia para sistema em chip em redes de sensores sem fio / High level modeling of energy consumption of system on chip in wireless sensor networks

Madureira, Heider Marconi Guedes 11 1900 (has links)
Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2011. / Submitted by Tania Milca Carvalho Malheiros (tania@bce.unb.br) on 2012-03-08T18:13:34Z No. of bitstreams: 1 2011_HeiderMarconiGuedesMadureira.pdf: 2654901 bytes, checksum: 1659f7f6ae84facba23cfa37524e51a9 (MD5) / Approved for entry into archive by Marília Freitas(marilia@bce.unb.br) on 2012-03-20T13:08:46Z (GMT) No. of bitstreams: 1 2011_HeiderMarconiGuedesMadureira.pdf: 2654901 bytes, checksum: 1659f7f6ae84facba23cfa37524e51a9 (MD5) / Made available in DSpace on 2012-03-20T13:08:46Z (GMT). No. of bitstreams: 1 2011_HeiderMarconiGuedesMadureira.pdf: 2654901 bytes, checksum: 1659f7f6ae84facba23cfa37524e51a9 (MD5) / Este trabalho apresenta a modelagem em nível de transações (TLM) do consumo de energia de um sistema em chip (SoC) para aplicação em redes de sensores sem fio. Os modelos desenvolvidos permitem a execução de software embarcado desenvolvido para o SoC em uma plataforma virtual tornando possível co-projeto hardware/software. A estratégia de modelagem descrita permite avaliar tanto o consumo de energia de cada componente de hardware dos nós quanto o consumo total de cada nó. O desenvolvimento do projeto foi realizado usando a linguagem de descrição de hardware SystemC em nível de transações. Foram desenvolvidos estudos de caso que o SoC isolado executa o algoritmo de criptografia AES, uma rede de sensores sem fio em estrela e uma rede de sensores sem fio com multihopping.Os resultados mostram a viabilidade de usar modelagem em alto nível para estimativa de consumo de energia e projeto de redes de sensores sem fio. ______________________________________________________________________________ ABSTRACT / This work describes the transction-level modeling of the energy consumption of a system on chip (SoC) for wireless sensor networks applications. The developed models allow the execution of the embedded software designed for the SoC in a virtual platform enabling hardware/software co-design. The modeling strategy described here allow the estimation of the energy consumption of each node’s hardware component as well as the total node consumption. The design was made using the hardware description language SystemC in transactionlevel. Case studies presenting an isolated SoC running the AES cryptography algorithm, a wireless sensor network in star topology and a wireless sensor network with multihop. The results show the viability of using high level modeling to estimate energy consumption and design wireless sensor networks.
4

Caos Intermitente em circuitos eletrônicos

Medeiros de Siqueira, Erika January 2005 (has links)
Made available in DSpace on 2014-06-12T18:07:02Z (GMT). No. of bitstreams: 2 arquivo7806_1.pdf: 5021113 bytes, checksum: 47017b83f97c3a045c16faf07b95ca10 (MD5) license.txt: 1748 bytes, checksum: 8a4605be74aa9ea9d79846c1fba20a33 (MD5) Previous issue date: 2005 / Circuitos eletrônicos não-lineares simples podem apresentar comportamento caótico para determinados valores de parâmetros, como a freqüência ou a amplitude do sinal de entrada. Estudamos este sistema teórica e experimentalmente. Construímos um circuito com um resistor, um indutor e um diodo ligados em série e excitados por uma fonte externa de tensão. Capturamos séries temporais deste sistema e construímos diagramas de bifurcação, que apresentam cascata de dobramento de período, janelas periódicas e transição intermitente, sendo esta última uma das possíveis rotas para o caos. Também a partir destas series construímos mapas de retorno dos máximos locais e verificamos a existência de intermitência do tipo-I neste circuito. O expoente crítico previsto teoricamente para a média das fases laminares foi encontrado tanto no experimento quanto no modelo matemático usado para descrever o circuito
5

Obtenção de um processo para a confecção de circuitos digitais I2L (logica de injeção integrada) e circuitos analogicos de alta voltagem na mesma pastilha

Dias, José Antonio Siqueira, 1954- 14 July 2018 (has links)
Orientador : Carlos Ignacio Zamitti Mammana / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-14T10:29:33Z (GMT). No. of bitstreams: 1 Dias_JoseAntonioSiqueira_M.pdf: 4415740 bytes, checksum: 0d7520813ce6d865408d7f9d71c621ca (MD5) Previous issue date: 1981 / Resumo: Quando apresentada em 1972, uma das principais promessas da tecnologia I2L era a possibilidade de confeccionar circuitos digitais e analógicos na mesma pastilha. Entretanto, os requisitos necessários para a confecção dos circuitos I2L limitam severamente o desempenho dos transistores NPN da parte analogica da pastilha, que apresentam tensões de ruptura muito baixas devido ao fenômeno de "punch-through". Este trabalho apresenta uma nova técnica para a confecção de circuitos digitais I2L e circuitos de alta tensão de ruptura na mesma pastilha, usando apenas uma máscara adicional em relação ao processo convencional de confecção de circuitos I2L e analógicos na mesma pastilha. são apresentados tambem, além da máscara de teste, os resultados experimentais que fornecem, para uma estrutura I2L com 6 coletores, B eff = 8, e tempo de atraso míni mo por porta ta = 75 ns. Para os transistoresda parte analógica,obteve-se VCEO = 35V e VCBO = 65V / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
6

Clustering ensembles : a hedonic game theoretical approach / Clustering ensembles: uma abordagem teórica baseada em jogos hedônicos (Português / inglês)

Sandes, Nelson Carvalho 14 May 2018 (has links)
Made available in DSpace on 2019-03-30T00:05:56Z (GMT). No. of bitstreams: 0 Previous issue date: 2018-05-14 / Clustering ensembles (CE) is an approach that takes advantage of a set of clusterings, known as base partitions, to generate a consensus solution. The related literature has shown that usually the consensus partition has better quality in comparison with the single base partitions. This work tackles the CE problem from a hedonic game theoretical perspective. In the formulated cooperative game, the points (instances or objects) are viewed as players, while clusters are regarded as coalitions. The preferences of each player are stored in an evidence-accumulation matrix, obtained through the base partitions, which has properties that guarantee the existence of at least one Nash stable coalition structure. That is, a coalition structure where players do not have the incentive to move from their own coalition to another existent coalition. To achieve this kind of solution, we proposed the HGCE (Hedonic Game based Clustering Ensemble) algorithm, which is based on the best dynamics approach. Initially each player is in a singleton coalition, composed by itself. After that, in each iteration, each player has the option to switch to a new coalition where it will obtain a better payoff. This process repeats itself until it reaches an equilibrium, where players do not benefit anymore by changing coalitions. Because different coalition structures may emerge due to the order of the playes, we also developed a version of HGCE where the final solution is independent of the players ordering. Empirical experiments conducted on several data sets have shown that the coalition structure obtained by HGCE is frequently a better clustering solution in comparison with clusterings generated from others well known CE algorithms. The experiments also show that HGCE is computational efficient and resilient to random perturbations on the base partitions used as input of the algorithm. Keywords: Clustering, Clustering ensemble, Coalition, Hedonic games, Cooperative game theory. / Clustering ensembles (CE) é uma abordagem que se aproveita de um conjunto de cluster- ings, conhecidos como partições-base, para produzir uma partição consenso. A literatura tem demonstrado que a qualidade das partições obtidas pela abordagem CE é geralmente superior à qualidade das partições-base, quando consideradas individualmente. Este tra- balho aborda o problema de CE sob a perspectiva dos jogos hedônicos. No jogo cooperativo formulado, os pontos (instâncias ou objetos) são vistos como jogadores, enquanto os clus- ters são encarados como coalizões. As preferências de cada jogador são armazenadas em uma matriz de similaridade, obtida através das partições-base, que contém propriedades que garantem a existência de pelo menos uma estrutura de coalizão Nash estável. Ou seja, uma estrutura de coalizão em que os jogadores não possuem o incentivo de mudar de suas próprias coalizões para outra coalizão existente. Para alcançar esse tipo de solução, nós propusemos o algoritmo HGCE (Hedonic Game based Clustering Ensemble) que é baseado na abordagem de best response dynamics. Inicialmente, cada jogador está em uma coalizão com um elemento, composta por ele mesmo. Depois disso, em cada iteração, cada jogador pode se mover para uma nova coalizão, caso ele obtenha um payoff melhor. Este processo se repete até um equilíbrio ser alcançado, em que nenhum jogador se beneficia em mudar de coalizão. Pelo fato de diferentes estruturas de coalizão emergirem de acordo com a ordem dos jogadores, nós também desenvolvemos uma versão do algoritmo HGCE que é independente da ordem dos jogadores. Experimentos empíricos conduzidos em diversos conjuntos de dados mostram que a estrutura de coalizão obtida pelo algoritmo HGCE, em grande parcela dos casos, é uma solução de clustering melhor quando comparada com soluções obtidas por outros algoritmos que também adotam a abordagem de CE. Os experimentos mostram que o HGCE é computacionalmente eficiente e se demonstra resiliente a perturbações nas partições-base utilizadas como entrada do algoritmo. Palavras-chave: Clustering, Clustering ensembles, Coalizão, Jogos hedônicos, Teoria dos jogos cooperativos.
7

Toc-Tum minigames : desenvolvimento de um jogo educacional acessível para a cultura surda / Toc-Tum minigames: Development of an accessible educational game for deaf culture (Inglês)

Chaves, Edilson Montenegro 20 June 2018 (has links)
Made available in DSpace on 2019-03-30T00:23:32Z (GMT). No. of bitstreams: 0 Previous issue date: 2018-06-20 / Digital games have been popularizing since the beginning of the entry of computers in the homes of people where they began to appear the most diverse genders of games among them the educational that consists of facilitating the student's learning through a playful activity. However, it is important for the development of an educational game that the pedagogical content and the playful both are present in order to satisfy the wishes of both students and teachers. Human hearing is an important complementary meaning for children to begin to acquire basic concepts of the world, but in the most severe cases children end up without the benefit of hearing being marginalized. For example, there is the music in which the deaf person needs adaptations to be able to perceive it. With this in mind, the idea of the project Toc-Tum minigames in partnership with therapists whose purpose is to apply basic concepts of music of duration, timbre, height and intensity through playful minigames and accessible to the deaf culture. For the validation of the game two different tests were performed, the first one done with hearing impaired children in which it was analyzed if they were able to understand the activities and if they were finding the game attractive. The second group of tests were performed with professionals who have knowledge in the field of music or who have already had contact with the deaf culture to evaluate the pedagogical content in each of the phases of the game is very consistent and has the ability to generate an impact positive in the deaf culture. With the results it was possible to conclude that the project is a playful and accessible tool that can be used to initiate deaf culture with music. Keywords: Music, Accessibility, Educational Game. / Jogos digitais vem se popularizando desde o início da entrada dos computadores nas casas das pessoas onde começaram a surgir os mais diversos gêneros de jogos entre eles os educacionais que consiste em facilitar o aprendizado do aluno através de uma atividade lúdica. No entanto, é importante para o desenvolvimento de um jogo educativo que o conteúdo pedagógico e o lúdico estejam ambos presentes com o intuito de satisfazer os anseios tanto dos alunos como dos professores. A audição humana é um importante sentido em complemento dos outros para crianças começarem a adquirir conceitos básicos do mundo, todavia nos casos mais severos as crianças acabam ficando sem o beneficio gerado pela audição ficando marginalizadas. A exemplo disso está a música em que o surdo necessita de adaptações para conseguirem percebê-la, tendo isso em mente surgiu a ideia do projeto Toc-Tum minigames em parceria com terapeutas cuja finalidade é aplicar conceitos básicos da música de duração, timbre, altura e intensidade através de minigames lúdicos e acessíveis a cultura surda. Para a validação do jogo foram realizados dois testes distintos, o primeiro feito com crianças com deficiência auditiva em que foi analisado se estes estavam conseguindo compreender as atividades e se eles estavam achando o jogo atrativo. O segundo grupo de testes foram realizados com profissionais que possuem conhecimento na área da música ou que já tenha tido contato com a cultura surda para avaliarem o conteúdo pedagógico em cada uma das fases do jogo está bem consistente e se tem a capacidade de gerar um impacto positivo na cultura surda. Com os resultados foi possível concluir que o projeto é uma ferramenta lúdica e acessível que pode ser utilizado para servir de inicialização da cultura surda com a música. Palavras-chave: Música, Acessibilidade, Jogo Educativo
8

Análise e síntese de um processador digital wavelet /

Cox, Pedro Henrique. January 2004 (has links)
Orientador: Aparecido Augusto de Carvalho / Banca: Jurandir Nadal / Banca: Roberto Kawakami Harrop Galvão / Banca: Alexandre César Rodrigues da Silva / Banca: Francisco Villarreal Alvarado / Resumo: É feita a análise dimensional da média coerente de eletrocardiogramas de alta resolução com o objetivo de definir parâmetros para a descrição detalhada dos deslocamentos e velocidades angulares durante a polarização cardíaca. No contexto de localização de componentes espectrais em alta freqüência, no plano tempo-freqüência, escalogramas de 64 linhas para as escalas e 300 colunas para o intervalo de amostragem da ativação ventricular ilustram com detalhes as perturbações na frente de onda da polarização cardíaca. No âmbito da Instrumentação Eletrônica, é especificado um eletrocardiógrafo para análise espectral, sem filtragem no sinal amplificado. No circuito digital deste aparelho é especificado um controlador de Acesso Direto à Memória, um controlador de comutador analógico e um controlador de conversor A/D, todos em FPGA. Aperfeiçoando Sistemas Digitais existentes para a análise wavelet de sinais em bases ortogonais, após estudo de arquiteturas existentes para a Transformada Wavelet Discreta, é proposta uma nova arquitetura. A nova arquitetura tem processamento assíncrono e calcula ambas as transformadas, direta e inversa, com pequenas modificações. Esta arquitetura apresenta características indispensáveis para análise e síntese em tempo real, fornecendo alta eficiência e boa precisão empregando-se elementos processadores em ponto fixo. Após estudo em Cálculo Numérico e Sistemas Digitais, é escrito o algoritmo que calcula e ao mesmo tempo sintetiza os coeficientes wavelet. É proposto o primeiro processador digital especialmente desenhado para análise e síntese wavelet em tempo real em um circuito integrado, o Analisador Wavelet. / Abstract: Dimensional analysis is performed on SAECGs electrocardiograms, defining parameters to describe angular paths and angular velocities on details, during cardiac polarization. To localize high frequency spectral components on the time-frequency plane, scalograms with 64 lines for scales and 300 columns for the sampling period on ventricular activation show on details the perturbations on cardiac polarization waveforms. In the ambit of Electronic Instrumentation, a spectral analysis electrocardiograph is specified, without filtering on the amplified signal. On the digital circuit, one FPGA DMA controller and one analog switch and A/D converter controller are specified. Improving digital systems for wavelet analysis on orthogonal bases, after acknowledge on present architectures for the Discrete Wavelet Transform, a new architecture is proposed. The new architecture has asynchronous processing and calculates both direct and inverse DWT with slight modifications. This architecture presents indispensable characteristics for real time analysis and synthesis, allowing to achieve high efficiency and good precision with fixed point processing elements. After detailed study in numerical calculus and digital systems, it is proposed an algorithm to calculate and synthesize wavelet coefficients at the same time. The first digital processor specially designed to perform wavelet analysis and synthesis in real time, in one integrated circuit, the Wavelet Analyzer, is proposed. / Doutor
9

Apontamentos para uma aproximação entre jogos digitais e comunicação

Pinheiro, Cristiano Max Pereira January 2007 (has links)
Made available in DSpace on 2013-08-07T18:45:51Z (GMT). No. of bitstreams: 1 000397758-Texto+Completo-0.pdf: 2239652 bytes, checksum: 0d9b42aac92524ae1386f825efc8f6a6 (MD5) Previous issue date: 2007 / The study search for ways of how communication can be related with digital games, focus on creates a typology concept to the object. We’ll review concepts and definitions about game and play of Huizinga and Caillois, and update it for digital models. Using as method the Theory of Complexity from Edgar Morin, his seven principles show us a complexity in digital games. As well lead us to three dimensions of analyze, towards for a digital game typology. This research is legitimated by a review of gamestudies. The videogame history and gamestudies are presented to embase a typology propose and a communication approach. In short, it essay towards for a propose of a digital game methodology for analyze, based on a own grammar for the object. / O estudo investiga as formas como a comunicação se relaciona com os jogos digitais, enfocado principalmente na construção de um conceito de tipologia para este objeto. São resgatados os conceitos e definições sobre jogos a partir de Huizinga e Caillois e atualizados para os modelos digitais. A metodologia utilizada como fio condutor do trabalho é a Teoria da Complexidade de Morin, os sete princípios identificam a complexidade do objeto, bem como apontam as dimensões da proposta de análise e tipologia para os jogos digitais. Para legitimar a investigação é realizado um apanhado sobre os estudos de jogos digitais. A história dos jogos digitais e os gamestudies são apresentados para fundamentar a proposta tipológica e a aproximação com a comunicação. Em suma o ensaio aponta para uma proposta de metodologia de análise para jogos digitais, embasada na construção de uma gramática própria para o objeto.
10

Um proposta para a regulamentação da certificação digital no Brasil / A proposal for regulation of digital certification in Brazil

Bertol, Viviane Regina Lemos January 2009 (has links)
Tese (doutorado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2009. / Submitted by Allan Wanick Motta (allan_wanick@hotmail.com) on 2010-07-26T16:27:58Z No. of bitstreams: 1 2009_VivianeReginaLemosBertol.pdf: 1132484 bytes, checksum: 8dac9f80afc5a28e7f392b0ba1612b48 (MD5) / Approved for entry into archive by Lucila Saraiva(lucilasaraiva1@gmail.com) on 2010-09-29T13:24:16Z (GMT) No. of bitstreams: 1 2009_VivianeReginaLemosBertol.pdf: 1132484 bytes, checksum: 8dac9f80afc5a28e7f392b0ba1612b48 (MD5) / Made available in DSpace on 2010-09-29T13:24:16Z (GMT). No. of bitstreams: 1 2009_VivianeReginaLemosBertol.pdf: 1132484 bytes, checksum: 8dac9f80afc5a28e7f392b0ba1612b48 (MD5) / Neste trabalho são analisados os regulamentos da ICP-Brasil, com o objetivo de verificar se os documentos assinados digitalmente, no âmbito dessa infraestrutura, possuem as características técnicas necessárias e suficientes para serem úteis, efetivamente, como evidência legal, mesmo por longo prazo. São analisados os padrões internacionais que tratam de certificação e assinatura digital e a legislação de outros países e regiões, em especial da Comunidade Européia. São apontadas lacunas importantes na legislação brasileira, sendo a principal delas a ausência de regulamentação sobre armazenamento de documentos assinados digitalmente, processo que exige a adoção de uma série de atividades periódicas, como a revalidação das assinaturas, para preservar a eficácia dos documentos. Também foram detectadas lacunas na regulamentação que trata de revogação de certificados, de sistemas para geração e verificação das assinaturas digitais e de tipos e aplicabilidade dos certificados digitais. Para cada lacuna são recomendadas medidas que podem contribuir para saná-las, entre as quais estão a criação de novas entidades e de novos serviços na ICP-Brasil, a modificação de serviços já existentes, a alteração dos tipos de certificados utilizados na ICP-Brasil, a criação de manuais para orientar os usuários e a definição de novo processo para a homologação de sistemas usados na geração e verificação de assinaturas digitais. _______________________________________________________________________________ ABSTRACT / This work examined the regulation of ICP-Brazil, aiming to verify whether the digitally signed documents within this infrastructure, have the technical characteristics necessary and sufficient to be useful, indeed, as legal evidence, even for long term. We analyzed international standards for digital certification and digital signature and the legislation of other countries and regions, in particular the European Community. We pointed out important gaps in the Brazilian legislation, the main one being the lack of regulations on storing documents digitally signed, a process that requires the adoption of a series of regular activities such as revalidation of signatures to preserve the effectiveness of documents. We also found gaps in the regulations dealing with certificate revocation, systems for generation and verification of digital signatures and types and application of digital certificates. For each gap we recommended steps that can help to solve them. Among these recommendations, there is the creation of new entities and new services in the ICP-Brasil, the modification of existing services, the change of types of certificates used in ICP-Brasil, the creation of manuals to guide the users and the definition of a new process for the approval of systems used in generation and verification of digital signatures.

Page generated in 0.0538 seconds