• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 26
  • Tagged with
  • 26
  • 26
  • 11
  • 9
  • 7
  • 7
  • 6
  • 6
  • 6
  • 6
  • 6
  • 6
  • 6
  • 6
  • 5
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
21

Otimização do tempo de teste funcional de placa de circuito impresso montada para computador pessoal / Functional test time optimization printed circuit board For personal computer

OLIVEIRA, Edson Farias de 13 January 2012 (has links)
Submitted by Luciclea Silva (luci@ufpa.br) on 2018-07-18T14:35:35Z No. of bitstreams: 2 license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) Dissertacao_otimizacaotempoteste.pdf: 3469194 bytes, checksum: 2edb2de76c571f29f054056ee435c78a (MD5) / Approved for entry into archive by Luciclea Silva (luci@ufpa.br) on 2018-07-18T14:36:19Z (GMT) No. of bitstreams: 2 license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) Dissertacao_otimizacaotempoteste.pdf: 3469194 bytes, checksum: 2edb2de76c571f29f054056ee435c78a (MD5) / Made available in DSpace on 2018-07-18T14:36:19Z (GMT). No. of bitstreams: 2 license_rdf: 0 bytes, checksum: d41d8cd98f00b204e9800998ecf8427e (MD5) Dissertacao_otimizacaotempoteste.pdf: 3469194 bytes, checksum: 2edb2de76c571f29f054056ee435c78a (MD5) Previous issue date: 2012-01-13 / O aumento da competitividade entre as empresas do mesmo segmento, tem tornado cada vez mais importante a constante otimização dos processos para em consequência reduzir os custos de fabricação. O objetivo deste trabalho é avaliar os tempos envolvidos na fase de testes funcionais de placas MBs produzidas em uma empresa do Pólo Industrial de Manaus e propor melhorias que levem a otimização dessa fase. As ações desenvolvidas com relação às otimizações proporcionaram o desenvolvimento de um sistema para captura de imagens para melhoria da análise dos tempos ociosos e o desenvolvimento de dispositivos para os testes, bem como o sistema de teste proprietário com base em sistema Linux em substituição ao sistema anterior que dependia dos parceiros estrangeiros. Os ganhos percentuais com o projeto foram apresentados em quatro propostas de otimização, sendo a primeira com a unificação dos testes, a segunda com o teste sendo realizada em duas placas independentemente, a terceira com a substituição do sistema de teste anterior pelo sistema proprietário e por fim a automação do dispositivo de teste, onde foi demonstrado ganho em cada uma das propostas apresentado. Os resultados obtidos após a aplicação de cada proposta foram positivos e reforçam a necessidade da aplicação de metodologias científicas aliadas à criatividade para se obter a otimização em qualquer fase do processo produtivo e fecha-se o trabalho, sugerindo idéias para futuros aperfeiçoamento do sistema já otimizado. / Increased competitiveness among the peer group has become increasingly important to the constant optimization of processes to consequently reduce manufacturing costs. The objective of this study is to assess the time involved in the functional testing phase of MBs produced in a company of the Industrial Pole of Manaus and propose improvements that lead to optimization of this phase. The actions taken with respect to optimizations led to the development system for capturing images to improve the analysis of downtimes and development of devices for testing, as well as the proprietary test system based on Linux to replace the previous system which relied of foreign partners. The percentage gains in the project was presented in four optimization proposals, the first being with the unification of the tests, the second with the test being performed on two board, the third with the replacement of the previous test by the system owner and end automation of the test device, which was demonstrated gains in each of the proposals. The results obtained after implementation of each proposal were positive and reinforce the need to apply scientific methods combined with creativity to achieve the optimization at any stage of the production process and closes the work suggesting ideas for future improvement of the system already optimized.
22

Ambiente computacional para projetos de sistemas com tecnologia mista /

Almeida, Tiago da Silva. January 2009 (has links)
Orientador: Alexandre César Rodrigues da Silva / Banca: Dalva Maria de Oliveira Villarreal / Banca: Mauro Conti Pereira / Resumo: Neste trabalho, apresenta-se o desenvolvimento e a avaliação de duas ferramentas que auxiliam projetos de circuitos eletrônicos, sejam eles projetos de sistemas digitais ou de sistemas mistos (sinais digitais e sinais analógicos). A partir de um diagrama de transição de estados, modelado em ambiente Stateflow®, a primeira ferramenta, denominada SF2HDL, realiza a extração de linguagens de descrição de hardware, podendo ser VHDL ou Verilog HDL. Sendo ainda capaz de extrair uma tabela de transição de estados padronizada, que, posteriormente, foi utilizada como entrada pelo programa TABELA, o qual realiza a minimização do sistema digital. A máquina de estados finitos, alvo da tradução, pode ser descrita tanto pelo modelo de Mealy como pelo modelo de Moore. Como estudos de caso, foram utilizados quatro códigos de linhas empregados em sistemas de telecomunicações. A segunda ferramenta é um aperfeiçoamento de uma ferramenta já existente, denominada MS2SV, empregada na síntese de sistemas mistos. O MS2SV é capaz de gerar uma descrição em VHDL-AMS estrutural, a partir de um modelo descrito em alto nível de abstração no ambiente Simulink®. Toda a estrutura de projeto necessária para a simulação e análise do sistema no ambiente SystemVision™, também é gerado pelo MS2SV. Foram utilizados quatro modelos de conversor de dados do tipo DAC (Digital to Analog Conversor), para avaliar o desempenho da ferramenta. Nesse contexto, as duas ferramentas permitem maior flexibilidade ao projetista, traduzindo descrições em níveis de abstração diferentes, o que permite uma análise mais detalhada do funcionamento do sistema e facilitando a sua implementação física / Abstract: In this work, it's shown the development and evaluation of two tools to aid in electronic circuits projects, be them digital systems projects or for mixed systems (digital and analogical signs). From a states transition diagram modeled in Stateflow® environment, the first tool, named SF2HDL, performs the extraction of hardware description languages, which could be VHDL or Verilog HDL. It is also capable of extracting states transition table standardized, which later was used as a TABELA program, which accomplishes the minimization of the digital system. The target finite state machine of the translated can be described by the Mealy model as much as the Moore model. As case studies were used four code lines employed in telecommunications systems. The second tool is an improvement of an already existent tool, known as MS2SV, used in the synthesis of mixed systems. The MS2SV is able to generate a description in structural VHDL-AMS, from a model described in high level of abstraction in the Simulink® environment. The whole project structure necessary for the simulation and analysis of the system by the SystemVision™ environment is also generated by MS2SV. Four DAC (Digital to Analog Converter) were used to evaluate the tool is performance. In that context, both tools allow a greater flexibility to the planner, translating descriptions in different abstraction levels, which allows a more detailed analysis of the systems behavior and making its physical implementation easier / Mestre
23

Implementação em FPGA de compensadores de desvios para conversor analógico digital intercalado / FPGA implementation of time interleaved analog to digital converter mismatches compensators

Hofmann, Maicon Bruno 15 March 2016 (has links)
Este trabalho apresenta a modelagem e implementação em FPGA de sistemas digitais de compensação de desvios para TIADC. O desenvolvimento de todo este trabalho seguiu uma metodologia top-down. Seguindo esta metodologia foi elaborada a modelagem comportamental de um TIADC de dois canais e seus respectivos desvios de offset, ganho e clock skew em Simulink. Além da modelagem comportamental de sistemas digitais para a compensação destes desvios. Para o desvio de clock skew foi utilizada a compensação através de filtros de delay fracionário, mais especificamente, a eficiente estrutura de Farrow. A definição de qual método seria utilizado para o projeto do filtro, e da estrutura de Farrow, exigiu um estudo de diversos métodos de projeto apresentados na literatura. Os sistemas digitais de compensação modelados foram convertidos em código VHDL, para implementação e validação em FPGA. A validação destes sistemas foi realizada utilizando a metodologia de teste FPGA In Loop. Os resultados obtidos com os compensadores de desvio do TIADC demonstram o elevado ganho de desempenho fornecido por estas estruturas. Além deste resultado, este trabalho ilustra o potencial das metodologias de desenvolvimento, implementação e teste em FPGA utilizadas para a obtenção destes compensadores. / This work presents the modeling and FPGA implementation of digital TIADC mismatches compensation systems. The development of the whole work follows a top-down methodology. Following this methodology was developed a two channel TIADC behavior modeling and their respective offset, gain and clock skew mismatches on Simulink. In addition was developed digital mismatch compensation system behavior modeling. For clock skew mismatch compensation fractional delay filters were used, more specifically, the efficient Farrow struct. The definition of wich filter design methodology would be used, and wich Farrow structure, required the study of various design methods presented in literature. The digital compensation systems models were converted to VHDL, for FPGA implementation and validation. These system validation was carried out using the test methodology FPGA In Loop . The results obtained with TIADC mismatch compensators show the high performance gain provided by these structures. Beyond this result, these work illustrates the potential of design, implementation and FPGA test methodologies.
24

Implementação em FPGA de compensadores de desvios para conversor analógico digital intercalado / FPGA implementation of time interleaved analog to digital converter mismatches compensators

Hofmann, Maicon Bruno 15 March 2016 (has links)
Este trabalho apresenta a modelagem e implementação em FPGA de sistemas digitais de compensação de desvios para TIADC. O desenvolvimento de todo este trabalho seguiu uma metodologia top-down. Seguindo esta metodologia foi elaborada a modelagem comportamental de um TIADC de dois canais e seus respectivos desvios de offset, ganho e clock skew em Simulink. Além da modelagem comportamental de sistemas digitais para a compensação destes desvios. Para o desvio de clock skew foi utilizada a compensação através de filtros de delay fracionário, mais especificamente, a eficiente estrutura de Farrow. A definição de qual método seria utilizado para o projeto do filtro, e da estrutura de Farrow, exigiu um estudo de diversos métodos de projeto apresentados na literatura. Os sistemas digitais de compensação modelados foram convertidos em código VHDL, para implementação e validação em FPGA. A validação destes sistemas foi realizada utilizando a metodologia de teste FPGA In Loop. Os resultados obtidos com os compensadores de desvio do TIADC demonstram o elevado ganho de desempenho fornecido por estas estruturas. Além deste resultado, este trabalho ilustra o potencial das metodologias de desenvolvimento, implementação e teste em FPGA utilizadas para a obtenção destes compensadores. / This work presents the modeling and FPGA implementation of digital TIADC mismatches compensation systems. The development of the whole work follows a top-down methodology. Following this methodology was developed a two channel TIADC behavior modeling and their respective offset, gain and clock skew mismatches on Simulink. In addition was developed digital mismatch compensation system behavior modeling. For clock skew mismatch compensation fractional delay filters were used, more specifically, the efficient Farrow struct. The definition of wich filter design methodology would be used, and wich Farrow structure, required the study of various design methods presented in literature. The digital compensation systems models were converted to VHDL, for FPGA implementation and validation. These system validation was carried out using the test methodology FPGA In Loop . The results obtained with TIADC mismatch compensators show the high performance gain provided by these structures. Beyond this result, these work illustrates the potential of design, implementation and FPGA test methodologies.
25

Modelo de IGBT para um conversor CC-CC de 1000A usado em controle de motores de tração de locomotivas diesel-elétricas / Modeling of a high power IGBT for a 1000A DC-DC converter used to drive diesel-electric locomotive traction motors

Souza Junior, Rodolfo Renato de 03 March 2017 (has links)
O presente trabalho tem por objetivo o desenvolvimento de um modelo analógico dinâmico do IGBT 2MBI1200U4G-170 para simulação SPICE para a análise de tempos de comutação, perdas e corrente de carga. Este desenvolvimento foi motivado pelo fato de não se dispor de modelos prontos para IGBT para faixas de tensão e corrente na ordem de kV e kA, destinado ao projeto de um conversor CC para controle de motores de tração em locomotivas diesel-elétricas. Como parte do processo se fez uma tentativa de modificação do modelo padrão de IGBT da plataforma Cadence Orcad 16.5, baseada nos trabalho de Hefner, considerada uma forma de modelo físico. Verificou-se que o correto levantamento dos dados para o modelo físico não seria compensatório frente às análises desejadas, o que gerou necessidade por outras formas de modelagem. Decidiu-se por um modelo analógico, obtido com dados do catálogo do componente descritos em tabelas e como fontes de tensão e corrente. Os resultados mostraram-se adequados para projeto térmico, análise de formas de onda e corrente de porta e coletor. A simulação é comparada com curvas da documentação do fabricante e com dados obtidos a partir de testes estáticos em laboratório com duas topologias. Testes foram feitos com tensão de entrada de 74V, 300V, 900V e 1000V, frequências de comutação de 200Hz, 416Hz, 1kHz e 2kHz e correntes de carga de até 1400A. A corrente de carga apresentou diferenças de até 3% com a medida em laboratório e a temperatura divergiu em até 7% com a medida no dissipador do protótipo usado. / This paper presents the design report for an analog IGBT SPICE model, part number 2MBI1200U4G-170. The modeling was perceived as a interesting tool in order to analyze the switching times and losses during the development, not performed at the University, of a chopper DC-DC converter used for current control of traction motors of diesel-electric locomotives. The main motivational factor was that an practical and quick approach was wanted and none standard model was found for the intended IGBT part number. As part of the process, an attempt to modify the standard SPICE model of the Cadence Orcad 16.5, which is a physics model based on Hefner works, was made. It was verified that the correct data collecting for the standard model would not be compensatory, so other modeling techniques were needed. It was decided an analog modeling would be used. The modeling achieved uses no more than the information found on the component datasheet described in tables format, voltage and current sources. The validation was done in two different topologies with load currents up to 1400A, switching frequencies of 200Hz, 416Hz, 1kHz and 2kHz and input voltages of 74V, 300V, 900V and 1000V . Comparatives were done with the vendor catalog and laboratory data. The model is satisfactory for heat, collector and gate currents analysis. The simulation current and temperature results showed differences up to 3% and 7%, respectively, when compared to laboratories measurements.
26

Modelo de IGBT para um conversor CC-CC de 1000A usado em controle de motores de tração de locomotivas diesel-elétricas / Modeling of a high power IGBT for a 1000A DC-DC converter used to drive diesel-electric locomotive traction motors

Souza Junior, Rodolfo Renato de 03 March 2017 (has links)
O presente trabalho tem por objetivo o desenvolvimento de um modelo analógico dinâmico do IGBT 2MBI1200U4G-170 para simulação SPICE para a análise de tempos de comutação, perdas e corrente de carga. Este desenvolvimento foi motivado pelo fato de não se dispor de modelos prontos para IGBT para faixas de tensão e corrente na ordem de kV e kA, destinado ao projeto de um conversor CC para controle de motores de tração em locomotivas diesel-elétricas. Como parte do processo se fez uma tentativa de modificação do modelo padrão de IGBT da plataforma Cadence Orcad 16.5, baseada nos trabalho de Hefner, considerada uma forma de modelo físico. Verificou-se que o correto levantamento dos dados para o modelo físico não seria compensatório frente às análises desejadas, o que gerou necessidade por outras formas de modelagem. Decidiu-se por um modelo analógico, obtido com dados do catálogo do componente descritos em tabelas e como fontes de tensão e corrente. Os resultados mostraram-se adequados para projeto térmico, análise de formas de onda e corrente de porta e coletor. A simulação é comparada com curvas da documentação do fabricante e com dados obtidos a partir de testes estáticos em laboratório com duas topologias. Testes foram feitos com tensão de entrada de 74V, 300V, 900V e 1000V, frequências de comutação de 200Hz, 416Hz, 1kHz e 2kHz e correntes de carga de até 1400A. A corrente de carga apresentou diferenças de até 3% com a medida em laboratório e a temperatura divergiu em até 7% com a medida no dissipador do protótipo usado. / This paper presents the design report for an analog IGBT SPICE model, part number 2MBI1200U4G-170. The modeling was perceived as a interesting tool in order to analyze the switching times and losses during the development, not performed at the University, of a chopper DC-DC converter used for current control of traction motors of diesel-electric locomotives. The main motivational factor was that an practical and quick approach was wanted and none standard model was found for the intended IGBT part number. As part of the process, an attempt to modify the standard SPICE model of the Cadence Orcad 16.5, which is a physics model based on Hefner works, was made. It was verified that the correct data collecting for the standard model would not be compensatory, so other modeling techniques were needed. It was decided an analog modeling would be used. The modeling achieved uses no more than the information found on the component datasheet described in tables format, voltage and current sources. The validation was done in two different topologies with load currents up to 1400A, switching frequencies of 200Hz, 416Hz, 1kHz and 2kHz and input voltages of 74V, 300V, 900V and 1000V . Comparatives were done with the vendor catalog and laboratory data. The model is satisfactory for heat, collector and gate currents analysis. The simulation current and temperature results showed differences up to 3% and 7%, respectively, when compared to laboratories measurements.

Page generated in 0.1085 seconds