Spelling suggestions: "subject:"multilevel converter"" "subject:"multielevel converter""
1 |
Single-Submodule Open-Circuit Fault Diagnosis for a Modular Multi-level Converter Using Articial Intelligence-based TechniquesKe, Ziwei 06 November 2019 (has links)
No description available.
|
2 |
Contribution à l’étude de nouveaux convertisseurs sécurisés à tolérance de panne pour systèmes critiques à haute performance. Application à un PFC Double- Boost 5 Niveaux / New fail-safe and fault-tolerant converters for high performance and critical applicationsPham, Thi Thuy Linh 09 November 2011 (has links)
Les conditionneurs alternatifs – continu à absorption sinusoïdale (PFC) pour les applications critiques se distinguent par un haut niveau de performances tel que les THD réduits, un haut rendement et une bonne fiabilité. Leur importance est d’autant plus nécessaire qu’une continuité de service des alimentations est requise même en présence d’une défaillance interne de composant. Deux types de structures associées à leur commande sont réalisés à cet effet, les structures à redondance parallèle et les structure à redondance en série. Elles consistent respectivement en l’ajout d’un bras d’interrupteur dans le cas de la redondance parallèle, qui est une option plus compliquée et en une suppression d’une cellule de commutation dans le deuxième cas. L’étude présentée ici, consiste en premier lieu en une exploration et une évaluation de nouvelles familles de topologies multi-niveaux, caractérisée par un partitionnement cellulaire en série. Ces nouvelles topologies, ainsi que leurs variantes, comportent au moins une redondance structurelle avec des cellules mono-transistor à défaut de commande non critique et symétriques à point-milieu. Elles sont donc génériques pour la mise en parallèle et l’extension en triphasé. Cependant, elles sont pour la plupart peu compétitives à cause des composants qui sont souvent surdimensionnés et donc plus onéreuses, en comparaison avec la structure PFC Double-Boost 5 Niveaux à composants standards 600 V (brevetée par l’INPT – LAPLACE –CNRS en 2008) que nous étudions. Cette dernière constitue le meilleur compromis entre un bon rendement et une maîtrise des contraintes en mode dégradé. Sur le plan théorique nous montrons que le seul calcul de fiabilité basé uniquement sur un critère de premier défaut est inadapté pour décrire ce type de topologie. La prise en compte de la tolérance de panne est nécessaire et permet d'évaluer la fiabilité globale sur une panne effective (i.e. au second défaut). L'adaptation de modèles théoriques de fiabilité à taux de défaillance constant mais prenant en compte, au niveau de leurs paramètres, le report de contrainte en tension et l'augmentation de température qui résulte d'un premier défaut, permet de chiffrer en valeur relative, le gain obtenu sur un temps court. Ce résultat est compatible avec les systèmes embarqués et la maintenance conditionnelle. Un prototype monophasé de PFC double-boost 5 niveaux à commande entièrement numérique et à MLI optimisée reconfigurable en temps réelle a été réalisé afin de valider l’étude. Il permet une adaptation automatique de la topologie de 5 à 4 puis 3 niveaux par exemple. Ce prototype a également servi de test d'endurance aux transistors CoolMos et diodes SiC volontairement détruits dans des conditions d'énergie maîtrisée et reproductibles. D’autres campagnes d'endurance en modes dégradés ont été réalisées en laboratoire sur plusieurs centaines d’heures en utilisant ce même prototype. Nous nous sommes axés sur la détection de défauts internes et le diagnostic (localisation) rapide, d'une part par la surveillance directe et le seuillage des tensions internes (tensions flottantes) et d'autre part, par la détection d’harmoniques (amplitude et phase) en temps réel. Ces deux techniques ont été intégrées numériquement et évaluées sur le prototype, en particulier la seconde qui ne requiert qu'un seul capteur. Enfin, nous proposons une nouvelle variante PFC expérimentée en fin de mémoire, utilisant deux fois moins de transistors et de drivers pour les mêmes performances fréquentielles au prix d'un rendement et d'une répartition des pertes légèrement moins favorable que la structure brevetée. / This work is an exploration and an evaluation of new variants of multi-level AC/DC topologies (PFC) considering their global reliability and availability: electrical safety with an internal failure and post-failure operation. They are based on a non-differential AC and centre tap connection that led to symmetrical arrangement cells in series. These topologies permit an intrinsic active redundancy between cells in a same group and a segregation capability between the two symmetrical groups of cells. More again, they are modular and they can be paralleled and derived to any number of levels. Only single low-voltage (600V) transistor pear cell is used avoiding the short-circuit risk due to an unwanted control signal. Comparisons, taking into account losses, distribution losses, rating and stresses (overvoltage and over-temperature) during the post-operation are presented. Results highlight the proposed 5-level Double-Boost Flying Capacitor topology. This one was patented at the beginning of thesis, as a solution with the best compromise. On the theoretical side, we show that the reliability calculation based only on a "first fault occurrence" criterion is inadequate to really describe this type of topology. The inclusion of fault tolerance capability is needed to evaluate the overall reliability law (i.e. including a second failure). The adaptation of theoretical models with constant failure rate including overvoltage and over-temperature dependencies exhibit an increasing of the reliability over a short time. This property is an advantage for embedded systems with monitoring condition. Local detection and rapid diagnosis of an internal failure were also examined in this work. Two methods are proposed firstly, by a direct flying caps monitoring and secondly, by a realtime and digital synchronous demodulation of the input sampled voltage at the switching frequency (magnitude and phase). Both techniques have been integrated on FPGA and DSP frame and evaluated on a AC230V-7kW DC800V – 31kHz lab. set-up. We put forward the interest of the second method which only uses one input voltage sensor. Finally, we propose in this dissertation a new generic X-level PFC Vienna using, in 5-level version, half transistors and drivers for identical input frequency and levels. At the cost of a slight increase of losses and density losses, this topology appears very attractive for the future. A preliminary lab. set-up and test were also realized and presented at the end of the thesis.
|
3 |
Évaluation de dispositifs système-sur-puce pour des applications de type simulateurs temps réel embarqués de systèmes électriques / Evaluation of system-on-chip devices for embedded real-time simulators of electrical systemsTormo Borreda, Daniel 11 July 2018 (has links)
L’objectif de ce travail de Thèse est d’évaluer les capacités de composants numérique de type Système-sur-Puce (SoC en anglais) pour l’implantation de Simulateurs Temps Réel Embarqués (ERTS en anglais) de systèmes électromécaniques et d’électronique de puissance. En effet, l’utilisation de ces simulateurs n’est pas seulement limitée aux validations matériel dans la boucle (en anglais Hardware-in-the-Loop ou HIL) du système mais doivent également être embarqués avec le contrôleur afin d’assurer plusieurs fonctionnalités additionnelles comme l'observation, l'estimation, commande sans capteur (ou sensorless), le diagnostic ou la surveillance de la santé, commande tolérante aux défauts, etc.La réalisation de ces simulateurs doit néanmoins considérer plusieurs contraintes à plusieurs niveaux de développement : durant la modélisation de la partie du système à simuler en temps-réel, durant la réalisation numérique et enfin durant l’implantation sur le composant numérique utilisé. Ainsi, le travail réalisé durant cette Thèse s’est focalisé sur ce dernier niveau et l’objectif était d’évaluer les capacités temps/ressources des composants de type SoC pour l’implantation de modules ERTS. Ce type de plateformes intègrent dans un même composant de puissants processeurs, un circuit logique programmable (de type Field-Programmable Gate Array ou FPGA), et d’autres périphériques, ce qui offre plusieurs opportunités d’implantation.Afin de pallier les limitations liées au codage VHDL de la partie FPGA, il existe des outils High-Level Synthesis (HLS) qui permettent de programmer ces dispositifs en utilisant des langages à haut niveau d'abstraction comme C, C++ ou SystemC. De plus, en incluant des directives et contraintes au code source, ces outils peuvent produire des implémentations matérielles différentes (architecture totalement combinatoire, « pipeline », architecture parallélisées ou factorisées, arranger les données et leurs formats pour une meilleure utilisation des ressources de mémoire, etc.).Dans le but d’évaluer ces différentes implantations, deux cas d’études ont été choisis : le premier se compose d’un Générateur Asynchrone à Double Alimentation (GADA) et le second d’un Convertisseur Modulaire Multiniveau (ou Modular Multi-level Converter - MMC). Vu que la GADA a une dynamique basse/moyenne (dynamiques électriques et mécaniques), deux versions d’implantations ont été évaluées : (i) une implantation full-software en utilisant seulement les processeurs ARM; et (ii) une implantation full-hardware en utilisant l’outil HLS pour programmer la partie FPGA. Ces deux versions ont été évaluées avec différentes optimisations du compilateur et trois formats de données: 64/32-bit en virgule flottante, et 32-bit en virgule flottante. L’approche mixe software/hardware a également été évaluée à travers la caractérisation des transferts de données entre le processeur et l’IP ERTS implantée dans la partie FPGA. Quant au convertisseur MMC, sa complexité et sa forte dynamique (dynamique de commutation) impose une implantation exclusivement full-hardware. Celle-ci a également été réalisée à base d’outils HLS.Enfin pour la validation expérimentale de ce travail de Thèse, une maquette à base de convertisseur MMC a été construite dans le but de comparer des mesures du système réel avec les résultats fournis par l’IP ERTS. / This Doctoral Thesis is a detailed study of how suitable System-on-Chip (SoC) devices are for implementing Embedded Real-Time Simulators (ERTS) of electromechanical and power electronic systems. This emerging class of Real-Time Simulators (RTS) are not only expected for Hardware-in-the-Loop (HIL) validations of systems; but they also have to be embedded within the controller to play several roles like observers, parameter estimation, diagnostic, health monitoring, fault-tolerant and sensorless control, etc.The design of these Intellectual Properties (IP) must rigorously consider a set of constraints at different development stages: (i) during the modeling of the system to be real-time simulated; (ii) during the digital realization of the IP; and also (iii) during its final implementation in the digital platform. Thus, the conducted work of this Thesis focuses specially on this last stage and its aim is to evaluate the time/resource performances of recent SoC devices and study how suitable they are for implementing ERTSs. These kind of digital platforms combine powerful general purpose processors, a Field-Programmable Gate Array (FPGA) and other peripherals which make them very convenient for controlling and monitoring a complete system.One of the limitations of these devices is that control engineers are not particularly familiarized with FPGA programming, which needs extensive expertise in order to code these highly sophisticated algorithms using Hardware Description Languages (HDL). Notwithstanding, there exist High-Level Synthesis (HLS) tools which allow to program these devices using more generic programming languages such as C, C++ or SystemC. Moreover, by inserting directives and constraints to the source code, these tools can produce different hardware implementations (e.g. full-combinatorial design, pipelined design, parallel or factorized design, partition or arrange data for a better utilisation of memory resources, etc.).This dissertation is based on the implementation of two representative applications that are well known in our laboratory: a Doubly-fed Induction Generator (DFIG) commonly used as wind turbines; and a Modular Multi-level Converter (MMC) that can be arranged in different configurations and utilized for many different energy conversion purposes. Since the DFIG has low/medium system dynamics (electrical and mechanical ones), both a full-software implementation using solely the ARM processor and a full-hardware implementation using HLS to program the FPGA will be evaluated with different design optimizations and data formats (64/32-bit floating-point and 32-bit fixed-point). Moreover, it will also be investigated whether a system of these characteristics is interesting to be run as a hardware accelerator. Different data transfer options between the Processor System (PS) and the Programmable Logic (PL) have been studied as well for this matter. Conversely, because of its harsh dynamics (switching dynamics), the MMC will be implemented only with a full-hardware approach using HLS tools, as well.For the experimental validation of this Thesis work, a complete MMC test bench has been built from scratch in order to compare the real-world results with its SoC ERTS implementation.
|
4 |
Flexibility in MLVR-VSC back-to-back linkTan, Jiak-San January 2006 (has links)
This thesis describes the flexible voltage control of a multi-level-voltage-reinjection voltage source converter. The main purposes are to achieve reactive power generation flexibility when applied for HVdc transmission systems, reduce dynamic voltage balancing for direct series connected switches and an improvement of high power converter efficiency and reliability. Waveform shapes and the impact on ac harmonics caused by the modulation process are studied in detail. A configuration is proposed embracing concepts of multi level, soft-switching and harmonic cancellation. For the configuration, the firing sequence, waveform analysis, steady-state and dynamic performances and close-loop control strategies are presented. In order not to severely compromise the original advantages of the converter, the modulated waveforms are proposed based on the restrictions imposed mathematically by the harmonic cancellation concept and practically by the synthesis circuit complexity and high switching losses. The harmonic impact on the ac power system prompted by the modulation process is studied from idealistic and practical aspects. The circuit topology being proposed in this thesis is developed from a 12-pulse bridge and a converter used classically for inverting power from separated dc sources. Switching functions are deduced and current paths through the converter are analysed. Safe and steady-state operating regions of the converter are studied in phasor diagrams to facilitate the design of simple controllers for active power transfer and reactive power generations. An investigation into the application of this topology to the back-to-back VSC HVdc interconnection is preformed via EMTDC simulations.
|
5 |
Untersuchung des Modularen Mehrpunktstromrichters M2C für MittelspannungsanwendungenRohner, Steffen 07 June 2011 (has links) (PDF)
Die vorliegende Arbeit behandelt den Modularen Mehrpunktstromrichter M2C, der eine aufstrebende Mehrpunktstromrichtertopologie im Mittelspannungs- und Hochspannungsbereich ist. Die modulare Struktur des Stromrichters enthält in einem Stromrichterzweig eine Reihenschaltung aus identischen Submodulen (Zellen) und einer Spule. Der gesamte Stromrichter ist aus sechs Zweigen aufgebaut. Somit hängt die Anzahl der Spannungsstufen in den Leiter-Leiter-Spannungen von der zunächst beliebigen Anzahl der Submodule ab.
Zur Untersuchung dieser komplexen Stromrichtertopologie werden zwei Simulationsmodelle hergeleitet: das kontinuierliche Modell und das diskrete Modell. Dafür wird das elektrische Schaltbild durch ein gewöhnliches Differenzialgleichungssystem beschrieben, wobei die Schaltzustände der Leistungshalbleiter durch sogenannte Schaltfunktionen abgebildet werden. Das kontinuierliche Modell verwendet Schaltfunktionen, die Werte in einem kontinuierlichen Intervall annehmen können. Bei Vorgabe der Zweigströme und Sternpunktspannung können die Lösungen der anderen Systemgrößen analytisch berechnet werden. Für den allgemeinen Fall ist dies numerisch möglich. Im Gegensatz dazu verwendet das diskrete Modell diskrete Schaltfunktionen. Es wird durch numerische Integrationsverfahren mit dem Schaltungssimulator MATLAB/Plecs simuliert.
Eine spezielle Eigenschaft dieses Stromrichters sind seine inneren, an den Ein- und Ausgangsklemmen nicht messbaren Ströme: die sogenannten Kreisströme. Diese Stromanteile werden erstmalig mathematisch im Zeitbereich definiert und die Harmonischen hergeleitet, die sich für einen symmetrischen Betrieb des Stromrichters ergeben. Für das diskrete Modell wird eine Zweigstromregelung implementiert. Die Anfangswerte der Spulen und Kondensatoren werden durch die analytischen Gleichungen des kontinuierlichen Modells so berechnet, dass sich der eingeschwungene Zustand ergibt. Der M2C besitzt keinen großen, sondern viele verteilte Energiespeicher: die Submodulkondensatoren. Die gespeicherte Energie sollte symmetrisch verteilt sein. Dafür werden drei Möglichkeiten der Energieänderung hergeleitet und deren Effektivität gezeigt. Eine andere Untersuchung betrifft die Stromaufteilung innerhalb der Submodule auf den jeweils oberen und unteren Leistungshalbleiter. Dabei wird die Stromaufteilung für verschiedene Phasenwinkel und Kreisströme gezeigt. Der Einfluss der schwankenden Kondensatorspannungen auf die Leiter-Leiter-Spannungen sowie die Anzahl der Spannungsstufen in den Leiter-Leiter-Spannungen werden mit dem diskreten Modell untersucht.
Die Genauigkeit der Simulationsmodelle wird mit Hilfe eines Prototyps des M2Cs überprüft, der von der Fa. Siemens entwickelt wurde. Es werden charakteristische Strom- und Spannungsverläufe gemessen und den simulierten Verläufen der beiden Simulationsmodelle gegenübergestellt.
Die Auslegung des Leistungsteils gliedert sich in die Auslegung der Submodulkondensatoren und die der Leistungshalbleiter. Zuerst wird die Kapazität der Submodulkondensatoren auf der Grundlage von drei verschiedenen Kondensatorspezifikationen mit Hilfe eines iterativen Algorithmus minimiert. Dies wird sowohl für kreisstromfreie als auch für optimierte kreisstrombehaftete Betriebsweisen mit dem kontinuierlichen Modell durchgeführt. Im nächsten Schritt werden die Leistungshalbleiter mit dem diskreten Modell dimensioniert. Dafür wird ein Stromfaktor definiert, der eine ideale Parallelschaltung von mehreren Leistungshalbleitern beschreibt. Die Verluste, die Verlustverteilung sowie die Sperrschichttemperaturen in den Leistungshalbleitern für verschiedene Phasenwinkel zeigen das Verhalten des Stromrichters in verschiedenen Arbeitspunkten. / This thesis deals with the Modular Multilevel Converter M2C, an emerging and highly attractive multilevel converter topology for medium and high voltage applications. One of the most significant benefits of the M2C is its modular structure - the converter is composed of six converter arms, where each arm consists of a series connection of identical submodules (cells) and an inductor. Thus, the number of distinct voltage levels available for the line-to-line voltages is proportional to the number of submodules, which is in principle arbitrary.
For the investigation of this complex converter topology, two simulation models - a continuous model and a discrete model - are derived. For this purpose, the electrical circuit is described by a system of ordinary differential equations where the switching states of the power semiconductors are represented by the so-called switching functions. The continuous model results from the analytical solution of the differential equations with a continuous interpretation of the switching functions. In contrast, the discrete model uses discrete switching functions and is computed using numeric integration methods with MATLAB/Plecs.
One aspect of particular significance with the M2C is the topic of inner currents: the so-called circulating currents. In this thesis, these current components are defined mathematically in the time domain for the first time and the harmonics of the circulating currents for symmetrical operation of the converter are derived. For the discrete model, closed-loop control of the arm currents is implemented. Initial values for the inductors and capacitors are derived using the analytical equations of the continuous model. The M2C has several distributed energy storage elements: the submodule capacitors. The stored energy must be distributed evenly amongst these capacitors. To achieve this, three methods of energy distribution are presented. Another focus of this investigation is the current sharing between the upper and lower power semiconductor within the submodules. For different load phase angles and circulating currents, the current distribution is depicted. The influence of the floating capacitor voltages on the line-to-line voltages as well as the of number of discrete voltage levels in the line-to-line voltages are investigated with the discrete model.
The accuracy of the simulation models is verified by experimentation with a prototype of the M2C from the company Siemens. The experimental results are compared with simulation results from the two simulation models.
The dimensioning of the power components of the elecrical circuit is divided into two parts: the first for the submodule capacitors and the second for the power semiconductors. Initially, the capacitance of the submodule capacitors are minimized by an iterative algorithm on the basis of three different capacitor specifications. This computation is done using the continuous converter model for converter operation neglecting circulating currents and with optimized circulating currents. In the next step, the power semiconductors are dimensioned using the discrete model and assuming a defined current factor, which describes the ideal parallel connection of several semiconductors. The losses, the loss distribution, and the junction temperatures in the power semiconductors for different load phase angles describe the behavior of the converter for different operating points.
|
6 |
Untersuchung des Modularen Mehrpunktstromrichters M2C für MittelspannungsanwendungenRohner, Steffen 25 February 2011 (has links)
Die vorliegende Arbeit behandelt den Modularen Mehrpunktstromrichter M2C, der eine aufstrebende Mehrpunktstromrichtertopologie im Mittelspannungs- und Hochspannungsbereich ist. Die modulare Struktur des Stromrichters enthält in einem Stromrichterzweig eine Reihenschaltung aus identischen Submodulen (Zellen) und einer Spule. Der gesamte Stromrichter ist aus sechs Zweigen aufgebaut. Somit hängt die Anzahl der Spannungsstufen in den Leiter-Leiter-Spannungen von der zunächst beliebigen Anzahl der Submodule ab.
Zur Untersuchung dieser komplexen Stromrichtertopologie werden zwei Simulationsmodelle hergeleitet: das kontinuierliche Modell und das diskrete Modell. Dafür wird das elektrische Schaltbild durch ein gewöhnliches Differenzialgleichungssystem beschrieben, wobei die Schaltzustände der Leistungshalbleiter durch sogenannte Schaltfunktionen abgebildet werden. Das kontinuierliche Modell verwendet Schaltfunktionen, die Werte in einem kontinuierlichen Intervall annehmen können. Bei Vorgabe der Zweigströme und Sternpunktspannung können die Lösungen der anderen Systemgrößen analytisch berechnet werden. Für den allgemeinen Fall ist dies numerisch möglich. Im Gegensatz dazu verwendet das diskrete Modell diskrete Schaltfunktionen. Es wird durch numerische Integrationsverfahren mit dem Schaltungssimulator MATLAB/Plecs simuliert.
Eine spezielle Eigenschaft dieses Stromrichters sind seine inneren, an den Ein- und Ausgangsklemmen nicht messbaren Ströme: die sogenannten Kreisströme. Diese Stromanteile werden erstmalig mathematisch im Zeitbereich definiert und die Harmonischen hergeleitet, die sich für einen symmetrischen Betrieb des Stromrichters ergeben. Für das diskrete Modell wird eine Zweigstromregelung implementiert. Die Anfangswerte der Spulen und Kondensatoren werden durch die analytischen Gleichungen des kontinuierlichen Modells so berechnet, dass sich der eingeschwungene Zustand ergibt. Der M2C besitzt keinen großen, sondern viele verteilte Energiespeicher: die Submodulkondensatoren. Die gespeicherte Energie sollte symmetrisch verteilt sein. Dafür werden drei Möglichkeiten der Energieänderung hergeleitet und deren Effektivität gezeigt. Eine andere Untersuchung betrifft die Stromaufteilung innerhalb der Submodule auf den jeweils oberen und unteren Leistungshalbleiter. Dabei wird die Stromaufteilung für verschiedene Phasenwinkel und Kreisströme gezeigt. Der Einfluss der schwankenden Kondensatorspannungen auf die Leiter-Leiter-Spannungen sowie die Anzahl der Spannungsstufen in den Leiter-Leiter-Spannungen werden mit dem diskreten Modell untersucht.
Die Genauigkeit der Simulationsmodelle wird mit Hilfe eines Prototyps des M2Cs überprüft, der von der Fa. Siemens entwickelt wurde. Es werden charakteristische Strom- und Spannungsverläufe gemessen und den simulierten Verläufen der beiden Simulationsmodelle gegenübergestellt.
Die Auslegung des Leistungsteils gliedert sich in die Auslegung der Submodulkondensatoren und die der Leistungshalbleiter. Zuerst wird die Kapazität der Submodulkondensatoren auf der Grundlage von drei verschiedenen Kondensatorspezifikationen mit Hilfe eines iterativen Algorithmus minimiert. Dies wird sowohl für kreisstromfreie als auch für optimierte kreisstrombehaftete Betriebsweisen mit dem kontinuierlichen Modell durchgeführt. Im nächsten Schritt werden die Leistungshalbleiter mit dem diskreten Modell dimensioniert. Dafür wird ein Stromfaktor definiert, der eine ideale Parallelschaltung von mehreren Leistungshalbleitern beschreibt. Die Verluste, die Verlustverteilung sowie die Sperrschichttemperaturen in den Leistungshalbleitern für verschiedene Phasenwinkel zeigen das Verhalten des Stromrichters in verschiedenen Arbeitspunkten.:Kurzbeschreibung i
Abstract iii
Danksagung v
Abbildungsverzeichnis xi
Tabellenverzeichnis xvii
Abkürzungsverzeichnis xix
0 Einleitung 1
1 Stand der Technik bei Mittelspannungsstromrichtern 3
1.1 Neutral-Point-Clamped Voltage Source Converter . . . . . . . . . . . . . . 5
1.2 Cascaded H-Bridge Voltage Source Converter . . . . . . . . . . . . . . . . 8
1.3 Flying Capacitor Voltage Source Converter . . . . . . . . . . . . . . . . . 10
2 Modularer Mehrpunktstromrichter 13
2.1 Aufbau . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
2.2 Prinzipielle Funktionsweise . . . . . . . . . . . . . . . . . . . . . . . . . . 15
2.2.1 Spannungserzeugung durch die Submodule . . . . . . . . . . . . . 15
2.2.2 Symmetrierung der Kondensatorspannungen . . . . . . . . . . . . 16
2.2.3 Kreisströme . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
2.3 Stand der Technik . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
2.4 Strukturelle Eigenschaften . . . . . . . . . . . . . . . . . . . . . . . . . . 20
2.4.1 Vorteile . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
2.4.2 Nachteile . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
2.5 Motivation der Dissertation . . . . . . . . . . . . . . . . . . . . . . . . . . 22
3 Modellierung des Modularen Mehrpunktstromrichters 25
3.1 Verlust- und Sperrschichttemperaturberechnung von IGBT-Modulen . . . . 25
3.1.1 Stromfaktor . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
3.1.2 Verlustberechnung . . . . . . . . . . . . . . . . . . . . . . . . . . 26
3.1.2.1 Durchlassverluste . . . . . . . . . . . . . . . . . . . . . 27
3.1.2.2 Schaltverluste . . . . . . . . . . . . . . . . . . . . . . . 28
3.1.3 Thermisches Ersatzschaltbild . . . . . . . . . . . . . . . . . . . . . 30
3.2 Modellierung eines Antriebs mit Modularem Mehrpunktstromrichter . . . . 31
3.2.1 Schaltungsmodell mit einem Submodul pro Zweig . . . . . . . . . 31
3.2.2 Differenzialgleichungssystem für das Schaltungsmodell mit einem
Submodul pro Zweig . . . . . . . . . . . . . . . . . . . . . . . . . 33
3.2.3 Das diskrete Modell . . . . . . . . . . . . . . . . . . . . . . . . . 36
3.2.4 Das kontinuierliche Modell . . . . . . . . . . . . . . . . . . . . . . 37
4 Analyse und Simulation des Modularen Mehrpunktstromrichters 43
4.1 Kreisströme . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
4.1.1 Definition der Kreisströme . . . . . . . . . . . . . . . . . . . . . . 44
4.1.2 Harmonische der Kreisströme für den symmetrischen Betrieb . . . 45
4.2 Verfahren zur Erzeugung der Schaltsignale des diskreten Modells . . . . . . 49
4.3 Annahmen für die Simulation . . . . . . . . . . . . . . . . . . . . . . . . . 54
4.3.1 Daten des exemplarischen Simulationsmodells . . . . . . . . . . . 54
4.3.2 Anfangswertbestimmung . . . . . . . . . . . . . . . . . . . . . . . 56
4.3.2.1 Spulenströme . . . . . . . . . . . . . . . . . . . . . . . 56
4.3.2.2 Kondensatorspannungen . . . . . . . . . . . . . . . . . . 58
4.4 Analyse der Simulationsergebnisse . . . . . . . . . . . . . . . . . . . . . . 61
4.4.1 Verläufe charakteristischer Stromrichtergrößen . . . . . . . . . . . 61
4.4.2 Vergleich des kontinuierlichen und des diskreten Modells . . . . . . 69
4.4.3 Möglichkeiten der Verschiebung der gespeicherten Energie der Submodulkondensatoren
. . . . . . . . . . . . . . . . . . . . . . . . . 78
4.4.3.1 Änderung der gespeicherten Energie einer Stromrichterphase
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
4.4.3.2 Verschiebung der gespeicherten Energie innerhalb einer
Stromrichterphase . . . . . . . . . . . . . . . . . . . . . 86
4.4.3.3 Änderung der gespeicherten Energien unter Verwendung
der Sternpunktspannung . . . . . . . . . . . . . . . . . . 94
4.4.4 Stromaufteilung innerhalb der Submodule . . . . . . . . . . . . . . 95
4.4.5 Einfluss der schwankenden Kondensatorspannungen auf die Leiter-
Leiter-Spannungen . . . . . . . . . . . . . . . . . . . . . . . . . . 102
5 Messtechnische Überprüfung der Simulationsmodelle 109
5.1 Versuchsaufbau . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
5.2 Messergebnisse . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
5.2.1 Modularer Mehrpunktstromrichter mit dreiphasiger induktiver Last 112
5.2.2 Modularer Mehrpunktstromrichter mit Maschinenlast . . . . . . . . 123
6 Auslegung des Leistungsteils 133
6.1 Kondensatorspezifikation . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
6.2 Iterativer Algorithmus zur Bestimmung der minimalen Submodulkapazität . 135
6.3 Kreisstromfreier Betrieb . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
6.3.1 Auslegung der Submodulkondensatoren . . . . . . . . . . . . . . . 136
6.3.1.1 Vorgehensweise . . . . . . . . . . . . . . . . . . . . . . 136
6.3.1.2 Ergebnisse . . . . . . . . . . . . . . . . . . . . . . . . . 140
6.3.2 Auslegung der Leistungshalbleiter . . . . . . . . . . . . . . . . . . 143
6.3.2.1 Leistungshalbleiteraufwand . . . . . . . . . . . . . . . . 143
6.3.2.2 Verlustverteilung . . . . . . . . . . . . . . . . . . . . . . 145
6.4 Betrieb mit optimierten Kreisströmen . . . . . . . . . . . . . . . . . . . . 148
6.4.1 Auslegung der Submodulkondensatoren . . . . . . . . . . . . . . . 148
6.4.1.1 Algorithmus . . . . . . . . . . . . . . . . . . . . . . . . 148
6.4.1.2 Ergebnisse . . . . . . . . . . . . . . . . . . . . . . . . . 151
6.4.2 Auslegung der Leistungshalbleiter . . . . . . . . . . . . . . . . . . 157
6.4.2.1 Leistungshalbleiteraufwand . . . . . . . . . . . . . . . . 157
6.4.2.2 Verlustverteilung . . . . . . . . . . . . . . . . . . . . . . 159
7 Zusammenfassung der Dissertation 163
Literaturverzeichnis 169 / This thesis deals with the Modular Multilevel Converter M2C, an emerging and highly attractive multilevel converter topology for medium and high voltage applications. One of the most significant benefits of the M2C is its modular structure - the converter is composed of six converter arms, where each arm consists of a series connection of identical submodules (cells) and an inductor. Thus, the number of distinct voltage levels available for the line-to-line voltages is proportional to the number of submodules, which is in principle arbitrary.
For the investigation of this complex converter topology, two simulation models - a continuous model and a discrete model - are derived. For this purpose, the electrical circuit is described by a system of ordinary differential equations where the switching states of the power semiconductors are represented by the so-called switching functions. The continuous model results from the analytical solution of the differential equations with a continuous interpretation of the switching functions. In contrast, the discrete model uses discrete switching functions and is computed using numeric integration methods with MATLAB/Plecs.
One aspect of particular significance with the M2C is the topic of inner currents: the so-called circulating currents. In this thesis, these current components are defined mathematically in the time domain for the first time and the harmonics of the circulating currents for symmetrical operation of the converter are derived. For the discrete model, closed-loop control of the arm currents is implemented. Initial values for the inductors and capacitors are derived using the analytical equations of the continuous model. The M2C has several distributed energy storage elements: the submodule capacitors. The stored energy must be distributed evenly amongst these capacitors. To achieve this, three methods of energy distribution are presented. Another focus of this investigation is the current sharing between the upper and lower power semiconductor within the submodules. For different load phase angles and circulating currents, the current distribution is depicted. The influence of the floating capacitor voltages on the line-to-line voltages as well as the of number of discrete voltage levels in the line-to-line voltages are investigated with the discrete model.
The accuracy of the simulation models is verified by experimentation with a prototype of the M2C from the company Siemens. The experimental results are compared with simulation results from the two simulation models.
The dimensioning of the power components of the elecrical circuit is divided into two parts: the first for the submodule capacitors and the second for the power semiconductors. Initially, the capacitance of the submodule capacitors are minimized by an iterative algorithm on the basis of three different capacitor specifications. This computation is done using the continuous converter model for converter operation neglecting circulating currents and with optimized circulating currents. In the next step, the power semiconductors are dimensioned using the discrete model and assuming a defined current factor, which describes the ideal parallel connection of several semiconductors. The losses, the loss distribution, and the junction temperatures in the power semiconductors for different load phase angles describe the behavior of the converter for different operating points.:Kurzbeschreibung i
Abstract iii
Danksagung v
Abbildungsverzeichnis xi
Tabellenverzeichnis xvii
Abkürzungsverzeichnis xix
0 Einleitung 1
1 Stand der Technik bei Mittelspannungsstromrichtern 3
1.1 Neutral-Point-Clamped Voltage Source Converter . . . . . . . . . . . . . . 5
1.2 Cascaded H-Bridge Voltage Source Converter . . . . . . . . . . . . . . . . 8
1.3 Flying Capacitor Voltage Source Converter . . . . . . . . . . . . . . . . . 10
2 Modularer Mehrpunktstromrichter 13
2.1 Aufbau . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
2.2 Prinzipielle Funktionsweise . . . . . . . . . . . . . . . . . . . . . . . . . . 15
2.2.1 Spannungserzeugung durch die Submodule . . . . . . . . . . . . . 15
2.2.2 Symmetrierung der Kondensatorspannungen . . . . . . . . . . . . 16
2.2.3 Kreisströme . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
2.3 Stand der Technik . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
2.4 Strukturelle Eigenschaften . . . . . . . . . . . . . . . . . . . . . . . . . . 20
2.4.1 Vorteile . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
2.4.2 Nachteile . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
2.5 Motivation der Dissertation . . . . . . . . . . . . . . . . . . . . . . . . . . 22
3 Modellierung des Modularen Mehrpunktstromrichters 25
3.1 Verlust- und Sperrschichttemperaturberechnung von IGBT-Modulen . . . . 25
3.1.1 Stromfaktor . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
3.1.2 Verlustberechnung . . . . . . . . . . . . . . . . . . . . . . . . . . 26
3.1.2.1 Durchlassverluste . . . . . . . . . . . . . . . . . . . . . 27
3.1.2.2 Schaltverluste . . . . . . . . . . . . . . . . . . . . . . . 28
3.1.3 Thermisches Ersatzschaltbild . . . . . . . . . . . . . . . . . . . . . 30
3.2 Modellierung eines Antriebs mit Modularem Mehrpunktstromrichter . . . . 31
3.2.1 Schaltungsmodell mit einem Submodul pro Zweig . . . . . . . . . 31
3.2.2 Differenzialgleichungssystem für das Schaltungsmodell mit einem
Submodul pro Zweig . . . . . . . . . . . . . . . . . . . . . . . . . 33
3.2.3 Das diskrete Modell . . . . . . . . . . . . . . . . . . . . . . . . . 36
3.2.4 Das kontinuierliche Modell . . . . . . . . . . . . . . . . . . . . . . 37
4 Analyse und Simulation des Modularen Mehrpunktstromrichters 43
4.1 Kreisströme . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
4.1.1 Definition der Kreisströme . . . . . . . . . . . . . . . . . . . . . . 44
4.1.2 Harmonische der Kreisströme für den symmetrischen Betrieb . . . 45
4.2 Verfahren zur Erzeugung der Schaltsignale des diskreten Modells . . . . . . 49
4.3 Annahmen für die Simulation . . . . . . . . . . . . . . . . . . . . . . . . . 54
4.3.1 Daten des exemplarischen Simulationsmodells . . . . . . . . . . . 54
4.3.2 Anfangswertbestimmung . . . . . . . . . . . . . . . . . . . . . . . 56
4.3.2.1 Spulenströme . . . . . . . . . . . . . . . . . . . . . . . 56
4.3.2.2 Kondensatorspannungen . . . . . . . . . . . . . . . . . . 58
4.4 Analyse der Simulationsergebnisse . . . . . . . . . . . . . . . . . . . . . . 61
4.4.1 Verläufe charakteristischer Stromrichtergrößen . . . . . . . . . . . 61
4.4.2 Vergleich des kontinuierlichen und des diskreten Modells . . . . . . 69
4.4.3 Möglichkeiten der Verschiebung der gespeicherten Energie der Submodulkondensatoren
. . . . . . . . . . . . . . . . . . . . . . . . . 78
4.4.3.1 Änderung der gespeicherten Energie einer Stromrichterphase
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
4.4.3.2 Verschiebung der gespeicherten Energie innerhalb einer
Stromrichterphase . . . . . . . . . . . . . . . . . . . . . 86
4.4.3.3 Änderung der gespeicherten Energien unter Verwendung
der Sternpunktspannung . . . . . . . . . . . . . . . . . . 94
4.4.4 Stromaufteilung innerhalb der Submodule . . . . . . . . . . . . . . 95
4.4.5 Einfluss der schwankenden Kondensatorspannungen auf die Leiter-
Leiter-Spannungen . . . . . . . . . . . . . . . . . . . . . . . . . . 102
5 Messtechnische Überprüfung der Simulationsmodelle 109
5.1 Versuchsaufbau . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
5.2 Messergebnisse . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
5.2.1 Modularer Mehrpunktstromrichter mit dreiphasiger induktiver Last 112
5.2.2 Modularer Mehrpunktstromrichter mit Maschinenlast . . . . . . . . 123
6 Auslegung des Leistungsteils 133
6.1 Kondensatorspezifikation . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
6.2 Iterativer Algorithmus zur Bestimmung der minimalen Submodulkapazität . 135
6.3 Kreisstromfreier Betrieb . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
6.3.1 Auslegung der Submodulkondensatoren . . . . . . . . . . . . . . . 136
6.3.1.1 Vorgehensweise . . . . . . . . . . . . . . . . . . . . . . 136
6.3.1.2 Ergebnisse . . . . . . . . . . . . . . . . . . . . . . . . . 140
6.3.2 Auslegung der Leistungshalbleiter . . . . . . . . . . . . . . . . . . 143
6.3.2.1 Leistungshalbleiteraufwand . . . . . . . . . . . . . . . . 143
6.3.2.2 Verlustverteilung . . . . . . . . . . . . . . . . . . . . . . 145
6.4 Betrieb mit optimierten Kreisströmen . . . . . . . . . . . . . . . . . . . . 148
6.4.1 Auslegung der Submodulkondensatoren . . . . . . . . . . . . . . . 148
6.4.1.1 Algorithmus . . . . . . . . . . . . . . . . . . . . . . . . 148
6.4.1.2 Ergebnisse . . . . . . . . . . . . . . . . . . . . . . . . . 151
6.4.2 Auslegung der Leistungshalbleiter . . . . . . . . . . . . . . . . . . 157
6.4.2.1 Leistungshalbleiteraufwand . . . . . . . . . . . . . . . . 157
6.4.2.2 Verlustverteilung . . . . . . . . . . . . . . . . . . . . . . 159
7 Zusammenfassung der Dissertation 163
Literaturverzeichnis 169
|
Page generated in 0.1029 seconds