Spelling suggestions: "subject:"arranjos"" "subject:"árranjos""
351 |
A luta da casa: arranjos econômicos e redes de proteção em famílias pobres urbanasPRADO, Antonia Ieda de Souza January 2010 (has links)
PRADO, Antonia Ieda de Souza. A luta da casa: arranjos econômicos e redes de proteção em famílias pobres urbanas. 2010. 273f. Tese (Doutorado em Sociologia) – Universidade Federal do Ceará, Departamento de Ciências Sociais, Programa de Pós-Graduação em Sociologia, Fortaleza-CE, 2010. / Submitted by nazareno mesquita (nazagon36@yahoo.com.br) on 2011-11-28T17:20:17Z
No. of bitstreams: 1
2010_tese_ AIde.S.Prado.pdf: 7424706 bytes, checksum: 5e04185e86d85facee4b3253c0f2e5f5 (MD5) / Approved for entry into archive by Maria Josineide Góis(josineide@ufc.br) on 2011-11-29T11:46:03Z (GMT) No. of bitstreams: 1
2010_tese_ AIde.S.Prado.pdf: 7424706 bytes, checksum: 5e04185e86d85facee4b3253c0f2e5f5 (MD5) / Made available in DSpace on 2011-11-29T11:46:03Z (GMT). No. of bitstreams: 1
2010_tese_ AIde.S.Prado.pdf: 7424706 bytes, checksum: 5e04185e86d85facee4b3253c0f2e5f5 (MD5)
Previous issue date: 2010 / This study analysis the way of living of families who live in the urban poor places of
Fortaleza, especially, Pirambu, from the year 2006 to 2009. They are protection nets based on the empiric observation of the social organization of the “familiar net” and in the complexity of the relations in the context of the hard conditions of life and habitation. In this case, it is also considered the inefficacy of the state to provide habitation and security. These factors are associated to the difficult conditions of work market. This way the families create survival strategies. The home fight is the daily work involving, home tasks, cleaning, the food preparation, children cares. The word fight means also demands and reflections.‟ It translates the poor conditions. It represents the vision of the family and society that involve the conceptions of the domestic work and a real situation of responsibility and the purpose, especially women and their families. In the observation research in which the researcher takes part, I realized a case history. I observed four familiar nets. I realized an operationalism of the protection and economy as the condition of the survival possibility in the context of the extreme poverty. My analysis is based in the hypothesis of the solidarity in the” rural world”.
The comprehension is based on the symbol of the old person in order to understand the
family, before the migration to capital in the rural universe or in the interior cities of the state. My study is based on the action theory of Bourdieu (1996 to 2000) and the conception of poor family. (Sarti, 2005). The thesis concluded that family produce a protection strategy of survival in the where the family economy is estimated, not only in numbers but the estimation is based on living experiences. / Objetivo analisar o modo como as famílias moradoras de bairros pobres urbanos, especificamente, o bairro Pirambu no período de 2006 a 2009, constroem arranjos econômicos e redes de proteção, com base na constatação empírica da organização da “família em rede” e da complexidade dessas relações num contexto de parcas condições de vida e moradia; considerando também a ineficiência do Estado em prover habitação e seguridade, que, associadas à precariedade do mercado de trabalho, levam a família a criar estratégias de sobrevivência. A “luta da casa” é o trabalho cotidiano envolvendo os afazeres do lar, como a limpeza, o preparo dos alimentos e o cuidado dispensado às crianças. O termo “luta” também é sinônimo de ‘denúncias ou reflexões’, enfrentamento e traduz a condição de ser pobre, sendo assim representativo de uma visão de família e sociedade que transpõe concepções de trabalho doméstico e desvenda a real situação de responsabilidade e compromisso, principalmente das mulheres para com suas famílias. Na pesquisa de “observação direta”, realizei um “estudo de caso” com quatro redes de parentesco, analisando a operacionalização da proteção e da economia como condições de possibilidade para sobrevivência num contexto de extrema pobreza. Para esta análise, elenco a hipótese da influência de solidariedade do “mundo rural” apreendida [pelos idosos, pessoa de referência para análise na família] antes da migração para Capital, no universo rural ou em cidades do interior do Estado e elejo os conceitos da Teoria da Ação de Bourdieu (1996, 2000), e as concepções de família pobre de Sarti (2005). A tese chegou a conclusão de que a família produz um mecanismo de proteção numa rede de apoios, onde a economia familiar não se mede só em números, mas é expressa em vivências. / Le but est d’analiser la façon comme les familles habitantes dans des quartiers pauvres urbains, particulièrement, dans le quartier Pirambu, dans la période de 2006 à 2009, construisent des moyens économiques et des réseaux de protection, basé sur la constatation empirique de l’organisation de la « famille en réseau » et de la complexité de ces relations dans un contexte de conditions limitées de vie et de logement ; en considérant aussi l’inefficacité de l’État d’approvisionner habitation et sécurité, qui associées au manque du marché de travail, mènent la famille a créer des stratégies de survivance. La « lutte de la maison » est le travail quotidien qui englobent les tâches ménagères, comme le ménage, la préparation des nourritures et l’attention dispensés aux enfants. Le terme « lutte » est aussi synonyme de ‘dénonciation ou réflexions’, affrontement et traduit la condition d’être pauvre, donc représentatif d’une vision de famille et société qui dépasse des conceptions de travaux domestiques et montre la réelle situation de responsabilité et engagement, surtout des femmes avec leurs familles. Dans la recherche « d’observation direct », j’ai réalisé une « étude de cas »avec quatre réseaux de proches parents, en analisant l’operationalisation de la protection et de l’économie comme des conditions de possibilités pour la survie dans un contexte d’extrême pauvreté. Pour cette analyse, je liste l’hypothèse de l’influence de solidarité du « monde rural » saisie [par les âgés, personne de référence pour l’analyse dans la famille] avant la migration pour la Capitale, dans l’univers rural ou dans les villages à la campagne et j’élis les concepts de la Théorie de l’Action de Bourdieu ( 1996, 2000 ), et le conceptions de famille pauvre de Sarti (2005). La thèse conclut que la famille produit un mécanisme de protection dans un réseau de supports, où l’économie familiale ne se mésure pas qu’en chiffres, pourtant c’est exprimée sur des expériences.
|
352 |
Os novos espaços produtivos: relações sociais e vida econômica no Cariri Cearense / The new productive spaces - social relationships and economical life in the Cariri from CearáARAÚJO, Iara Maria de January 2006 (has links)
ARAÚJO,Iara Maria de. Os novos espaços produtivos: relações sociais e vida econômica no Cariri Cearense. 2006. 229f. Tese (Doutorado em Sociologia) – Universidade Federal do Ceará, Departamento de Ciências Sociais, Programa de Pós-Graduação em Sociologia, Fortaleza-CE, 2006. / Submitted by nazareno mesquita (nazagon36@yahoo.com.br) on 2011-11-29T12:51:11Z
No. of bitstreams: 1
2006_tese_IMDEA.pdf: 9881191 bytes, checksum: 9e22545916cbbde32706fae4fb67cf57 (MD5) / Approved for entry into archive by Maria Josineide Góis(josineide@ufc.br) on 2011-11-29T13:40:50Z (GMT) No. of bitstreams: 1
2006_tese_IMDEA.pdf: 9881191 bytes, checksum: 9e22545916cbbde32706fae4fb67cf57 (MD5) / Made available in DSpace on 2011-11-29T13:40:50Z (GMT). No. of bitstreams: 1
2006_tese_IMDEA.pdf: 9881191 bytes, checksum: 9e22545916cbbde32706fae4fb67cf57 (MD5)
Previous issue date: 2006 / This study evaluates how a “new productive space” was formed in the Cariri region in the hinterlands of the State do Ceara defined as a Local Productive Arrangement. In 1996 a huge industrial entrepreneur along with other investors installed themselves in the place. This enterprise is part of a political initiative directed towards industry as followed by several state governments that has been attracting industrial investments due to tax reductions and use of undeveloped local areas. Within the context of local productive arrangement here defined I tried to understand the effects of a new productive order as they mingle with the web of existing relations, and the implications and social processes that ensue from them. The afore-mentioned definition is based upon the argument that this new productive space is not the upshot of the investors’ invasion only. The Arrangement has characteristics of a production that shaped itself within a historical framework – not a brusque experience issuing from several relations that sprout from the interlacement of old local experience with new global influences. The winding course of social paths leads to unveiling the arrangement’s social build-up and perception of how the social relations among individuals and economic life interlace with the productive environment, mediating exchanges. This environment is characterized by local skills that have been incorporated to individuals as a result of a diffusion among them and their relatives. This practice created a clear social-productive environment in the area. I verified that the articulations established by local producers are decisive to the visibility and dynamics of the Arrangement, although the influx of outside investors was also an important factor due to the increase in production numbers and arrival of new technologies. Cultural and symbolic resources as well as forms of insertion in the new economy by means of expanding the circle of political, economic and social relations created the present productive process in the place. Changes occurred according to the engagement of forces that based themselves in change and permanence, tradition and modernization, preservation and reinvention. / Este estudo analisa a formação de um “novo espaço produtivo”, localizado na região do Cariri, no interior do estado do Ceará, definido como um arranjo produtivo local. No ano de 1996, uma grande unidade industrial, juntamente com outros setores da cadeia produtiva calçadista instalaram - se no local. Essa iniciativa fez parte da política industrial do programa de sucessivos governos do Estado do Ceará, que atrai empreendimentos industriais por meio de incentivos fiscais e aproveitamento de espaços regionais. Na definição do arranjo produtivo local aqui empreendida, buscou-se compreender como as influências da nova ordem produtiva se fundem nas teias de relações já estabelecidas, suas implicações e os processos sociais daí decorrentes. Referida definição se baseia na argumentação de que esse novo espaço produtivo não é o resultado da simples invasão de empresas. O arranjo tem marcas e características de uma produção constituída historicamente — e não de uma experiência brusca — decorrente de inúmeras tramas derivadas do entrelaçamento de antigas vivências locais com novas influências globais. O viés das redes sociais permitiu compreender a construção social do arranjo, perceber como as relações sociais entre os atores e a vida econômica se entrelaçam no ambiente produtivo, mediando as trocas. Este apresenta uma capacitação local incorporada nos indivíduos, fruto de uma difusão por meio de relações pessoais e familiares. Essa prática urdiu um ambiente sócio-produtivo que sustenta um conhecimento tácito no lugar. Observa-se que as articulações estabelecidas pelos produtores locais são decisivas para a visibilidade e dinamismo do arranjo, embora a entrada das empresas de fora tenha sido um fator importante pelo crescimento do número da produção e entrada de novas tecnologias. Os recursos culturais e simbólicos, assim como as formas encontradas de inserção na nova economia mediante a ampliação do círculo de relações no âmbito político, econômico e social, engendraram o processo produtivo atual no lugar. As mudanças ocorreram num jogo de forças fundadas em mudanças e permanências, nas tramas da tradição e da modernização, na imbricação da preservação e reinvenção.
|
353 |
Desenvolvimento e implementação de chips dedicados para um novo decodificador de códigos corretores de erros baseado em conjuntos de informaçãoFrança, Sibilla Batista da Luz 22 August 2013 (has links)
CAPES / Códigos corretores de erros estão presentes em quase todos os sistemas modernos de comunicação e armazenamento de dados. Erros durante essas operações são praticamente inevitáveis devido a ruído e interferências nos meios de comunicação e degradação dos meios de armazenamento. Quando um sistema exige alto desempenho, os correspondentes algoritmos (codificador e decodificador) são implementados em hardware. O projeto de pesquisa apresentado nesta tese, um chip dedicado para uma nova família de decodificadores baseados em conjuntos de informação, é parte de um amplo projeto que visa obter um decodificador com desempenho semelhante à decodificação de máxima verossimilhança (MLD), porém com hardware muito mais simples, demonstrando assim que o uso dessa técnica (decodificação por conjuntos de informação), até então proibitiva devido à complexidade do hardware, poderia tornar-se viável. Visando simplificar o hardware, o primeiro passo foi modificar o algoritmo original de Dorsch para reduzir o número de ciclos de clock necessários para decodificar uma mensagem. As principais modificações realizadas foram na redução de Gauss-Jordan e no número de palavras-código candidatas, consideravelmente reduzidas em relação ao algoritmo original de Dorsch. Este algoritmo modificado foi primeiramente implementado utilizando linguagem de descrição de hardware e avaliado em diferentes famílias de FPGAs, onde demonstrou-se o mesmo ser viável, mesmo para grandes códigos. O algoritmo foi implementado posteriormente em um chip dedicado (ASIC), utilizando tecnologia CMOS, a fim de completar a demonstração da viabilidade de sua implementação e uso efetivo. / Error-correcting codes are present in almost all modern data communications and data storage systems. Errors during these operations are practically inevitable because of noise and interference in communication channels and degradation of storage media. When topperformance is required, the corresponding algorithms (encoder and decoder) are implemented in hardware. The research project presented in this dissertation, a dedicated chip for a new family of decoders based on information sets, is part of a broad project targeting the development of a new decoder capable of achieving near maximum likelihood decoding (MLD) performance, however with a much simpler hardware, thus demonstrating that the use of this technique (decoding based on information sets), previously prohibitive due to the complexity of the hardware, could now be feasible. Aiming to simplify the hardware, the first step was to modify the original Dorsch algorithm to reduce the number of clock cycles needed to decode a message. The main modifications performed were in the Gauss Jordan elimination procedure and in the number of candidate codewords, which was highly reduced with respect to original Dorsch algorithm. This modified algorithm was first implemented using a hardware description language and evaluated in different FPGA families, where the viability was demonstrated. The algorithm was later implemented in a dedicated chip (ASIC) using CMOS technology in order to complete the demonstration of the feasibility of their implementation, and effective use.
|
354 |
Anemômetro ultrassônico unidimensional baseado em correlação cruzada / Unidimensional ultrasonic anemometer based in cross correlationSilva, Tiago Polizer da 05 May 2016 (has links)
Este trabalho descreve o desenvolvimento de um medidor de velocidade de vento aplicando técnicas da teoria de erros, como a correlação cruzada, bem como sensores de ultrassom. Ele pode ser utilizado em encanamentos, onde se busca obter a velocidade de fluídos, em estações climáticas, em aeroportos, no momento de se aplicar pesticidas assim como em fazendas eólicas, onde o conhecimento da velocidade do vento é necessário, dentre outras aplicações. O sistema desenvolvido é composto pela placa de desenvolvimento de0-nano, uma placa de circuito impresso (PCB) para aquisição de sinais e dois pares de sensores de ultrassom. A PCB também possui circuitos para excitação dos sensores de ultrassom bem como comunicação com o PC para armazenamento dos sinais amostrados. A teoria de erros foi discutida e os resultados do protótipo foram analisados utilizando métodos probabilísticos necessários para verificar a incerteza. Dentro da FPGA da placa de0-nano foi desenvolvido um sistema baseado no processador NIOS, o qual foi construído através da ferramenta QSYS. Além disso, blocos em VHDL foram desenvolvidos para interfaceamento do sistema com o PC. Um pequeno túnel de vento foi construído e um anemômetro de mão foi adquirido para validar o protótipo. Simulações foram realizadas no Microsoft Excel 2007 para comparar a correlação cruzada dada pelo protótipo e a teoria. É comum que DSPs e Microprocessadores estejam dentro de medidores de velocidade do vento, no entanto um sistema desenvolvido com FPGA aumenta a velocidade de processamento devido ao paralelismo. Blocos descritos em VHDL podem ser facilmente replicados dentro da FPGA e existe uma grande coleção de bibliotecas, literatura extensiva e exemplos de código para o NIOS. Com isso há um menor tempo de desenvolvimento de um protótipo/sistema e há facilidade de desenvolver um System on Chip (SoC) de sistemas baseados em FPGA, reduzindo os custos de um futuro produto comercial. / This work describes the development of one axis wind speed measurement equipment applying error theory techniques, as the cross correlation, and ultrasound sensors. It can be used in tubes, where fluid speed knowledge is needed, climate stations, airports, in the moment of applying pesticides and in wind farms, where wind speed knowledge is necessary. The built prototype is a connected set of a de0-nano development board, a signal acquisition printed circuit board and two pairs of ultrasound sensors. The PCB also has circuits for ultrasound sensors exciting and PC communications to store the sampled signals. The error theory was discussed and the prototype's results were developed using probabilistic methods needed to verify the uncertainty. Inside de0-nano board FPGA chip, a system based in NIOS processor was developed and built through QSYS tool. There are some blocks described in VHDL for PCB interfacing. A small wind tunnel was built and a hand anemometer was acquired to validate the proposed system. Simulations were done in Microsoft Excel 2007 to compare the cross correlation given by the prototype and the theory. It is common DSPs and microprocessors inside this type of equipments to measure wind speed, but a system developed with a FPGA increases the processing speed due to parallelism. Blocks described in VHDL can be easily replicated inside the FPGA and there is a large collection of libraries, extensive literature and code examples for NIOS. Thereby there are small system/prototype developing times and there is an easy development of a System on Chip (SOC) of FPGA based systems, reducing the costs for a future commercial product.
|
355 |
Modelagem e implementação de um sistema de processamento digital de sinais baseado em FPGA para geração de imagens por ultrassom usando Simulink / Modeling and implementation of a FPGA-based digital signal processing for ultrasound imaging using SimulinkFerreira, Breno Mendes 04 April 2017 (has links)
O ultrassom (US) é uma técnica bem consolidada que vem sendo amplamente utilizada para teste, caracterização e visualização de estruturas internas de materiais biológicos e não biológicos. Na Universidade Tecnológica Federal do Paraná, o grupo de pesquisa do US desenvolveu o sistema ULTRA-ORS que, apesar de adequado para pesquisa relacionada à excitação e recepção multicanal, possui tempo de computação muito elevado, devido a processamento em computador pessoal. Este trabalho apresenta a modelagem, implementação e validação de um sistema de processamento digital de sinais baseado em dispositivo FPGA (Field-Programmable Gate Array) de alto desempenho para reconstrução de imagens por US através da técnica beamforming. O software Simulink e a ferramenta DSP Builder foram empregados para simulação e transformação dos seguintes modelos em linguagem de descrição de hardware: filtro digital FIR (Finite Impulse Response), filtro de interpolação CIC (Cascaded Integrator-Comb), atraso variável, apodização, somatório coerente, decimação, demodulação com detecção de envoltória e compressão logarítmica. Após validação no Simulink, o projeto foi sintetizado para uma FPGA Stratix IV e implementado na placa Terasic DE4-230. A ferramenta SignalTap II do software Quartus II foi utilizada para aquisição dos sinais processados pela FPGA. Para avaliação gráfica e quantitativa da acurácia deste método, foram empregados dados brutos reais de US, adquiridos do ULTRA-ORS com frequência de amostragem de 40 MHz e resolução de 12 bits, e a função de custo da raiz quadrada do erro quadrático médio normalizado (NRMSE) em comparação com as mesmas funções implementadas através de scripts no Matlab. Como resultado principal do modelamento, além das respostas individuais de cada bloco implementado, são apresentadas as comparações entre as imagens reconstruídas pelo ULTRA-ORS e pelo processamento em FPGA para quatro janelas de apodização. A excelente concordância entre os resultados simulados e experimentais com valores de NRMSE inferiores à 6,2% e latência total de processamento de 0,83 µs corroboram a simplicidade, modularidade e efetividade do modelamento proposto para utilização em pesquisas sobre o processamento de sinais de US para reconstrução de imagens em tempo real. / Ultrasound (US) is a well-established technique that has been widely used for testing, characterizing and visualizing internal structures of biological and non-biological material. The US research group of the Federal University of Technology - Paraná developed the ULTRA-ORS system, which, although suitable for research related to multichannel excitation and reception, uses a large computing time, due to the personal computer processing. This research presents the modeling, implementation and validation of a digital processing system of signals based on a FPGA (Field-Programmable Gate Array) device of high performance for the reconstruction of images through US, using the beamforming technique. The software Simulink and the tool DSP Builder were used for simulation and transformation of the following models in hardware description language: digital filter FIR (Finite Impulse Response), CIC (Cascaded Integrator-Comb) Interpolation filter, variable delay, apodization, coherent summation, decimation, demodulation with envelope detection and logarithmic compression. After the Simulink validation, the design was synthesized for a Stratix IV FPGA and implemented on the Terasic DE4-230 board. The tool SignalTap II in the software Quartus II was used to acquire the processed signals from the FPGA. For the graphic and quantitative evaluation of the accuracy of this method, we used real raw US data, acquired from the ULTRA-ORS with sampling frequency of 40 MHz and 12-bit resolution, and the normalized root mean squared error (NRMSE) in comparison with the same functions implemented through scripts in Matlab. As a main result of the modeling, in addition to the individual responses of each implemented block, comparisons between the reconstructed images by ULTRA-ORS and FPGA processing for four apodization windows are presented. The excellent agreement between the simulated and experimental results with NRMSE values lower than 6.2% and total processing latency of 0.83 µs corroborates the simplicity, modularity and effectiveness of the proposed modeling for use in US signal processing research for real-time image reconstruction.
|
356 |
Desenvolvimento e implementação de chips dedicados para um novo decodificador de códigos corretores de erros baseado em conjuntos de informaçãoFrança, Sibilla Batista da Luz 22 August 2013 (has links)
CAPES / Códigos corretores de erros estão presentes em quase todos os sistemas modernos de comunicação e armazenamento de dados. Erros durante essas operações são praticamente inevitáveis devido a ruído e interferências nos meios de comunicação e degradação dos meios de armazenamento. Quando um sistema exige alto desempenho, os correspondentes algoritmos (codificador e decodificador) são implementados em hardware. O projeto de pesquisa apresentado nesta tese, um chip dedicado para uma nova família de decodificadores baseados em conjuntos de informação, é parte de um amplo projeto que visa obter um decodificador com desempenho semelhante à decodificação de máxima verossimilhança (MLD), porém com hardware muito mais simples, demonstrando assim que o uso dessa técnica (decodificação por conjuntos de informação), até então proibitiva devido à complexidade do hardware, poderia tornar-se viável. Visando simplificar o hardware, o primeiro passo foi modificar o algoritmo original de Dorsch para reduzir o número de ciclos de clock necessários para decodificar uma mensagem. As principais modificações realizadas foram na redução de Gauss-Jordan e no número de palavras-código candidatas, consideravelmente reduzidas em relação ao algoritmo original de Dorsch. Este algoritmo modificado foi primeiramente implementado utilizando linguagem de descrição de hardware e avaliado em diferentes famílias de FPGAs, onde demonstrou-se o mesmo ser viável, mesmo para grandes códigos. O algoritmo foi implementado posteriormente em um chip dedicado (ASIC), utilizando tecnologia CMOS, a fim de completar a demonstração da viabilidade de sua implementação e uso efetivo. / Error-correcting codes are present in almost all modern data communications and data storage systems. Errors during these operations are practically inevitable because of noise and interference in communication channels and degradation of storage media. When topperformance is required, the corresponding algorithms (encoder and decoder) are implemented in hardware. The research project presented in this dissertation, a dedicated chip for a new family of decoders based on information sets, is part of a broad project targeting the development of a new decoder capable of achieving near maximum likelihood decoding (MLD) performance, however with a much simpler hardware, thus demonstrating that the use of this technique (decoding based on information sets), previously prohibitive due to the complexity of the hardware, could now be feasible. Aiming to simplify the hardware, the first step was to modify the original Dorsch algorithm to reduce the number of clock cycles needed to decode a message. The main modifications performed were in the Gauss Jordan elimination procedure and in the number of candidate codewords, which was highly reduced with respect to original Dorsch algorithm. This modified algorithm was first implemented using a hardware description language and evaluated in different FPGA families, where the viability was demonstrated. The algorithm was later implemented in a dedicated chip (ASIC) using CMOS technology in order to complete the demonstration of the feasibility of their implementation, and effective use.
|
357 |
Anemômetro ultrassônico unidimensional baseado em correlação cruzada / Unidimensional ultrasonic anemometer based in cross correlationSilva, Tiago Polizer da 05 May 2016 (has links)
Este trabalho descreve o desenvolvimento de um medidor de velocidade de vento aplicando técnicas da teoria de erros, como a correlação cruzada, bem como sensores de ultrassom. Ele pode ser utilizado em encanamentos, onde se busca obter a velocidade de fluídos, em estações climáticas, em aeroportos, no momento de se aplicar pesticidas assim como em fazendas eólicas, onde o conhecimento da velocidade do vento é necessário, dentre outras aplicações. O sistema desenvolvido é composto pela placa de desenvolvimento de0-nano, uma placa de circuito impresso (PCB) para aquisição de sinais e dois pares de sensores de ultrassom. A PCB também possui circuitos para excitação dos sensores de ultrassom bem como comunicação com o PC para armazenamento dos sinais amostrados. A teoria de erros foi discutida e os resultados do protótipo foram analisados utilizando métodos probabilísticos necessários para verificar a incerteza. Dentro da FPGA da placa de0-nano foi desenvolvido um sistema baseado no processador NIOS, o qual foi construído através da ferramenta QSYS. Além disso, blocos em VHDL foram desenvolvidos para interfaceamento do sistema com o PC. Um pequeno túnel de vento foi construído e um anemômetro de mão foi adquirido para validar o protótipo. Simulações foram realizadas no Microsoft Excel 2007 para comparar a correlação cruzada dada pelo protótipo e a teoria. É comum que DSPs e Microprocessadores estejam dentro de medidores de velocidade do vento, no entanto um sistema desenvolvido com FPGA aumenta a velocidade de processamento devido ao paralelismo. Blocos descritos em VHDL podem ser facilmente replicados dentro da FPGA e existe uma grande coleção de bibliotecas, literatura extensiva e exemplos de código para o NIOS. Com isso há um menor tempo de desenvolvimento de um protótipo/sistema e há facilidade de desenvolver um System on Chip (SoC) de sistemas baseados em FPGA, reduzindo os custos de um futuro produto comercial. / This work describes the development of one axis wind speed measurement equipment applying error theory techniques, as the cross correlation, and ultrasound sensors. It can be used in tubes, where fluid speed knowledge is needed, climate stations, airports, in the moment of applying pesticides and in wind farms, where wind speed knowledge is necessary. The built prototype is a connected set of a de0-nano development board, a signal acquisition printed circuit board and two pairs of ultrasound sensors. The PCB also has circuits for ultrasound sensors exciting and PC communications to store the sampled signals. The error theory was discussed and the prototype's results were developed using probabilistic methods needed to verify the uncertainty. Inside de0-nano board FPGA chip, a system based in NIOS processor was developed and built through QSYS tool. There are some blocks described in VHDL for PCB interfacing. A small wind tunnel was built and a hand anemometer was acquired to validate the proposed system. Simulations were done in Microsoft Excel 2007 to compare the cross correlation given by the prototype and the theory. It is common DSPs and microprocessors inside this type of equipments to measure wind speed, but a system developed with a FPGA increases the processing speed due to parallelism. Blocks described in VHDL can be easily replicated inside the FPGA and there is a large collection of libraries, extensive literature and code examples for NIOS. Thereby there are small system/prototype developing times and there is an easy development of a System on Chip (SOC) of FPGA based systems, reducing the costs for a future commercial product.
|
358 |
Modelagem e implementação de um sistema de processamento digital de sinais baseado em FPGA para geração de imagens por ultrassom usando Simulink / Modeling and implementation of a FPGA-based digital signal processing for ultrasound imaging using SimulinkFerreira, Breno Mendes 04 April 2017 (has links)
O ultrassom (US) é uma técnica bem consolidada que vem sendo amplamente utilizada para teste, caracterização e visualização de estruturas internas de materiais biológicos e não biológicos. Na Universidade Tecnológica Federal do Paraná, o grupo de pesquisa do US desenvolveu o sistema ULTRA-ORS que, apesar de adequado para pesquisa relacionada à excitação e recepção multicanal, possui tempo de computação muito elevado, devido a processamento em computador pessoal. Este trabalho apresenta a modelagem, implementação e validação de um sistema de processamento digital de sinais baseado em dispositivo FPGA (Field-Programmable Gate Array) de alto desempenho para reconstrução de imagens por US através da técnica beamforming. O software Simulink e a ferramenta DSP Builder foram empregados para simulação e transformação dos seguintes modelos em linguagem de descrição de hardware: filtro digital FIR (Finite Impulse Response), filtro de interpolação CIC (Cascaded Integrator-Comb), atraso variável, apodização, somatório coerente, decimação, demodulação com detecção de envoltória e compressão logarítmica. Após validação no Simulink, o projeto foi sintetizado para uma FPGA Stratix IV e implementado na placa Terasic DE4-230. A ferramenta SignalTap II do software Quartus II foi utilizada para aquisição dos sinais processados pela FPGA. Para avaliação gráfica e quantitativa da acurácia deste método, foram empregados dados brutos reais de US, adquiridos do ULTRA-ORS com frequência de amostragem de 40 MHz e resolução de 12 bits, e a função de custo da raiz quadrada do erro quadrático médio normalizado (NRMSE) em comparação com as mesmas funções implementadas através de scripts no Matlab. Como resultado principal do modelamento, além das respostas individuais de cada bloco implementado, são apresentadas as comparações entre as imagens reconstruídas pelo ULTRA-ORS e pelo processamento em FPGA para quatro janelas de apodização. A excelente concordância entre os resultados simulados e experimentais com valores de NRMSE inferiores à 6,2% e latência total de processamento de 0,83 µs corroboram a simplicidade, modularidade e efetividade do modelamento proposto para utilização em pesquisas sobre o processamento de sinais de US para reconstrução de imagens em tempo real. / Ultrasound (US) is a well-established technique that has been widely used for testing, characterizing and visualizing internal structures of biological and non-biological material. The US research group of the Federal University of Technology - Paraná developed the ULTRA-ORS system, which, although suitable for research related to multichannel excitation and reception, uses a large computing time, due to the personal computer processing. This research presents the modeling, implementation and validation of a digital processing system of signals based on a FPGA (Field-Programmable Gate Array) device of high performance for the reconstruction of images through US, using the beamforming technique. The software Simulink and the tool DSP Builder were used for simulation and transformation of the following models in hardware description language: digital filter FIR (Finite Impulse Response), CIC (Cascaded Integrator-Comb) Interpolation filter, variable delay, apodization, coherent summation, decimation, demodulation with envelope detection and logarithmic compression. After the Simulink validation, the design was synthesized for a Stratix IV FPGA and implemented on the Terasic DE4-230 board. The tool SignalTap II in the software Quartus II was used to acquire the processed signals from the FPGA. For the graphic and quantitative evaluation of the accuracy of this method, we used real raw US data, acquired from the ULTRA-ORS with sampling frequency of 40 MHz and 12-bit resolution, and the normalized root mean squared error (NRMSE) in comparison with the same functions implemented through scripts in Matlab. As a main result of the modeling, in addition to the individual responses of each implemented block, comparisons between the reconstructed images by ULTRA-ORS and FPGA processing for four apodization windows are presented. The excellent agreement between the simulated and experimental results with NRMSE values lower than 6.2% and total processing latency of 0.83 µs corroborates the simplicity, modularity and effectiveness of the proposed modeling for use in US signal processing research for real-time image reconstruction.
|
359 |
A política dos arranjos produtivos locais na busca sisifiana pelo desenvolvimentoGomes, Carlos Marcelo Maciel 10 September 2014 (has links)
This Masters Thesis, titled |A Política dos Arranjos Produtivos Locais na Busca Sisifiana pelo Desenvolvimento|, aims to analyze the structural changes expressed by adjusting socio productive in the municipalities of Porto da Folha (SE) and Gararu (SE) with the institutionalization the National Policy on Support to Local Productive Arrangements (LPAs), considered as catalysts of development included in the territorial approach. The analysis was based on the assumptions of dialectical materialism, observing the main determinations in contradictory relation between capital/work on different scales. Speaking of Territorial Development submits the Hinterland of Sergipe to a Development Plan that involves the internalization and devolution of productive activities in Sergipe, linking the field to the market through the National Policy to Support LPAs. We have analyzed the limits of planning the state, while the second order mediation, from the regulator thought and the tripartite relationship Capital-Market-State, and we have investigated the contradictions of Local Development opposite the Structural Crisis of Capital, as well as its bases on studies about productive agglomerations and their ideological substrate. In this context, unveil the LPA on the scales of capital and its forms of local control forth the market, while totalizing process, mischaracterizing planning under the uncontrollable character of capital. The expansion of the logic of capital carries the intensification of exploitation of labor. Without autonomy, the peasant suffers from capitalist control of production, labor and land. Finally, we have analyzed the main contradictions of institutionalization of APL through the involvement of familiar production units characterized as small productive centers; the adequacy and enhancement of the productive process for the market; search for sustainable activities; incorporation of productive innovations; the territorial pact and encouraging the named social capital. We have concluded that LPA is part of the Development Project which seeks to alleviate the crisis of capitalism by market regulation. Thus, the state acts as mediator of the capital, the guarantee of private property as a function of capitalist system. Beyond duality between the Keynesian view and the liberal, the analysis of LPA has showed that the State and the market are inseparable in the capital system. In this sense, the quest for production control, land and labor reveals the quest for expansion and domination of territory to the capital, emerged in the insolubility of its structural crisis. / A presente Dissertação de Mestrado, intitulada A Política dos Arranjos Produtivos Locais na Busca Sisifiana pelo Desenvolvimento , teve como objetivo analisar as alterações estruturais expressadas pelo ajustamento sócio produtivo nos municípios de Porto da Folha (SE) e Gararu (SE) com a institucionalização da Política Nacional de Apoio aos Arranjos Produtivos Locais (APLs), considerados como catalizadores do desenvolvimento, inscritos na abordagem territorial. A análise foi fundamentada nos pressupostos do materialismo dialético, observando as principais determinações na relação contraditória capital/trabalho em suas diferentes escalas. O discurso do Desenvolvimento Territorial submete o Sertão Sergipano a um Plano de Desenvolvimento que envolve a desconcentração e interiorização das atividades produtivas em Sergipe, vinculando o campo ao mercado através da Política Nacional de Apoio aos APLs. Analisamos os limites do planejamento do Estado, enquanto mediação de segunda ordem, a partir do pensamento regulador e pela relação tripartide Capital-Estado-Mercado, e investigamos as contradições do Desenvolvimento Local frente à Crise Estrutural do capital, como também sua base nos estudos sobre aglomerações produtivas e seu substrato ideológico. Nesse contexto, desvelamos o APL nas escalas do capital e suas formas de controle local ante o mercado, enquanto processo totalizante, descaracterizando o planejamento sob o caráter incontrolável do capital. A expansão da lógica do capital carrega consigo a intensificação da exploração do trabalho. Sem autonomia, o camponês fenece ao controle sociometabólico da produção, do trabalho e da terra. Por fim, analisamos as principais contradições da institucionalização dos APL por meio do envolvimento das unidades de produção familiar caracterizadas como pequenos núcleos produtivos; da adequação e potencialização do processo produtivo para o mercado; da busca por atividades sustentáveis; da incorporação de inovações produtivas; do pacto territorial e do estímulo ao chamado capital social. Tendo concluído que o APL faz parte de um Projeto de Desenvolvimento que busca mitigar a crise do capitalismo por meio da regulação do mercado. Dessa forma, o Estado age como mediador do capital, na garantia da propriedade privada em função do sistema sociometabólico. Para além da dualidade entre a visão keynesiana e a liberal, a análise do APL permitiu concluir que o Estado e o Mercado são indissociáveis no sistema do capital. Neste sentido, a busca pelo controle da produção, da terra e do trabalho revela a busca pela expansão e domínio do território para o capital, emergido na insolubilidade de sua crise estrutural.
|
Page generated in 0.0506 seconds