• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 15
  • 2
  • 1
  • Tagged with
  • 16
  • 16
  • 7
  • 6
  • 6
  • 5
  • 5
  • 4
  • 4
  • 4
  • 3
  • 3
  • 3
  • 3
  • 3
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
11

Optimisation technologique des transistors bipolaires hyperfréquence de puissance à hétérojonction GaAs/GaAlAs

Granier, Hugues 28 September 1995 (has links) (PDF)
Le transistor bipolaire a hétérojonction gaas/gaalas (tbh) présente de fortes potentialités pour l'amplification hyperfréquence de puissance. Ce mémoire constitue une contribution à l'optimisation d'un processus technologique de fabrication de ce transistor pour ce domaine d'application. Dans la première partie, une étude théorique du comportement électrique du T.B.H nous a permis d'établir un modèle électrique en régime statique et dynamique petit signal. A partir de ce modèle, nous avons étudié les phénomènes limitatifs des performances, en insistant sur la focalisation longitudinale du courant le long de l'émetteur et sur les phénomènes thermiques. Dans la seconde partie, nous dressons notre avant-projet de structure de puissance à partir de l'état de l'art publié dans la littérature et des moyens technologiques à notre disposition. Le troisième chapitre décrit de façon détaillée les travaux menés pour la mise en oeuvre et l'optimisation de chacune des étapes technologiques nécessaires a la réalisation de T.B.H de puissance: épitaxie des couches, réalisation des contacts, gravure ionique réactive des mesas, prise des contacts par des ponts a air. Dans la dernière partie, une caractérisation électrique précise tant en régime statique que dynamique, nous a permis d'extraire les paramètres du modèle électrique du T.B.H. Les performances fréquentielles atteintes par un transistor a un doigt d'émetteur de 10x2001#2 sont une fréquence de transition de 20 ghz et une fréquence maximale d'oscillation de 13 ghz. A 2 et 4 ghz, nous avons relevé une puissance dissipée en sortie de 650 mw avec un rendement en puissance ajoutée de 60%.
12

Activation des dopants implantés dans le carbure de silicium (3C-SiC et 4H-SiC) / Implanted dopants activation in silicon carbide (3C-SiC and 4H-SiC)

Song, Xi 13 June 2012 (has links)
Ces travaux de thèse sont consacrés à l’étude de l’activation des dopants implantés dans le carbure de silicium. L’objectif est de proposer des conditions d’implantation optimisées pour réaliser le dopage de type n dans le 3C-SiC et de type p dans le 4H-SiC.Nous avons tout d’abord étudié les implantations de type n dans le 3C-SiC. Pour cela, des implantations de N, de P et une co-implantation N&P avec les recuits d’activation associés ont été étudiés. L’implantation d’azote suivie d’un recuit à 1400°C-30min a permis une activation proche de 100% tout en conservant une bonne qualité cristalline. Une étude sur les propriétés électriques des défauts étendus dans le 3C-SiC a également été réalisée. A l’aide de mesures SSRM, nous avons mis en évidence l’activité électrique de ces défauts, ce qui rend difficile la réalisation de composants électroniques sur le 3C-SiC.Nous avons ensuite réalisé une étude du dopage de type p par implantation d’Al dans le 4H-SiC, en fonction de la température d’implantation et du recuit d’activation. Nous avons pu montrer qu’une implantation à 200°C suivie d’un recuit à 1850°C-30min donne les meilleures résultats en termes de propriétés physiques et électriques. / This work was dedicated to the activation of implanted dopants in 3C-SiC and 4H-SiC. The goal is to propose optimized process conditions for n-type implantation in 3C-SiC and for p-type in 4H-SiC.We have first studied the n-type implantation in 3C-SiC. To do so, N, P implantations, N&P co-implantation and the associated annealings were performed. The nitrogen implanted sample, annealed at 1400°C-30 min evidences a dopant activation rate close to 100% while maintaining a good crystal quality. Furthermore, the electrical properties of extended defects in 3C-SiC have been studied. Using the SSRM measurements, we have evidenced for the first time that these defects have a very high electrical activity and as a consequence on future devices.Then, we have realized a study on p-type doping by Al implantation in 4H-SiC with different implantation and annealing temperatures. Al implantation at 200°C followed by an annealing at 1850°C-30min lead to the best results in terms of physical and electrical properties.
13

Process of high power Schottky diodes on the AlGaN/GaN heterostructure epitaxied on Si / Pas de titre fourni

El Zammar, Georgio 19 May 2017 (has links)
Les convertisseurs à base de Si atteignent leurs limites. Face à ces besoins, le GaN, avec sa vitesse de saturation des électrons et le champ électrique de claquage élevés est candidat idéal pour réaliser des redresseurs, surtout s’il est épitaxié sur substrat à bas cout. Ce travail est dédié au développement des diodes Schottky sur AlGaN/GaN. Une couche de SiNx en faible traction a été obtenue. Un contact ohmique de Ti/Al avec une gravure partiel a donné une Rc de 2.8 Ω.mm avec une résistance Rsh de 480 Ω/□. Des diodes Schottky avec les étapes issues de ces études ont été fabriqué. La diode recuite à 400 °C avec 30 nm de profondeur de gravure a montré une hauteur de barrière de 0,82 eV et un facteur d'idéalité de 1,49. La diode a présenté une très faible densité de courant de fuite de 8.45x10-8 A.mm-1 à -400 V avec une tension de claquage entre 480 V et 750 V. / Si-based devices for power conversion applications are reaching their limits. Wide band gap GaN is particularly interesting due to the high electron saturation velocity and high breakdown electric field, especially when epitaxied on low cost substrates such as Si. This work was dedicated to the development and fabrication of the Schottky diode on AlGaN/GaN on Si. SiNx passivation in very low tensile strain is used. Ti (70 nm)/Al (180 nm) partially recessed ohmic contacts annealed at 800 ºC exhibited a 2.8 Ω.mm Rc with a sheet resistance of 480 Ω/sq. Schottky diodes with the previously cited passivation and ohmic contact were fabricated with a fully recessed Schottky contact annealed at 400 ºC. A Schottky barrier height of 0.82 eV and an ideality factor of 1.49 were obtained. These diodes also exhibited a very low leakage current density (up to -400 V) of 8.45x10-8 A.mm-1. The breakdown voltage varied between 480 V and 750 V.
14

Réalisation et caractérisation de HEMTs AlGaN/GaN sur silicium pour applications à haute tension / Realization and characterization of AlGaN/GaN HEMTs on silicon for high voltage applications.

Nguyen, Thi Dak Ha 19 December 2013 (has links)
Cette thèse est une contribution aux développements de HEMTS AlGaN/GaN sur substrat de silicium pour des applications basses fréquences sous fortes tensions (typiquement 600V) comme les commutateurs pour la domotique ou les circuits de puissance des véhicules électriques. Elle a été menée en collaboration étroite avec Picogiga International qui a réalisé toutes les épitaxies. Elle est composée de trois parties : développement d'une technologie de fabrication, étude des courants de fuite, amélioration du pouvoir isolant de la barrière et recherche d'un comportement “normally off”. La réalisation de contacts ohmiques peu résistifs est l’étape cruciale de la fabrication des HEMTs AlGaN/GaN de puissance. Une optimisation de l'empilement des métaux utilisés, de la température et du temps de recuit ainsi que la recherche d'un compromis sur la distance métallisation – gaz d'électrons, nous a permis de réaliser des contacts ohmiques proches de l'état de l'art (0,5 Ohm.mm). L’origine des courants de fuite a été systématiquement étudiée sur cinq types d'épitaxies différentes. La distance grille – drain et les courants de fuites ont été identifiés comme étant les deux facteurs limitant la tension de claquage. Selon la structure, les courants de fuite ont lieu soit à travers la grille (~e-8 A/mm à 210V), soit en parallèle au canal (e-5 A/mm). Dans les deux cas, ces courants sont comparables aux courants de fuite au travers du tampon (i.e. courants mesurés entre deux mésas). Ces courants de fuite, ont été attribués aux couches de transition nécessaires à l'adaptation de l'épitaxie des couches de nitrure sur le substrat de silicium. La réalisation de HEMT AlGaN/GaN sur silicium pour les applications à haute tension passera donc par une amélioration de ces couches tampons.Nous avons démontré qu'il est possible d'améliorer l'isolation de la barrière en AlGaN grâce à une hydrogénation du matériau. En effet un traitement de surface des transistors par un plasma hydrogène permet, par diffusion, d'y incorporer de l'hydrogène qui passive les dislocations traversantes. Après traitement, les courants de fuite de grille sont réduits et la tension de claquage est repoussée à 400V avec des courants de fuite de l'ordre de e-6 A/mm. Dans ces conditions, le claquage a alors lieu en surface de l'échantillon, il n'est plus limité que par la distance grille-drain. Ce résultat ouvre la voie à la réalisation de HEMT à forte tension de claquage (V~600V).L’effet du plasma fluoré SF6 sur les caractéristiques électriques des HEMT (AlN/GaN)/GaN (la barrière est en super-réseaux AlN/GaN) a été étudié pour la première fois dans cette thèse. Les ions fluor incorporés dans cette barrière agissent comme des donneurs qui font augmenter la densité du gaz bi-dimensionnel d'électrons et décaler la tension de pincement vers les tensions négatives. Cet effet est à l'opposé de celui observé dans les HEMT à barrière en AlGaN. Ce résultat élimine la possibilité de réaliser les HEMT (AlN/GaN)/GaN “normally off” par un dopage au fluor, une technique simple et efficace qui donne de bons résultats sur les HEMT à barrière AlGaN. D’autre part, il apporte quelques réponses expérimentales aux prévisions théoriques d'utiliser le fluor pour les dopages de type n ou p dans les nitrures d'éléments III. / This thesis is a contribution to the development of AlGaN/GaN HEMTs on silicon substrates for low frequency and applications under high voltages (typically 600V) as switches for home automation or power circuits of electric vehicles. It was conducted in close collaboration with Picogiga who made all epitaxy. It is composed of three parts: development of manufacturing technology, study of leakage currents, improving the insulating barrier and search behavior “normally”.The realization of low resistivity ohmic contacts is the crucial step in the manufacture of AlGaN / GaN HEMTs power. Optimization of the stack of metal used, the temperature and annealing time and the search for a compromise on the distance metallization - electron gas, has allowed us to achieve ohmic contacts around the state s (0.5 Ohm. mm).The origin of the leakage current has been systematically studied in five different kinds epitaxy. The distance gate - drain and leakage currents were both identified as being factors limiting the breakdown voltage. According to the structure, the leakage currents take place either through the grid (~ e-8 A/mm at 210V), or in parallel to the channel (e-5A/mm). In both cases, these currents are comparable to leakage currents through the buffer (ie current measured between two mesas). These leakage currents were attributed to transition layers required for the adaptation of the epitaxial nitride layers on the silicon substrate. Achieving AlGaN HEMT / GaN on silicon for high voltage applications pass through to an improvement in these buffer layers.We have demonstrated that it is possible to improve the insulation of the AlGaN barrier through hydrogenation of the material. In effect a surface treatment by a hydrogen plasma allows, by diffusion, to incorporate hydrogen which passivates the through dislocations. After treatment, the gate leakage current is reduced and the breakdown voltage of 400V is pushed with leakage currents of the order e-6A/mm. Under these conditions, when the breakdown occurs at the surface of the sample, is no longer limited by the gate-drain distance. This result opens the way for the realization of HEMT with high breakdown voltage (V ~ 600V).The effect of plasma fluorinated SF6 on the electrical characteristics of the HEMT (AlN/GaN)/GaN (barrier is AlN/GaN superlattices) was studied for the first time in this thesis. The fluorine ions incorporated in the barrier act as donors that increase the density of the two-dimensional gas of electrons and the shifting to the voltage clamping negative voltages. This effect is opposite to that observed in the HEMT in AlGaN barrier. This result eliminates the possibility of the HEMT (AlN/GaN)/GaN "normally off" by fluorine doping, a simple and effective technique that gives good results on AlGaN HEMT barrier. On the other hand, it brings some experimental answers to theoretical predictions using fluorine doping for n-type or p in III nitrides.
15

Technologie d'intégration monolithique des JFET latéraux

Laariedh, Farah 13 May 2013 (has links) (PDF)
Le carbure de silicium (SiC) est un semi-conducteur à large bande d'énergie interdite, remarquable par ses propriétés physiques situées à mi-chemin entre le silicium et le diamant. Ceci suscite actuellement un fort intérêt industriel pour son utilisation dans la fabrication de composants susceptibles de fonctionner dans des conditions extrêmes : forte puissance et haute température. Les travaux de thèse se sont focalisés sur la levée de verrous technologiques pour réaliser des composants latéraux de type JFET (Junction Field Effect Transistor) et les intégrer monolithiquement dans des substrats SiC-4H. L'objectif est de réaliser un bras d'onduleur intégré en SiC avec deux étages commande et puissance. Dans un premier temps, nous avons entamé cette thèse par une caractérisation de deux lots de composants JFET latéraux à canaux N et P réalisés dans le cadre de deux projets ANR précédents cette thèse. De cette étude nous avons extrait plusieurs points positifs, comme celui qui concerne la tenue en tension des JFET de puissance et l'intégration monolithique des JFET basse tension. Mais, nous avons aussi mis en évidence, la nécessité d'optimiser la structure de composants et d'améliorer certaines étapes technologiques, principalement, la définition des canaux par implantation ionique, le contact ohmique et la gravure profonde. Des études approfondies pour réaliser le contact ohmique sur SiC type P et des procédés pour réaliser une gravure profonde dans le SiC ont été développés. Ces études ont permis d'obtenir une faible résistance de contact comparable à l'état de l'art mondial, d'avoir des calibres en courant plus élevés et par conséquent une meilleure modulation. Pour la gravure, un masque dur à base de silicium et nickel (NiSi), nous a permis de mettre en place un procédé original qui permet des gravures profondes du SiC et réaliser les structures intégrés des JFET. L'ensemble de ces améliorations technologiques nous a permis d'obtenir des nouveaux lots de composants JFET P et N intégrés sur la même puce, avec des meilleures performances par rapport aux précédentes réalisations, notamment avec une conduction dans les canaux 10 à 100 fois plus importante. Nous avons également obtenu une modulation du courant Ids en fonction de la tension Vgs sur un nombre très important de JFET en augmentant significativement le rendement par rapport aux lots précédents.
16

Technologie d’intégration monolithique des JFET latéraux / Technology of monolithic integration of Side JFET

Laariedh, Farah 13 May 2013 (has links)
Le carbure de silicium (SiC) est un semi-conducteur à large bande d’énergie interdite, remarquable par ses propriétés physiques situées à mi-chemin entre le silicium et le diamant. Ceci suscite actuellement un fort intérêt industriel pour son utilisation dans la fabrication de composants susceptibles de fonctionner dans des conditions extrêmes : forte puissance et haute température. Les travaux de thèse se sont focalisés sur la levée de verrous technologiques pour réaliser des composants latéraux de type JFET (Junction Field Effect Transistor) et les intégrer monolithiquement dans des substrats SiC-4H. L’objectif est de réaliser un bras d’onduleur intégré en SiC avec deux étages commande et puissance. Dans un premier temps, nous avons entamé cette thèse par une caractérisation de deux lots de composants JFET latéraux à canaux N et P réalisés dans le cadre de deux projets ANR précédents cette thèse. De cette étude nous avons extrait plusieurs points positifs, comme celui qui concerne la tenue en tension des JFET de puissance et l’intégration monolithique des JFET basse tension. Mais, nous avons aussi mis en évidence, la nécessité d’optimiser la structure de composants et d’améliorer certaines étapes technologiques, principalement, la définition des canaux par implantation ionique, le contact ohmique et la gravure profonde. Des études approfondies pour réaliser le contact ohmique sur SiC type P et des procédés pour réaliser une gravure profonde dans le SiC ont été développés. Ces études ont permis d’obtenir une faible résistance de contact comparable à l’état de l’art mondial, d’avoir des calibres en courant plus élevés et par conséquent une meilleure modulation. Pour la gravure, un masque dur à base de silicium et nickel (NiSi), nous a permis de mettre en place un procédé original qui permet des gravures profondes du SiC et réaliser les structures intégrés des JFET. L’ensemble de ces améliorations technologiques nous a permis d’obtenir des nouveaux lots de composants JFET P et N intégrés sur la même puce, avec des meilleures performances par rapport aux précédentes réalisations, notamment avec une conduction dans les canaux 10 à 100 fois plus importante. Nous avons également obtenu une modulation du courant Ids en fonction de la tension Vgs sur un nombre très important de JFET en augmentant significativement le rendement par rapport aux lots précédents. / Silicon carbide (SiC) a semiconductor is as wide band gap, notable for its physical properties located between silicon and diamond. The inherent properties of silicon carbide (SiC) high thermal conductivity, and high breakdown voltage make it a very promising material for high power, high temperature and high-frequency device applications. The thesis focused on the removal of technological barriers to achieve lateral components JFET (Junction Field Effect Transistor) and monolithically integrated in SiC-4H substrates. The objective is to realize an arm of inverter integrated there SIC with two floors command and power. Initially, we started this thesis by a characterization of two lots of components JFET with channels N and P realized during two previous ANR this thesis. In this study, we extracted several positive points, such, the breakdown voltage of the JFET power and monolithic integration of low voltage JFET. But we have also highlighted the need to optimize the structure of components and improve some technological steps, mainly the definition channels by ion implantation, the ohmic contact and deep etching. Extensive to achieve ohmic contact on SiC P type and methods for performing deep etching in SiC studies have been developed. These studies have resulted in a low resistance comparable to the state of the art world contact, having sizes in higher current and therefore a better modulation. For etching, a hard mask to silicon and nickel (NiSi) has enabled us to develop a novel method that allows deep etching of SiC JFETs achieve integrated structures. All these technological improvements allowed us to get new batches of P and N JFET integrated on the same chip components with better performance compared to previous achievements, especially with conduction channels 10 to 100 times important. We also got a modulation current Ids as a function of the voltage Vgs on a large number of JFET significantly increasing the performance compared to previous batches.

Page generated in 0.3425 seconds