• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 10
  • 5
  • 4
  • Tagged with
  • 20
  • 20
  • 8
  • 6
  • 5
  • 4
  • 4
  • 4
  • 4
  • 4
  • 4
  • 4
  • 4
  • 3
  • 3
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
11

Placement déterministe de dopants pour dispositifs ultimes

Mathey, Laurent 05 November 2012 (has links) (PDF)
En raison de la miniaturisation des dispositifs pour semi-conducteurs, le caractère aléatoire de la distribution de dopants dans un dispositif devient un paramètre critique pour les performances de ce dernier. Le but de ce travail est de valider une stratégie de dopage du silicium par un positionnement contrôlé de molécules, alternatif aux implantations, afin de limiter la variabilité de la tension de seuil. Nous avons choisi de contrôler la densité des sites et le positionnement des dopants en combinant le contrôle de la densité des sites d'ancrage et l'utilisation de molécules à fort encombrement stérique. Ceci a été réalisé en étudiant dans un premier temps le greffage de bore sur les silanols de silice amorphe partiellement traitée en température, à partir de molécules porteuses présentant des ligands de différentes tailles et des symétries ; le modèle de greffage a pu être déterminé en utilisant différentes techniques analytiques (IR-DRIFT, multi-core SSRMN et analyses élémentaires). L'élimination des ligands par un traitement thermique a permis de réaliser la fixation du Bore sur la silice avec un rendement supérieur à 96%. Cette méthode a été transférée avec succès à des wafers de silicium recouverts de silice native. Le recuit à haute température permettant la redistribution du bore dans le silicium a été ensuite validée par l'analyse VPD-ICPMS de l'oxyde greffé couplées aux mesures de profil de dopant dans le silicium obtenues par TofSIMS. Ce traitement a conduit à définir un procédé optimal par greffage sur silice mince, donnant des concentrations de dopant dans le silicium équivalentes à celles rapportées par la littérature sur silicium désoxydé, et sans passivation additionnelle de silice pour éviter la volatilisation du Bore greffé. En effet, la taille des ligands permet de contrôler la volatilisation du bore pendant recuit. Les analyses électriques par spectroscopie à effet tunnel ont confirmé l'activation électrique du dopant apporté par greffage et diffusé dans le silicium
12

Simulation des circuits électroniques RF/Analogiques/Numériques excités par des signaux à modulation complexe

Janicot, Vincent 06 December 2002 (has links) (PDF)
La taille, la complexité et les performances des circuits électroniques de télécommunication sont de plus en plus contraignantes tandis que le temps et le coût de commercialisation doivent être réduits au maximum. Voulant répondre au vide existant sur le marché de la CAO dans ce domaine, ce travail est consacré à la simulation mixte de systèmes de communication complets parcourus par des signaux numériques, des signaux analogiques basse-fréquence, des signaux quasi-périodiques et des signaux RF à modulation digitale complexe. Le premier chapitre du manuscrit présente les différents types de circuits et de signaux que l'on veut simuler. La deuxième partie décrit d'abord les principales méthodes de simulation RF existantes. On développe ensuite les innovations apportées à la méthode de l'Equilibrage Harmonique, basée sur une utilisation efficace du spectre, et enfin celles apportées à l'algorithme de l'Enveloppe. Le troisième chapitre propose une nouvelle méthodologie pour simuler des circuits complets RF/Analogiques/Numériques dans le cadre de l'algorithme de l'Enveloppe : couplage avec un simulateur numérique, prise en compte de modèles comportementaux et partition analogique/RF des circuits. Enfin, la dernière partie illustre les potentialités de cette nouvelle technique d'analyse sur quelques circuits typiques. Pour la première fois, des systèmes complexes mixtes, décrits aux niveaux logique, transistor et comportemental, peuvent être simulés dans un seul flot et dans des temps raisonnables.
13

Caractérisation thermique de la matière par la méthode 3ω

Gauthier, Sébastian 10 December 2012 (has links) (PDF)
Cette thèse de doctorat porte sur le développement d'un banc de mesure pour la caractérisation thermique de la matière. Les techniques et instruments employés pour la mesure des propriétés thermo-physiques sont nombreux, évoluent constamment. Ils sont aujourd'hui encore le centre d'attention de multiples recherches. Ils sont néanmoins bien souvent adaptés préférentiellement à un état de la matière et à la mesure spéci fique d'un paramètre thermique. Le banc développé repose sur la méthode dite 3!, qui consiste à observer la réponse thermique fréquentielle d'un matériau soumis à un flux thermique harmonique. Cette technique met à pro t l'e et thermo-résistif qui accomplit la transduction du domaine thermique vers le domaine électrique. Elle permet alors de mesurer simplement les variations de température en fonction de la fréquence d'excitation donnant ainsi accès aux propriétés thermo-physiques du milieu étudié. Nous montrons que la méthode 3w permet eff ectivement d'une part de mesurer e fficacement la conductivité thermique, mais également d'estimer la capacité thermique isobare. De plus, alors qu'elle a été initialement introduite pour la caractérisation des solides, nous élargissons le champ d'application de cette technique, via un dispositif expérimental adapté, pour l'étendre aux autres états de la matière, à savoir les liquides et aux gaz. Le capteur proposé est fabriqué à l'aide des techniques de la micro-électronique et basé sur la technologie du silicium, ce qui permet de réduire fortement ses dimensions et o re des perspectives intéressantes en termes de miniaturisation et d'intégration
14

Development of magnetic microscopy techniques for failure localization on three-dimensional circuits / Développement des techniques de Microscopie Magnétique pour la localisation des défauts dans les circuits tridimensionnels

Infante, Fulvio 05 December 2011 (has links)
Dans ce travail, de nouveaux développements sur les techniques de localisation des composants électroniques en trois dimensions sont montrés. Ces développements sont réalisés grâce à l'introduction de simulations pour une technique déjà existante: la Microscopie Magnétique (MM). Dans la première partie, l'état de l'art de l'assemblage des nouveaux composants tridimensionnels est décrit. Il est ensuite suivi par une description du processus FA actuel, tout en le gardant aussi général que possible. Une description de la fiabilité des dispositifs, en fonction de leur temps d'utilisation est décrite, permettant au lecteur de comprendre pourquoi initialement l'Analyse de défaillance est apparue nécessaire. L'ensemble du processus d'analyse de défaillance est alors décrit de manière générale, à partir de la caractérisation électrique du défaut, jusqu'aux résultats finaux. Dans la deuxième partie est ensuite expliquée dans le détail la technique de microscopie magnétique, qui utilise les propriétés des champs magnétiques générés par les courants, et permet de localiser précisément les défauts des composants électroniques standards. La troisième partie de ce travail est consacrée à l'approche de simulation (SA): une nouvelle méthodologie développée pour étendre les capacités des techniques de microscopie magnétique. Le principe de base est de comparer la simulation magnétique générée par des hypothèses de distributions de courant aux acquisitions magnétiques de la distribution réelle. L'évaluation de la corrélation entre les deux donnera ensuite une mesure de la distance entre eux. Par ailleurs, cette approche est capable de surmonter les limitations de la technique: le défaut peut désormais être localisé en trois dimensions. Enfin, dans la quatrième partie, la nouvelle technique est appliquée et validé sur un ensemble de cas d'études. / In this work, new developments on localization techniques for three-dimensional electronic components are shown and demonstrated. These are performed through the introduction of simulations for an already existing technique: Magnetic Microscopy (MM). In the first part, a state of the art of new three-dimensional components assembly is described. It is then followed by an up to date FA process description, while keeping it as general as possible. A description of component reliability, in function of the time of usage of such devices is shown, allowing the reader to understand why the need for Failure Analysis arose in the first place. The whole process of Failure Analysis is then described in a general way, starting from the electrical characterization of the defect, to the final results. The second part then explains the Magnetic Microscopy technique in more detail. This technique uses the properties of the magnetic fields, which are generated by the currents, to precisely localize the defects in standard electronic components. The third part of this work is dedicated to the Simulation Approach (SA): a new methodology developed to extend the capabilities of Magnetic Microscopy techniques. The basic principle is that of comparing magnetic simulations generated by hypothetical current distributions to the magnetic acquisitions of the real current distribution. The evaluation of the correlation between the two then gives a measurement of the distance between them. This approach is able to overcome the previous limitations of the technique: the defect can now be localized in three dimensions. Finally, in the fourth part the new technique is applied and validated on a set of case studies.
15

Conception et caractérisation d'une puce colorimétrique pour la détection des allergènes / Design and characterization of colorimetric micro-chip for the detection of allergens

El Idrissi, Sana 07 January 2015 (has links)
Cette thèse traite un sujet pluridisciplinaire, la conception d’un prototype de micro-capteur biologique pour la détection des anticorps de patients susceptibles d'être allergiques.Elle a pour objectif la miniaturisation de la méthode ELISA pour « Enzyme Linked Immune Sorbent Assay » en concevant en « full-custom », avec une technologie CMOS APS, un capteur colorimétrique. Ce capteur est posé en dessous un système micro fluidique contenant l’échantillon biologique à tester, le tout est illuminé via une fibre optique. Le détecteur capte la lumière qui a traversé le micro-tube contenant l’échantillon. Les courants photoniques induits sont liés à la concentration et la coloration de la solution. Le virage colorimétrique de la réaction enzymatique, due à la présence des anticorps dans le sérum, et l’évaluation quantitative de la concentration seront déterminée par la mesure de ces photo-courants. Le capteur pourrait contenir une matrice de 20x20 pixels de détecteurs de couleur ainsi que leur électronique de lecture et de commande. Pour des raisons de coûts, nous avons validé le procédé à l’aide d’une matrice de 4x4 pixels de détecteur de couleur. La réalisation du circuit a été suivie par une caractérisation électrique et colorimétrique. La caractérisation électrique a permis de valider le fonctionnement du bloc de commande du circuit ainsi que celui du pixel (l’électronique de lecture, BDJ). Les résultats de mesures concordent avec ceux de simulations. La caractérisation colorimétrique consiste à mesurer le virage colorimétrique de deux solutions différentes. Les mesures ont pu montrer que notre capteur est plus sensible que le spectromètre utilisé pour mesurer la concentration des deux solutions. Ainsi ce travail de recherche a contribué à la miniaturisation d’une bio-puce colorimétrique dédiée aux tests immunologiques basée sur la méthode ELISA. / This PhD treats a multidisciplinary subject based on the design of a biological micro-sensor prototype for the detection of antibodies of patients susceptible to be allergic.The goal has been the miniaturization of the ELISA "Enzyme Linked Immune Sorbent Assay" method, designing in integrated full-custom colorimetric sensor with a CMOS APS technology. This sensor is installed below a microfluidic system containing the biological test sample, the whole is illuminated via an optical fiber. The sensor detects the light passed through the micro reservoir containing the sample, the induced photo-currents is related to the concentration of the solution. The color change of the enzyme reaction due to the presence of antibodies in the serum, and the quantitative evaluation of the concentration will be determined by the measurement of the induced photo-currents. The sensor may contain a matrix of 20x20 color detector pixels and their reading and control electronics. For cost reasons, we validated the method using a matrix of 4 x 4 pixels of color detectors.The design of electrical device was followed by a colorimetric and electrical characterizations. The latter was used to validate the operation of the control block of the circuit as well as that of the pixel (readout electronics, BDJ). The results brought by measurements are in good agreement with those obtained through simulations. The colorimetric characterization consists in measuring the intensity of the color of two different solutions of different colors. These measurements have shown that our sensor is more sensitive than a spectrometer. Therefore, this research work has contributed to the miniaturization of a colorimetric sensor and its electronic part for the Immunoassay based on the ELISA method.
16

Design and validation of innovative integrated circuits and embedded systems for neurostimulation applications / Conception et validation de circuits intégrés et systèmes embarqués innovants pour applications de neurostimulation

Castelli, Jonathan 06 December 2017 (has links)
La bioélectronique est un domaine interdisciplinaire qui étudie les interconnexions et les interactions entre entités biologiques (cellules, tissus, organes) et systèmes électroniques,par l’intermédiaire du transducteur adéquat. Pour des cellules ou des tissus excitables (neurones, muscles, ...), le transducteur prend la forme d’une simple électrode, car ces tissus produisent une activité électrique spontanée ou, dans le sens inverse, peuvent être excités par un signal électrique externe. Cette communication bidirectionnelle donne lieu à deux schémas expérimentaux : l’acquisition et la stimulation. L’acquisition consiste à enregistrer, traiter et analyser les bio-signaux alors que la stimulation consiste à appliquer le courant électrique adéquat aux tissus vivants, pour déclencher une réaction. Cette thèse se concentre sur ce dernier point : deux générations de système de stimulation ont été développées, chacune basée sur un circuit intégré spécifique et adaptée à différents contextes applicatifs.Tout d’abord, le cadre scientifique a été celui du projet CENAVEX, axé sur la stimulation électrique fonctionnelle pour réhabiliter la fonction respiratoire, suite à une lésion de la moelle épinière. Ensuite, les objectifs de conception ont été étendus pour couvrir de nouveaux besoins d’application : la surveillance de l’impédance électrique in situ et l’exploration des formes d’onde de stimulation originales. Le premier pourrait être une solution pour suivre la réaction tissulaire après l’implantation d’une électrode, contribuant ainsi à la biocompatibilité à long terme des implants ; le second propose d’aller au-delà dela conventionnelle impulsion biphasique carrée et d’explorer de nouvelles formes d’ondes qui pourraient être plus efficaces en termes de consommation d’énergie, pour un effet physiologique donné.Le travail présenté dans ce manuscrit contribue à la conception, à la fabrication et au test de dispositifs de stimulation innovants. Cela a conduit au développement de deux circuits intégrés et de deux dispositifs de stimulation permettant une stimulation multicanal.Les caractérisations électriques et les validations biologiques, de la faisabilité in vitro aux expériences in vivo, ont été menées et sont décrites dans ce manuscrit. / Bioelectronics is a cross-disciplinary field that studies interconnections and interactions between biological entities (cells, tissues, organs) and electronic systems, using the adequate transducer. For excitable cells or tissues (neurons, muscles, . . . ), the transducer takes the form of a simple electrode, as these tissues produce a spontaneous electrical activity or,in the opposite way, may be excited by an external electrical signal. This bi-directional communication gives rise to two experimental schemes: acquisition and stimulation. Acquisition consists in recording, processing and analyzing bio-signals whereas stimulation consists in applying the adequate electrical current to living tissues in order to trigger a reaction. This thesis focuses on the latter: two generations of stimulation systems have been developed, both being centered on an Application Specific Integrated Circuit, and adapted to different application contexts. First, the scientific framework was given by the CENAVEX project, focusing on Functional Electrical Stimulation to rehabilitate the respiratory function, following a Spinal Cord Injury. Then, the design objectives were extended to cover new application needs:in situ electrical impedance monitoring and exploration of original stimulation wave forms.The first one could be a solution to follow the tissue reaction after electrode implantation,hence contributing to long-term biocompatibility of implants; the second one proposes to go further the conventional constant biphasic pulse and explore new wave forms that couldbe most efficient in terms of energy consumption, for a given physiological effect.The work presented in this manuscript is a contribution to the design, fabrication and test of innovative stimulation devices. It leaded to the development of two integrated circuits and two stimulation devices permitting multichannel stimulation. Both electrical characterizations and biological validations, from in vitro feasibility to in vivo experiments, have been conducted and are described in this manuscript.
17

Synthese topologique de macro-cellules en technologie cmos

Moraes, Fernando Gehm January 1994 (has links)
Les problèmes majeurs de la génération automatique du dessin des masques des circuits intégrés sont la dépendance vis-à-vis des règles de dessin et le dimensionnement correct des transistors. Les méthodes traditionnelles, telles que l'utilisation de cellules pré-caractérisées, manquent de flexibilité, car les portes des bibliothèques (en nombre limité) sont dessinées et dimensionnées (independarnment de l'application) pour une technologie donnée. Les méthodes de synthèse automatique du dessin des masques ont pour but de surmonter ces problèmes. Les techniques les plus couramment utilisées sont le "gate-matrix" et le "linear-matrix". L'indépendance vis-à-vis des règles de dessin est obtenue en utilisant la technique de description symbolique (dessin sous une grille unitaire), et les dimensions des transistors sont définies par le concepteur ou par un outil de dimensionnement. Nous proposons une méthode et un prototype logiciel pour la synthèse automatique des masques, en utilisant le style "linear-matrix multi-bander". La description d'entree du générateur est un fichier format SPICE (au niveau transistor), ce qui permet d'avoir un nombre très élevé de cellules, en particulier les portes complexes (A01), et ainsi avoir une meilleure optimisation lors de la phase d'assignation technologique. Les macro-cellules générées doivent être assemblées afin de réaliser un circuit complet. Deux contraintes supplémentaires sont ainsi imposées au générateur: malléabilité de la forme et position des broches d'entrées/sorties sur la périphérie de la macro-cellule. Les macro-cellules sont assemblées en utilisant un environnement de conception industriel. Les contributions de ce mémoire de doctorat sont d'une part le développement d'un générateur de macro-cellules flexible ayant les caracteristiques d'indépendance aux règles de dessin et d'intégration dans un environnement de macro-cellules, et d'autre part l'étude detailée des paramètres qui déterminent la surface occupée, les performances électriques et la puissance dissipée des macro-cellules générées automatiquement. / The main problems of the automatic layout synthesis are the design rules dependence and the transistor sizing. The traditional layout synthesis methods, like standard-cells, are not flexible, since the cells in the libraries are designed and sized for a specific technology. In this way, the designer must change his library at each technology improvement. The automatic layout synthesis methods overcomes these problems (design rules dependence and transistor sizing). Examples of layout styles are gate-matrix and linear-matrix. The technology independence is achieved by symbolic description (layout under an unitary grid), and the transistor sizes are defined by the designer or by a sizing tool. From these two constraints, we develop an automatic layout synthesis tool, using a linear-matrix multi-row layout style. The input description for our tool is a Spice file. This descriptions allows to define a greater number of cells (mainly AOIs gates), resulting a technology mapping with less constraints. The generated macro-cells must be assembled in order to construct a complete circuit. Two additional constraints are then imposed to the generator : variable aspect ratio and placement of the inputs/outputs pins in the macro-cell border. The macro-cells are assembled by an industrial CAD environment. The main contributions of this thesis are the development of a macro-cell generator (with the characteristics of technology independence and easy integration in a macro-cell environment) and the analysis of the parameters playing a role in the area, delay and power consumption.
18

Synthese topologique de macro-cellules en technologie cmos

Moraes, Fernando Gehm January 1994 (has links)
Les problèmes majeurs de la génération automatique du dessin des masques des circuits intégrés sont la dépendance vis-à-vis des règles de dessin et le dimensionnement correct des transistors. Les méthodes traditionnelles, telles que l'utilisation de cellules pré-caractérisées, manquent de flexibilité, car les portes des bibliothèques (en nombre limité) sont dessinées et dimensionnées (independarnment de l'application) pour une technologie donnée. Les méthodes de synthèse automatique du dessin des masques ont pour but de surmonter ces problèmes. Les techniques les plus couramment utilisées sont le "gate-matrix" et le "linear-matrix". L'indépendance vis-à-vis des règles de dessin est obtenue en utilisant la technique de description symbolique (dessin sous une grille unitaire), et les dimensions des transistors sont définies par le concepteur ou par un outil de dimensionnement. Nous proposons une méthode et un prototype logiciel pour la synthèse automatique des masques, en utilisant le style "linear-matrix multi-bander". La description d'entree du générateur est un fichier format SPICE (au niveau transistor), ce qui permet d'avoir un nombre très élevé de cellules, en particulier les portes complexes (A01), et ainsi avoir une meilleure optimisation lors de la phase d'assignation technologique. Les macro-cellules générées doivent être assemblées afin de réaliser un circuit complet. Deux contraintes supplémentaires sont ainsi imposées au générateur: malléabilité de la forme et position des broches d'entrées/sorties sur la périphérie de la macro-cellule. Les macro-cellules sont assemblées en utilisant un environnement de conception industriel. Les contributions de ce mémoire de doctorat sont d'une part le développement d'un générateur de macro-cellules flexible ayant les caracteristiques d'indépendance aux règles de dessin et d'intégration dans un environnement de macro-cellules, et d'autre part l'étude detailée des paramètres qui déterminent la surface occupée, les performances électriques et la puissance dissipée des macro-cellules générées automatiquement. / The main problems of the automatic layout synthesis are the design rules dependence and the transistor sizing. The traditional layout synthesis methods, like standard-cells, are not flexible, since the cells in the libraries are designed and sized for a specific technology. In this way, the designer must change his library at each technology improvement. The automatic layout synthesis methods overcomes these problems (design rules dependence and transistor sizing). Examples of layout styles are gate-matrix and linear-matrix. The technology independence is achieved by symbolic description (layout under an unitary grid), and the transistor sizes are defined by the designer or by a sizing tool. From these two constraints, we develop an automatic layout synthesis tool, using a linear-matrix multi-row layout style. The input description for our tool is a Spice file. This descriptions allows to define a greater number of cells (mainly AOIs gates), resulting a technology mapping with less constraints. The generated macro-cells must be assembled in order to construct a complete circuit. Two additional constraints are then imposed to the generator : variable aspect ratio and placement of the inputs/outputs pins in the macro-cell border. The macro-cells are assembled by an industrial CAD environment. The main contributions of this thesis are the development of a macro-cell generator (with the characteristics of technology independence and easy integration in a macro-cell environment) and the analysis of the parameters playing a role in the area, delay and power consumption.
19

Développement des méthodes génériques d'analyses multi-variées pour la surveillance de la qualité du produit / Development of multivariate analysis methods for the product quality prediction

Melhem, Mariam 20 November 2017 (has links)
L’industrie microélectronique est un domaine compétitif, confronté de manière permanente à plusieurs défis. Pour évaluer les étapes de fabrication, des tests de qualité sont appliqués. Ces tests étant discontinus, une défaillance des équipements peut causer une dégradation de la qualité du produit. Des alarmes peuvent être déclenchées pour indiquer des problèmes. D’autre part, on dispose d’une grande quantité de données des équipements obtenues à partir de capteurs. Une gestion des alarmes, une interpolation de mesures de qualité et une réduction de données équipements sont nécessaires. Il s’agit dans notre travail à développer des méthodes génériques d’analyse multi-variée permettant d’agréger toutes les informations disponibles sur les équipements pour prédire la qualité de produit en prenant en compte la qualité des différentes étapes de fabrication. En se basant sur le principe de reconnaissance de formes, nous avons proposé une approche pour prédire le nombre de produits restant à produire avant les pertes de performance liée aux spécifications clients en fonction des indices de santé des équipement. Notre approche permet aussi d'isoler les équipements responsables de dégradation. En plus, une méthodologie à base de régression régularisée est développée pour prédire la qualité du produit tout en prenant en compte les relations de corrélations et de dépendance existantes dans le processus. Un modèle pour la gestion des alarmes est construit où des indices de criticité et de similarité sont proposés. Les données alarmes sont ensuite utilisées pour prédire le rejet de produits. Une application sur des données industrielles provenant de STMicroelectronics est fournie. / The microelectronics industry is a highly competitive field, constantly confronted with several challenges. To evaluate the manufacturing steps, quality tests are applied during and at the end of production. As these tests are discontinuous, a defect or failure of the equipment can cause a deterioration in the product quality and a loss in the manufacturing Yield. Alarms are setting off to indicate problems, but periodic alarms can be triggered resulting in alarm flows. On the other hand, a large quantity of data of the equipment obtained from sensors is available. Alarm management, interpolation of quality measurements and reduction of correlated equipment data are required. We aim in our work to develop generic methods of multi-variate analysis allowing to aggregate all the available information (equipment health indicators, alarms) to predict the product quality taking into account the quality of the various manufacturing steps. Based on the pattern recognition principle, data of the degradation trajectory are compared with health indices for failing equipment. The objective is to predict the remaining number of products before loss of the performance related to customer specifications, and the isolation of equipment responsible for degradation. In addition, regression- ased methods are used to predict the product quality while taking into account the existing correlation and the dependency relationships in the process. A model for the alarm management is constructed where criticality and similarity indices are proposed. Then, alarm data are used to predict the product scrap. An application to industrial data from STMicroelectronics is provided.
20

Synthese topologique de macro-cellules en technologie cmos

Moraes, Fernando Gehm January 1994 (has links)
Les problèmes majeurs de la génération automatique du dessin des masques des circuits intégrés sont la dépendance vis-à-vis des règles de dessin et le dimensionnement correct des transistors. Les méthodes traditionnelles, telles que l'utilisation de cellules pré-caractérisées, manquent de flexibilité, car les portes des bibliothèques (en nombre limité) sont dessinées et dimensionnées (independarnment de l'application) pour une technologie donnée. Les méthodes de synthèse automatique du dessin des masques ont pour but de surmonter ces problèmes. Les techniques les plus couramment utilisées sont le "gate-matrix" et le "linear-matrix". L'indépendance vis-à-vis des règles de dessin est obtenue en utilisant la technique de description symbolique (dessin sous une grille unitaire), et les dimensions des transistors sont définies par le concepteur ou par un outil de dimensionnement. Nous proposons une méthode et un prototype logiciel pour la synthèse automatique des masques, en utilisant le style "linear-matrix multi-bander". La description d'entree du générateur est un fichier format SPICE (au niveau transistor), ce qui permet d'avoir un nombre très élevé de cellules, en particulier les portes complexes (A01), et ainsi avoir une meilleure optimisation lors de la phase d'assignation technologique. Les macro-cellules générées doivent être assemblées afin de réaliser un circuit complet. Deux contraintes supplémentaires sont ainsi imposées au générateur: malléabilité de la forme et position des broches d'entrées/sorties sur la périphérie de la macro-cellule. Les macro-cellules sont assemblées en utilisant un environnement de conception industriel. Les contributions de ce mémoire de doctorat sont d'une part le développement d'un générateur de macro-cellules flexible ayant les caracteristiques d'indépendance aux règles de dessin et d'intégration dans un environnement de macro-cellules, et d'autre part l'étude detailée des paramètres qui déterminent la surface occupée, les performances électriques et la puissance dissipée des macro-cellules générées automatiquement. / The main problems of the automatic layout synthesis are the design rules dependence and the transistor sizing. The traditional layout synthesis methods, like standard-cells, are not flexible, since the cells in the libraries are designed and sized for a specific technology. In this way, the designer must change his library at each technology improvement. The automatic layout synthesis methods overcomes these problems (design rules dependence and transistor sizing). Examples of layout styles are gate-matrix and linear-matrix. The technology independence is achieved by symbolic description (layout under an unitary grid), and the transistor sizes are defined by the designer or by a sizing tool. From these two constraints, we develop an automatic layout synthesis tool, using a linear-matrix multi-row layout style. The input description for our tool is a Spice file. This descriptions allows to define a greater number of cells (mainly AOIs gates), resulting a technology mapping with less constraints. The generated macro-cells must be assembled in order to construct a complete circuit. Two additional constraints are then imposed to the generator : variable aspect ratio and placement of the inputs/outputs pins in the macro-cell border. The macro-cells are assembled by an industrial CAD environment. The main contributions of this thesis are the development of a macro-cell generator (with the characteristics of technology independence and easy integration in a macro-cell environment) and the analysis of the parameters playing a role in the area, delay and power consumption.

Page generated in 0.0933 seconds