Spelling suggestions: "subject:"circuitos"" "subject:"circuitous""
161 |
Study and design of the front-end and readout electronics for the tracking plane in the NEXT experimentRodríguez Samaniego, Javier 04 September 2017 (has links)
The NEXT experiment is one of the most innovative ones looking for the neutrinoless double beta decay, which finding will answer one of the most important questions in the last years physics: is the neutrino its own antiparticle? Or in other words, is it a Majorana particle?
With that purpose NEXT uses a TPC (Time Projection Chamber) filled with enriched xenon gas at high pressure, and two photosensors planes, one on each end. The first plane contains PMTs (PhotoMultiplier Tube), that collect the light emitted by the xenon when an event happens and precisely measures its energy. The second plane is a SiPM (Silicon PhotoMultiplier) matrix that allows to 3D-reconstruct the event track. Both planes together allows NEXT to have a great background rejection, which makes a difference with the other experiments aiming for the neutrinoless double beta decay. In addition, SiPMs are a new technology which nowadays is evolving to, in the future, displace the classical PMTs. For that reason the study of these sensors starts from zero, as there were not previous uses as pixel-tracking, and lead a new path in the physics detectors, for both high and low energy.
This thesis is focused on the study and design of the electronics involving the tracking plane, which includes some technical solutions related also with mechanical issues. From the sensors placed inside the detector, the SiPMs, to the front-end electronic boards, there are few elements on the chain; as the support boards for the SiPMs which must satisfy severe outgassing and radiopurity levels. Also the inner and outer cabling has been designed, focusing on obtaining the best signal-noise ratio; and also the feedthrough for the tracking plane, which solved at low cost the huge problem of taking out about 4000 lines from the pressurized xenon to the outside.
Finally, one of the most important elements on this chain and the one that this thesis is focused on, is the front-end board. Starting with the experience acquired with the first prototype, NEXT-DEMO, the electronics have been improved, able to condition, integrate and digitize the signals from all the tracking plane SiPMs; allowing the further acquisition and processing through an ATCA-based system (Advanced Telecommunications Computing Architecture).
All the elements designed have been produced and assembled on the NEW detector, a large-scale prototype of the final detector, placed at the Laboratorio Subterra'neo de Canfranc, an underground laboratory at the aragonese Pyrenee. / El experimento NEXT es uno de los más innovadores en la búsqueda de la desintegración doble beta sin neutrinos, cuyo hallazgo daría con la respuesta a una de las cuestiones más importantes de la física en los últimos años: ¿es el neutrino su propia antipartícula? O dicho de otro modo, ¿es una partícula de Majorana?
Para ello NEXT hace uso de una TPC (Time Projection Chamber) llena de gas xenón enriquecido a alta presión, y con dos planos de fotosensores, uno en cada extremo. El primero de ellos está formado por PMTs (Photo Multiplier Tube), que recogen la luz generada por el xenón cuando ocurre un evento, y miden la energía de éste. El segundo consiste en una matriz de SiPMs (Silicon PhotoMultipliers) que permiten reconstruir tridimensionalmente la traza de dicho evento. El conjunto de ambos planos de fotosensores otorga al experimento NEXT un gran rechazo a eventos de fondo, lo que marca la diferencia con otros experimentos en busca de la desintegración doble beta sin neutrinos. Además, los SiPMs son una tecnoloía de reciente aparición que en la actualidad está evolucionando a grandes pasos para, en un futuro, desplazar a los fotomultiplicadores clásicos. Por ello el estudio de estos fotosensores parte prácticamente desde cero, ya que no existen aplicaciones previas de su uso como pixel-tracking, y ha permitido abrir un nuevo camino en los detectores de física, tanto de alta como baja energía.
Esta tesis doctoral tiene como objetivo el estudio y diseño de la electrónica involucrada en el plano de reconstrucción de trazas, y que involucran en menor medida dar solución a problemas técnicos de aspecto mecánico. Partiendo de los sensores ubicados dentro del detector, los SiPMs, hasta las tarjetas de front-end, se incluyen varios elementos de la cadena; como son las tarjetas empleadas como soporte para los SiPM en el interior de la cámara, las cuáles deben cumplir rigurosas medidas de radiopureza y degasificación. También se ha diseñado el cableado tanto interno como externo, haciendo énfasis en conseguir la mayor relación posible señal-ruido; y el pasamuros específico para el plano de reconstrucción de trazas, el cual ha resuelto a bajo coste el problema de extraer casi 4000 líneas desde la zona de xenón a alta presión hasta el exterior.
Por último, uno de los elementos más importantes de esta cadena y en el cuál se centra principalmente esta tesis, es la tarjeta de front-end. Partiendo de la experiencia adquirida del primer prototipo del experimento, NEXT-DEMO, se ha perfeccionado una electrónica capaz de tratar, integrar y adquirir las señales de todos los SiPM del plano de reconstrucción de trazas, permitiendo su posterior adquisición y procesado mediante un sistema basado en la estructura ATCA (Advanced Telecommunications Computing Architecture).
Todos los elementos diseñados han sido ensamblados y puestos en marcha en el detector NEW, un prototipo a gran escala del detector final, que está ubicado en el Laboratorio Subterráneo de Canfranc, en el Pirineo Aragonés. / L'experiment NEXT és un dels més innovadors en la recerca de la desintegració doble beta sense neutrins, i aquesta troballa donaria amb la resposta a una de les quèstions més importants de la física en els últims anys: és el neutrí la seua pròpia antipartícula? O dit d'una altra manera, és una partícula de Majorana?
Per açò NEXT fa ús d'una TPC (Time Projection Chamber) plena de gas xenó enriquit a alta presió, i amb dos plànols de fotosensors, un a cada extrem. El primer d'ells està format per PMTs (Photo Multiplier Tube), que arrepleguen la llum generada pel xenó quan ocorre un esdeveniment, i mesuren l'energía d'aquest. El segon consisteix en una matriu de SiPMs (Silicon PhotoMultipliers) que permeten reconstruir tridimensionalment la traça d'aquest esdeveniment. El conjunt de tots dos plànols de fotosensors atorga a l'experiment NEXT un gran rebuig a esdeveniments de fons, la qual cosa marca la diferència amb altres experiments a la recerca de la desintegració doble beta sense neutrins. A més, els SiPMs so'n una tecnología de recent aparició que en l'actualitat està evolucionant a grans passos per a, en un futur, desplaçar als fotomultiplicadors clàssics. Per això l'estudi d'aquests fotosensors part pràcticament des de zero, ja que no hi ha aplicacions prèvies del seu ús com a pixel-tracking, i ha permés obrir un nou camí en els detectors de física, tant d'alta com de baixa energia.
Aquesta tesi doctoral té com a objectiu l'estudi i diseny de l'electrònica involucrada en el plànol de reconstrucció de traces, i que involucra en menor mesura donar solució a problemes tècnics d'aspecte mecànic. Partint dels sensors situats dins del detector, els SiPMs, fins a les targetes de front-end, s'inclouen diversos elements de la cadena; com són les targetes emprades com a suport per als SiPMs a l'interior de la càmera, les quals han de complir rigoroses mesures de radioactivitat i degasificació. També s'ha disenyat el cablejat tant intern com extern, fent èmfasi en aconseguir la major relació possible senyal-soroll; i el passamurs específic per al plànol de reconstrucció de traces, el qual ha resolt a baix cost el problema d'extraure quasi 4000 línies des de la zona de xenó a alta presió fins a l'exterior.
Finalment, un dels elements més importants d'aquesta cadena i en el qual es centra principalment aquesta tesi, és la targeta de front-end. Partint de l'experiència adquirida del primer prototip de l'experiment, NEXT-DEMO, s'ha perfeccionat una electrònica capaç de tractar, integrar i adquirir les senyals de tots els SiPM del plànol de reconstrucció de traces, permetent la seua posterior adquisició i processament mitjançant un sistema basat en l'estructura ATCA (Advanced Telecommunications Computing Architecture).
Tots els elements disenyats han sigut muntats i engegats en el detector NEW, un prototip a gran escala del detector final, que està situat en el Laboratorio Subterráneo de Canfranc, al Pirineu Aragonés. / Rodríguez Samaniego, J. (2017). Study and design of the front-end and readout electronics for the tracking plane in the NEXT experiment [Tesis doctoral]. Universitat Politècnica de València. https://doi.org/10.4995/Thesis/10251/86285
|
162 |
Conversor para pulsos elétricos de alta tensão, de curta duração, para processos de geração de ozônio /Hincapie Baena, Alejandro. January 2014 (has links)
Orientador: Carlos Alberto Canesin / Banca: Guilherme de Azevedo e Melo / Banca: Flávio Alessandro Serrão Gonçalves / Resumo: Este trabalho apresenta, analisa e implementa uma proposta de conversor para geração de pulsos elétricos de alta tensão para aplicação na produção de ozônio e injeção do mesmo em água, com a finalidade de ação germicida e bactericida para processos de lavagem e higienização industrial. O conversor proposto é composto por dois estágios, sendo o primeiro estágio um retificador Boost operando no Modo de Condução Descontínua (MCD), responsável pela obtenção de um barramento em Corrente Contínua (CC) regulado e, atuando como seguidor de tensão da entrada apresenta um elevado fator de potência com reduzida distorção harmônica para a corrente de entrada; o segundo estágio consiste no uso de um inversor em Ponte Completa (Full-bridge) ressonante com controle por deslocamento de fase (Phase-shift), frequência constante (em torno de 10kHz) e modulação bipolar. O estágio inversor ressonante é composto pelo inversor em ponte associado a um transformador elevador e a indutâncias e capacitâncias para o ajuste da ressonância, resultando em uma estrutura com capacidade de geração de pulsos elétricos na saída com amplitude de até 6kV para o nível de potência do projeto, os quais são aplicados em um conjunto em paralelo de 14 (quatorze) câmaras de descarga para geração de ozônio e injeção em água. O trabalho apresenta uma revisão bibliográfica para as aplicações do ozônio, as principais topologias de conversores em baixa potência para geração de pulsos elétricos em ozonizadores, a análise de um produto comercial, a proposta e desenvolvimento de uma estrutura conversora em substituição ao produto comercial, resultando em melhor eficiência e maior fator de potência, apresentando-se suas análises qualitativas e quantitativas, modelação, metodologias de projeto, implementação de um protótipo funcional, os principais resultados finais e proposta de continuidade para futuras pesquisas / Abstract: This research proposes, analyzes and implements a converter for generating high voltage electric pulses for application to ozone production and injection in water for the purpose of bactericidal and germicidal processes for cleaning and sanitizing industry applications. The proposed converter consists of two stages, the first stage being a Boost rectifier operating in Discontinuous Conduction Mode (DCM), responsible for getting a Continuous Current (CC) bus regulated and, acting as input voltage follower presents a high power factor with reduced harmonic distortion to the input current; the second stage involves the use of a resonant Full-Bridge inverter controlled by phase-shift, using constant frequency (close to 10kHz) and bipolar modulation. The resonant inverter stage is composed of the bridge inverter associated with a step-up transformer, inductors and capacitors to adjust de resonant frequency, resulting in a structure capable of generating electric pulses with amplitude at the output of almost 6kV, which are applied on a set of fourteen (14) discharge chambers in parallel for ozone generation and injection in water. The work presents a literature review for the applications of ozone, the main converter topologies at low power for generating electrical pulses in ozonizators, the analysis of a commercial product, a proposal and development of a power converter structure to replace the commercial one, resulting in better efficiency and high input power factor, presenting their qualitative and quantitative analysis, modeling, design methodologies, implementation of a functional prototype, the main experimental results and proposal of continuity of future researches / Mestre
|
163 |
Conversor para pulsos elétricos de alta tensão, de curta duração, para processos de geração de ozônioHincapie Baena, Alejandro [UNESP] 20 March 2014 (has links) (PDF)
Made available in DSpace on 2014-12-02T11:16:56Z (GMT). No. of bitstreams: 0
Previous issue date: 2014-03-20Bitstream added on 2014-12-02T11:20:53Z : No. of bitstreams: 1
000800810.pdf: 4125337 bytes, checksum: 19cb9a06e4f2e6de28d2bf9167246dbc (MD5) / Este trabalho apresenta, analisa e implementa uma proposta de conversor para geração de pulsos elétricos de alta tensão para aplicação na produção de ozônio e injeção do mesmo em água, com a finalidade de ação germicida e bactericida para processos de lavagem e higienização industrial. O conversor proposto é composto por dois estágios, sendo o primeiro estágio um retificador Boost operando no Modo de Condução Descontínua (MCD), responsável pela obtenção de um barramento em Corrente Contínua (CC) regulado e, atuando como seguidor de tensão da entrada apresenta um elevado fator de potência com reduzida distorção harmônica para a corrente de entrada; o segundo estágio consiste no uso de um inversor em Ponte Completa (Full–bridge) ressonante com controle por deslocamento de fase (Phase–shift), frequência constante (em torno de 10kHz) e modulação bipolar. O estágio inversor ressonante é composto pelo inversor em ponte associado a um transformador elevador e a indutâncias e capacitâncias para o ajuste da ressonância, resultando em uma estrutura com capacidade de geração de pulsos elétricos na saída com amplitude de até 6kV para o nível de potência do projeto, os quais são aplicados em um conjunto em paralelo de 14 (quatorze) câmaras de descarga para geração de ozônio e injeção em água. O trabalho apresenta uma revisão bibliográfica para as aplicações do ozônio, as principais topologias de conversores em baixa potência para geração de pulsos elétricos em ozonizadores, a análise de um produto comercial, a proposta e desenvolvimento de uma estrutura conversora em substituição ao produto comercial, resultando em melhor eficiência e maior fator de potência, apresentando–se suas análises qualitativas e quantitativas, modelação, metodologias de projeto, implementação de um protótipo funcional, os principais resultados finais e proposta de continuidade para futuras pesquisas / This research proposes, analyzes and implements a converter for generating high voltage electric pulses for application to ozone production and injection in water for the purpose of bactericidal and germicidal processes for cleaning and sanitizing industry applications. The proposed converter consists of two stages, the first stage being a Boost rectifier operating in Discontinuous Conduction Mode (DCM), responsible for getting a Continuous Current (CC) bus regulated and, acting as input voltage follower presents a high power factor with reduced harmonic distortion to the input current; the second stage involves the use of a resonant Full–Bridge inverter controlled by phase–shift, using constant frequency (close to 10kHz) and bipolar modulation. The resonant inverter stage is composed of the bridge inverter associated with a step–up transformer, inductors and capacitors to adjust de resonant frequency, resulting in a structure capable of generating electric pulses with amplitude at the output of almost 6kV, which are applied on a set of fourteen (14) discharge chambers in parallel for ozone generation and injection in water. The work presents a literature review for the applications of ozone, the main converter topologies at low power for generating electrical pulses in ozonizators, the analysis of a commercial product, a proposal and development of a power converter structure to replace the commercial one, resulting in better efficiency and high input power factor, presenting their qualitative and quantitative analysis, modeling, design methodologies, implementation of a functional prototype, the main experimental results and proposal of continuity of future researches
|
164 |
Projeto de um circuito integrado inteligente de potencia implementado em tecnologia convencional CMOSFinco, Saulo 16 February 1996 (has links)
Orientador: Wilmar Bueno de Moraes / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-25T05:58:50Z (GMT). No. of bitstreams: 1
Finco_Saulo_M.pdf: 9491248 bytes, checksum: 489528c73fa99a929aa8d184b8ee30c2 (MD5)
Previous issue date: 1996 / Resumo: Este trabalho de tese foi motivado por resultados experimentais que comprovaram eficiência dos transistores LDD-NMOS e LDSD-NMOS na manipulação de potência. Tais transistores são passíveis de serem construídos em tecnologias digitais convencionais, capazes de serem integrados monoliticamente com os seus circuitos de controle. Na primeira parte do Capítulo 1 é apresentado o atual contexto de aplicações do mercado mundial deste segmento da eletrônica, na segunda parte contém um breve histórico do desenvolvimento desta pesquisa no Brasil. No Capítulo 2 são apresentados os principais tópicos da engenharia dos dispositivos de potência, necessários para compreender o modelamento elétrico e a construção dos transistores LDD e LDSD-NMOS, constituindo uma célula de comutação aplicável em inumeras topologias de conversão de potência. No Capítulo 3 é apresentado o principal objeto desta tese que é o projeto de um Dispositivo Inteligente de Potência, cuja funcionalidade é convesão CC-CC, para uma topologia Boost Converter. O circuito foi construído monoliticamente em um processo digital 1.5mm SP DML. Neste capítulo o projeto é descrito estruturalmente e funcionalmente. O comportamento global foi comprovado por simulação elétrica realizada com o netlist extraído do layout. Do mesmo modo a estrutura e a funcionalidade de cada bloco individual que compõem o circuito são também analisadas e comprovadas por simulação elétrica. O circuito foi implementado e testado. Em uma primeira análise os resultados experimentais concordam com os resultados de simulação no entanto não estão no âmbito do estudo apresentado nesta tese. No Capítulo 4 é feita uma recapitulação geral dos tópicos abordados e são apresentadas as potencialidades que este trabalho de pesquisa tem. Algumas metas são colocadas como desafio para a continuidade deste trabalho / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
|
165 |
Projeto de um circuito integrado divisor de frequencias/contador de decada em tecnologia GaAs-familia DCFL - para operação com clock na faixa de 1 GHzSouza, Daniel Cardoso de 06 August 1998 (has links)
Orientador: Luiz Carlos Kretly / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-24T00:05:19Z (GMT). No. of bitstreams: 1
Souza_DanielCardosode_M.pdf: 24727698 bytes, checksum: 802ba54b2fef69d2a43dfbabc8b9f7c4 (MD5)
Previous issue date: 1998 / Resumo: A crescente ênfase sobre a operação portátil de computadores e sistemas de telecomunicação prioriza circuitos de baixa potência, ainda que de alta velocidade. As opções tecnológicas existentes para aplicações digitais na faixa de 100MHz até 1 GHz são as famílias ECL em silício, DCFL em arseneto de gálio (GaAs), bem como ASICs CMOS realizados em processos avançados de Si, e somente as duas últimas podem proporcionar baixos consumos de potência. Em GaAs, DCFL é a principal opção de famíliadigital de baixa potência. Neste trabalho, descreve-se o projeto full-custom de um CI divisor de freqüências de módulo variável e contador de década, realizado na família DCFL de GaAs. A topologia deste CI é inteiramente baseada na arquitetura clássica do TTL 7490, que foi escolhida por causa de sua versatilidade, e toda a sua funcionalidade lógica é mantida: o CI proposto pode operar tanto como um contador BCD quanto como um divisor de frequências por N, com N na faixa de 2 até 10. A razão da divisão, N, pode ser configurada unicamente através de conexões diretas entre pinos do CI. Por isso, o CI projetado neste trabalho será referido como o 7490-like. Suas aplicações são em síntese/divisão de frequências, contagem, instrumentação de alta frequência e na composição de circuitos digitais de alta velocidade, podendo-se usá-lo na entrada de outros blocos. ... Observação: O resumo, na íntegra, poderá ser visualizado no texto completo da tese digital / Abstract: The increasing emphasis on the portable operation of computers and communication systems has placed a priority on low-power, yet high-speed, circuits. The existing viable technologies for digital applications in the range fTom100 l Hz up to 1 GHz are Si ECL and GaAs DCFL families, as well as high-speed CMOS ASICs implemented in advanced Si processes, and only the last two options offer low power consumption. In GaAs technology, DCFL is the main choice for a low-power digital family. In this work, a variable modulus frequency divider and decade counter IC was designed in the GaAs DCFL family. This work describes the full-custom design procedures for this IC, starting from its logic design, until the completion of the final layout version. This DCFL counter circuit topology is entirely based upon the classical TTL 7490 architecture, which was chosen because of its versatility, and all its functionality is retained: this IC can operate either as a decade (BCD) counter, or as a frequency divider by N, being N any integer in the range from 2 to 10. The frequency division modulus N can be set solely by means of direct connections between certain IC pins. Therefore, the IC designed in this work will be referred to as the 7490-like. This circuit's usual applications are: frequency synthesis or division, counting, high frequency instrumentation and as a block in the composition of high speed digital circuits; the IC can also be used before the input to other blocks. ... Note: The complete abstract is available with the full electronic digital thesis or dissertations / Mestrado / Mestre em Engenharia Elétrica
|
166 |
Aplicação da correlação ao teste de moduladoresDuarte, Jorge Miguel Alves Silva January 2000 (has links)
Dissertação apresentada para obtenção do grau de Mestre em Engenharia Electrotécnica e de Computadores (área de especialização em Informática Industrial), na Faculdade de Engenharia da Universidade do Porto, sob a orientação dos Professores Doutores José Alberto Ribeiro da Silva Matos e José Alberto Peixoto Machado da Silva
|
167 |
ATPG para teste de circuitos analogicos e mistos / ATPG for analog a d mixed-signal cirgcits testingCota, Erika Fernandes January 1997 (has links)
Este trabalho tem como objetivo realizar um estudo do problema de teste de circuitos analógicos e mistos, propondo uma metodologia de teste e apresentando uma ferramenta para geração automática de vetores de teste (ATPG). A necessidade deste tipo de pesquisa torna-se clara no momento em que um número cada vez maior de aplicações requer algum tipo de interação entre dispositivos analógicos e digitais, não só em se tratando de placas de circuito impresso, mas também em um mesmo circuito integrado. A metodologia prevê a detecção de falhas paramétricas, de grandes desvios e catastróficas em circuitos lineares e não-lineares. Além disso. a ocorrência de falhas de interação é considerada, assim como a definição de vetores para diagnóstico que garantam máxima cobertura de falhas. Inicialmente são apresentados alguns aspectos teóricos relacionados ao teste deste tipo de circuitos (complexidade do teste, abordagens existentes e trabalhos correlatos). A seguir, são apresentados o modelo de falhas utilizado e a metodologia proposta, bem como a ferramenta de ATPG. A técnica é aplicada, então, a dois circuitos. O processo de geração dos vetores de teste é explicado e exemplos de vetores gerados são apresentados. Posteriormente, uma proposta de automatização do método é feita, acompanhada da descrição de algumas ferramentas comerciais utilizadas. Por fim, os resultados e conclusões são apresentados. / This work aims at studying the testing problems related to analog and mixedsignal circuits. This kind of research is very useful nowadays, since there is a great demand for circuits that need some kind of interaction between analog and digital blocks. This document presents a method and an automatic test pattern generation tool aplicable to the detection of soft, large and hard fault in linear and non-linear circuits. This method considers, also, interaction faults and computes diagnose vectors that garantee maximal fault coverage. At first. a brief review of methods. approaches and related works is presented. Then. the fault model used and the test methodology are defined. and an ATPG tool is proposed. Next, the ATPG algorithm is applied to a linear and to a non-linear circuit. The test vector generation process and the test vectors computed are then shown. After that a way to automatize the ATPG tool is discussed under the light of those commercial tools that were used in this work. Finally. the conclusions and results are presented.
|
168 |
Ambiente virtual de apoio ao ensino com ênfase na teoria das inteligências múltiplas e sua aplicação em sistemas digitaisCosta Neto, Alvaro [UNESP] 21 August 2009 (has links) (PDF)
Made available in DSpace on 2014-06-11T19:29:39Z (GMT). No. of bitstreams: 0
Previous issue date: 2009-08-21Bitstream added on 2014-06-13T20:19:44Z : No. of bitstreams: 1
costaneto_a_me_sjrp.pdf: 316929 bytes, checksum: 812a1d9aaa7c2c0a64b9a5ae34eed517 (MD5) / O ensino é de vital importância para a evolução de uma sociedade. Metodologias e ferramentas de ensino visam otimizar e facilitar o aprendizado de forma que o processo de aprendizagem seja eficiente. Descreve-se nesta dissertação um ambiente de apoio ao ensino – chamado Classroom – com ênfase na Teoria das Inteligências Múltiplas cujo objetivo é fornecer ferramentas e guias para a criação de aulas virtuais, facilitando a composição e exposição de complementos para aulas presenciais. Além do ambiente e suas ferramentas, descreve-se também os raciocínios que nortearam a criação de um curso complementar de Sistemas Digitais para demonstração do uso do ambiente, tanto pelo professor que o criou quanto pelos alunos que o estudaram e avaliaram. Em seguida, são relatadas as formas de avaliação do ambiente, bem como os resultados obtidos. Por fim, conclui-se a dissertação com indicações dos pontos positivos que foram identificados com os resultados das avaliações e de melhorias que podem ser realizadas em extensões do ambiente Classroom. / Teaching has a vital importance to the evolution of a society. Teaching methodologies and tools aim to optimize and facilitate the learning process so that it becomes more efficient. This dissertation describes a teaching support environment – named Classroom – based on the Theory of Multiple Intelligences whose goal is to provide tools and guides to the creation of virtual classes, facilitating the composition of and exposure to material complimentary to that presented in attendance classes. Besides the environment and its tools, it is also described the reasoning behind the creation of a complementary Digital Systems course to demonstrate the use of the environment by the professor and the students that tested it. Afterwards, the process to evaluate the environment is presented, as well as the obtained results. In the end, the dissertation is concluded with indication of the positive and negative points that were identified by analyses of the evaluations results. Improvements are also proposed so that the Classroom environment may be extended.
|
169 |
ATPG para teste de circuitos analogicos e mistos / ATPG for analog a d mixed-signal cirgcits testingCota, Erika Fernandes January 1997 (has links)
Este trabalho tem como objetivo realizar um estudo do problema de teste de circuitos analógicos e mistos, propondo uma metodologia de teste e apresentando uma ferramenta para geração automática de vetores de teste (ATPG). A necessidade deste tipo de pesquisa torna-se clara no momento em que um número cada vez maior de aplicações requer algum tipo de interação entre dispositivos analógicos e digitais, não só em se tratando de placas de circuito impresso, mas também em um mesmo circuito integrado. A metodologia prevê a detecção de falhas paramétricas, de grandes desvios e catastróficas em circuitos lineares e não-lineares. Além disso. a ocorrência de falhas de interação é considerada, assim como a definição de vetores para diagnóstico que garantam máxima cobertura de falhas. Inicialmente são apresentados alguns aspectos teóricos relacionados ao teste deste tipo de circuitos (complexidade do teste, abordagens existentes e trabalhos correlatos). A seguir, são apresentados o modelo de falhas utilizado e a metodologia proposta, bem como a ferramenta de ATPG. A técnica é aplicada, então, a dois circuitos. O processo de geração dos vetores de teste é explicado e exemplos de vetores gerados são apresentados. Posteriormente, uma proposta de automatização do método é feita, acompanhada da descrição de algumas ferramentas comerciais utilizadas. Por fim, os resultados e conclusões são apresentados. / This work aims at studying the testing problems related to analog and mixedsignal circuits. This kind of research is very useful nowadays, since there is a great demand for circuits that need some kind of interaction between analog and digital blocks. This document presents a method and an automatic test pattern generation tool aplicable to the detection of soft, large and hard fault in linear and non-linear circuits. This method considers, also, interaction faults and computes diagnose vectors that garantee maximal fault coverage. At first. a brief review of methods. approaches and related works is presented. Then. the fault model used and the test methodology are defined. and an ATPG tool is proposed. Next, the ATPG algorithm is applied to a linear and to a non-linear circuit. The test vector generation process and the test vectors computed are then shown. After that a way to automatize the ATPG tool is discussed under the light of those commercial tools that were used in this work. Finally. the conclusions and results are presented.
|
170 |
ATPG para teste de circuitos analogicos e mistos / ATPG for analog a d mixed-signal cirgcits testingCota, Erika Fernandes January 1997 (has links)
Este trabalho tem como objetivo realizar um estudo do problema de teste de circuitos analógicos e mistos, propondo uma metodologia de teste e apresentando uma ferramenta para geração automática de vetores de teste (ATPG). A necessidade deste tipo de pesquisa torna-se clara no momento em que um número cada vez maior de aplicações requer algum tipo de interação entre dispositivos analógicos e digitais, não só em se tratando de placas de circuito impresso, mas também em um mesmo circuito integrado. A metodologia prevê a detecção de falhas paramétricas, de grandes desvios e catastróficas em circuitos lineares e não-lineares. Além disso. a ocorrência de falhas de interação é considerada, assim como a definição de vetores para diagnóstico que garantam máxima cobertura de falhas. Inicialmente são apresentados alguns aspectos teóricos relacionados ao teste deste tipo de circuitos (complexidade do teste, abordagens existentes e trabalhos correlatos). A seguir, são apresentados o modelo de falhas utilizado e a metodologia proposta, bem como a ferramenta de ATPG. A técnica é aplicada, então, a dois circuitos. O processo de geração dos vetores de teste é explicado e exemplos de vetores gerados são apresentados. Posteriormente, uma proposta de automatização do método é feita, acompanhada da descrição de algumas ferramentas comerciais utilizadas. Por fim, os resultados e conclusões são apresentados. / This work aims at studying the testing problems related to analog and mixedsignal circuits. This kind of research is very useful nowadays, since there is a great demand for circuits that need some kind of interaction between analog and digital blocks. This document presents a method and an automatic test pattern generation tool aplicable to the detection of soft, large and hard fault in linear and non-linear circuits. This method considers, also, interaction faults and computes diagnose vectors that garantee maximal fault coverage. At first. a brief review of methods. approaches and related works is presented. Then. the fault model used and the test methodology are defined. and an ATPG tool is proposed. Next, the ATPG algorithm is applied to a linear and to a non-linear circuit. The test vector generation process and the test vectors computed are then shown. After that a way to automatize the ATPG tool is discussed under the light of those commercial tools that were used in this work. Finally. the conclusions and results are presented.
|
Page generated in 0.0322 seconds