Spelling suggestions: "subject:"noyau agnétique"" "subject:"noyau amagnétique""
1 |
ÉTUDE ET CONCEPTION D'UNE NOUVELLE ALIMENTATION À DÉCOUPAGE À TRANSFERT D'ÉNERGIE MIXTE BASÉE SUR UN COMPOSANT PASSIF LCT INTÉGRÉVallet, Benjamin 20 December 2007 (has links) (PDF)
Dans le contexte de l'amélioration de la compacité des alimentations d'électronique de puissance, l'intégration des composants passifs constitue l'un des principaux leviers pour atteindre des niveaux de miniaturisation conséquents. Dans ce cadre, différents travaux ont déjà été engagés de part le monde. Les travaux présentés dans ce mémoire concernent la réduction des volumes des composants passifs, inductance - transformateur – condensateur, indispensables à toute structure d'électronique de puissance, en mariant ces trois éléments en un seul et unique appelé composant « LCT ». L'adaptabilité de cette association dépend en grande partie des performances des diélectriques utilisables dans cette réalisation permettant l'intégration de capacités élevées pour ainsi insérer ce dispositif LCT dans tout type de structure. Actuellement, le développement des matériaux ne permettant pas d'envisager toutes les applications classiquement rencontrées en électronique de puissance, nous avons étudié une nouvelle structure de convertisseur à transfert d'énergie mixte (MET) adaptée au LCT pouvant offrir un intérêt industriel dans un futur proche compte tenu de sa similitude avec une alimentation à découpage classique Forward. Outre les matériaux diélectriques en cours d'évolution, l'expansion de ce concept passe par un travail de modélisation conséquent, ainsi que par des technologies de mise en œuvre performantes comme les circuits multicouches. A l'issu de ce travail, un prototype a été réalisé dont les performances sont présentées, comprenant un composant LCT au sein de cette structure MET.
|
2 |
Circuit de pilotage intégré pour transistor de puissance / Integrated driving circuit for power transistorTo, Duc Ngoc 02 April 2015 (has links)
Ces travaux de thèse s’inscrivent dans le cadre d’une collaboration entre les laboratoires G2ELAB et IMEP-LAHC en lien avec le projet BQR WiSiTUDe (Grenoble-INP). Le but de cette thèse concerne la conception, modélisation et caractérisation du gate driver intégré pour transistors de puissance à base d’un transformateur sans noyau pour le transfert isolé d'ordres de commutation. La thèse est composée de deux grandes parties : - Une partie de la conception, la modélisation et la caractérisation du transformateur intégré dans deux technologies CMOS 0.35 µm bulk et CMOS 0.18 µm SOI. - Une partie de la conception, la simulation et la mise en œuvre de deux circuits de commande intégrée dans ces deux technologies. Ainsi, l’aspect du système du convertisseur de puissance sera étudié en proposant une nouvelle conception couplée commande/puissance à faible charge. Les résultats de ce travail de thèse ont permis de valider les approches proposées. Deux modèles fiables (électrique 2D et électromagnétique 3D) du transformateur ont été établis et validés via une réalisation CMOS 0.35 µm standard. De plus, un driver CMOS bulk, intégrant l’ensemble du transformateur sans noyau avec plusieurs fonctions de pilotage de la commande rapprochée a été caractérisé et validé. Finalement, un gate driver générique a été conçu en technologie CMOS SOI, intégrant dans une seule puce les étages de commande éloignée, l’isolation galvanique et la commande rapprochée pour transistors de puissance. Ce gate driver présente nombre d’avantages en termes d’interconnexion, de la consommation de la surface de silicium, de la consommation énergétique du driver et de CEM. Les perspectives du travail de thèse sont multiples, à savoir d’une part l’assemblage 3D entre le gate driver et le composant de puissance et d’autre part les convertisseurs de multi-transistors. / This thesis work focuses on the design, modelling and the implementation of integrated gate drivers for power transistors based on CMOS coreless transformer. The main objectives of thesis are the design, modeling and characterization of coreless transformer in two technologies CMOS 0.35 µm bulk and CMOS 0.18 µm SOI, as well as the design and the characterization of two integrated gate drivers in these two technologies. The results of thesis allow us to validate our proposal models for coreless transformer: 2D electrical model and 3D electromagnetic model. Moreover, one CMOS bulk isolated gate driver which monolithically integrates the coreless transformer, the secondary side control circuit for power transistors has been fabricated and validated for both high side and low side configuration in a Buck converter. Finally, a CMOS SOI isolated gate driver is designed; integrates in one single chip the external control, the coreless transformer and the close gate driver circuit for power transistors. This one-chip solution presents a numerous advantages in term of interconnect parasitic, energy consumption, silicon surface consumption, and EMI with a high level of galvanic isolation. The perspectives of this SOI gate driver are multiple, on the one hand, are the 3D assemblies between gate driver/power transistors and on the other hand, are the multiple-switch converter.
|
3 |
Circuit de pilotage intégré pour transistor de puissance / Integrated driving circuit for power transistorTo, Duc Ngoc 02 April 2015 (has links)
Ces travaux de thèse s’inscrivent dans le cadre d’une collaboration entre les laboratoires G2ELAB et IMEP-LAHC en lien avec le projet BQR WiSiTUDe (Grenoble-INP). Le but de cette thèse concerne la conception, modélisation et caractérisation du gate driver intégré pour transistors de puissance à base d’un transformateur sans noyau pour le transfert isolé d'ordres de commutation. La thèse est composée de deux grandes parties : - Une partie de la conception, la modélisation et la caractérisation du transformateur intégré dans deux technologies CMOS 0.35 µm bulk et CMOS 0.18 µm SOI. - Une partie de la conception, la simulation et la mise en œuvre de deux circuits de commande intégrée dans ces deux technologies. Ainsi, l’aspect du système du convertisseur de puissance sera étudié en proposant une nouvelle conception couplée commande/puissance à faible charge. Les résultats de ce travail de thèse ont permis de valider les approches proposées. Deux modèles fiables (électrique 2D et électromagnétique 3D) du transformateur ont été établis et validés via une réalisation CMOS 0.35 µm standard. De plus, un driver CMOS bulk, intégrant l’ensemble du transformateur sans noyau avec plusieurs fonctions de pilotage de la commande rapprochée a été caractérisé et validé. Finalement, un gate driver générique a été conçu en technologie CMOS SOI, intégrant dans une seule puce les étages de commande éloignée, l’isolation galvanique et la commande rapprochée pour transistors de puissance. Ce gate driver présente nombre d’avantages en termes d’interconnexion, de la consommation de la surface de silicium, de la consommation énergétique du driver et de CEM. Les perspectives du travail de thèse sont multiples, à savoir d’une part l’assemblage 3D entre le gate driver et le composant de puissance et d’autre part les convertisseurs de multi-transistors. / This thesis work focuses on the design, modelling and the implementation of integrated gate drivers for power transistors based on CMOS coreless transformer. The main objectives of thesis are the design, modeling and characterization of coreless transformer in two technologies CMOS 0.35 µm bulk and CMOS 0.18 µm SOI, as well as the design and the characterization of two integrated gate drivers in these two technologies. The results of thesis allow us to validate our proposal models for coreless transformer: 2D electrical model and 3D electromagnetic model. Moreover, one CMOS bulk isolated gate driver which monolithically integrates the coreless transformer, the secondary side control circuit for power transistors has been fabricated and validated for both high side and low side configuration in a Buck converter. Finally, a CMOS SOI isolated gate driver is designed; integrates in one single chip the external control, the coreless transformer and the close gate driver circuit for power transistors. This one-chip solution presents a numerous advantages in term of interconnect parasitic, energy consumption, silicon surface consumption, and EMI with a high level of galvanic isolation. The perspectives of this SOI gate driver are multiple, on the one hand, are the 3D assemblies between gate driver/power transistors and on the other hand, are the multiple-switch converter.
|
4 |
Contribution à l’identification de l’interaction paramètres procédés – propriétés d’emploi des produits : Application au forgeage et aux propriétés électromagnétiques d’une roue polaire d’alternateur / Contribution to the identification of the interaction between process parameters and functionnal properties of workpieces : application to forging and electromagnetic properties of an alternator claw poleBorsenberger, Marc 12 April 2018 (has links)
La conception de machines électriques tend à intégrer l’impact des procédés de fabrication dans le but d’optimiser la conversion d’énergie mécanique en énergie électrique, en lien avec la maîtrise des propriétés électromagnétiques des composants des machines. Les interactions entre procédés, propriétés électromagnétiques et autres propriétés du matériau ont beaucoup été étudiées dans le cas des tôles compte tenu de leur large utilisation dans le domaine de l’électrotechnique et des moyens de caractérisation magnétique normalisés actuels. Cependant, un alternateur à griffes, utilisé dans l’industrie automobile, comporte des composants massifs au rotor pour la conversion mécanique/électrique. Ces composants, appelés roues polaires, sont obtenus par un processus de fabrication comprenant des opérations de forgeage et dont l’impact sur les performances de la machine est encore mal déterminé. Les nouvelles problématiques que pose ce genre de pièces ont mené, dans le cadre des présents travaux, au développement d’une méthodologie spécifique comprenant : l’identification du lien procédés – produit, le développement d’un banc de caractérisation magnétique d’échantillons représentatifs ainsi que la construction de lois de comportement sur des paramètres matériau pertinents à partir de ces échantillons. Les résultats, en accord avec la littérature, ont montré un impact fort de la déformation plastique et de la taille de grain sur les propriétés magnétiques. Cela se traduit, une fois les propriétés modifiées intégrées dans la simulation des performances d’un alternateur, par une baisse significative du courant débité. / The design of electrical machines aims to integrate the impact of the manufacturing process in order to optimize the conversion from mechanical to electrical energy, with the consideration of the electromagnetic properties of the machine components. The interactions between processes, electromagnetic properties and other material properties have been well studied in the case of the steel laminations, regarding their wide use in electrical engineering and the current standards of magnetic characterization devices. However, the claw pole alternator used in automotive industry has a rotor with massive components for the mechanical-to-electrical energy conversion. These components, called claw poles, are manufactured with forging operations whose impact on the machine performance is yet not well determined. The new challenges brought by this kind of work pieces led, in the frame of the current study, to the development of a specific methodology involving: identification of the link process – product, designing of a magnetic characterization device specific for representative samples as well as the establishment of behavior laws regarding relevant material parameters. The results, in accordance with the literature, have shown a strong influence of plastic strain and grain size on magnetic properties. Once these modified properties integrated in the electromagnetic model of the claw pole alternator, a significant decreased of the output current is eventually observed.
|
5 |
Méthodologies de Conception de Transformateurs Moyenne Fréquence pour application aux réseaux haute tension et réseaux ferroviaires / Medium Frequency Transformers design methodologies for high voltage grids and railway gridsFouineau, Alexis 13 November 2019 (has links)
Les Transformateurs Moyenne Fréquence (TMF) sont une technologie innovante par rapport aux transformateurs basse fréquence, avec la promesse d’une réduction de volume et d’une augmentation du rendement. Cette thèse s’intéresse en particulier à leur conception pour des applications haute tension forte puissance, telles que les réseaux haute tension et moyenne tension à courant continu, ainsi que les réseaux ferroviaires. Dans ces applications, les TMF sont utilisés au sein de convertisseurs pouvant générer des contraintes spécifiques à prendre en compte durant leur conception : signaux non-sinusoïdaux, tension de polarisation, valeurs d’inductances cibles. De plus, les choix technologiques actuellement disponibles pour la réalisation des TMF sont nombreux, et aucun de ces choix ne fait actuellement consensus quelle que soit l’application visée. Des tendances ont pu être identifiées à l’aide d’un outil de classification des designs de TMF issus de la littérature. Ainsi, les technologies les plus prometteuses ont été sélectionnées et retenues pour la suite. A partir de ces technologies, une méthodologie de conception permettant de concevoir et comparer rapidement et ce de façon semi-automatique des TMF avec différents choix technologiques a été mise en place. Elle est constituée de trois étapes : pré-design, design analytique et validation. Le design analytique complet du TMF avec différents choix technologiques est réalisé à l’aide d’un outil de conception automatisée développé durant cette thèse, que nous avons nommé SUITED (SUpergrid Institute TransformEr Design). Cette méthodologie requiert des modèles et données pour chacun des composants et phénomènes du TMF. Concernant le noyau magnétique, une revue et une sélection de modèles issus de la littérature ont été effectuées pour l’évaluation de l’inductance magnétisante et des pertes magnétiques. De plus, des caractérisations magnétiques ont permis de mettre en évidence l’impact de certains procédés technologiques sur les niveaux de pertes de noyaux magnétiques en matériau nanocristallin, qui est un excellent candidat pour les TMF. Au niveau des bobinages, des modèles analytiques pour calculer le champ magnétique, l’inductance de fuite et les effets de peau et de proximité ont été développés et comparés avec ceux de la littérature ainsi que des simulations. Ces nouveaux modèles s'avèrent obtenir une meilleure précision sur les géométries de TMF considérées que ceux de la littérature. De plus, une nouvelle méthode d’évaluation des capacités parasites de bobinages à spires rectangulaires a été mise en place et validée avec succès. Des schémas thermiques équivalents ont été identifiés pour différentes géométries de TMF. Les résistances thermiques de conduction, convection et radiation sont calculées à partir de modèles détaillés. En particulier, l’anisotropie des matériaux est prise en compte pour la conduction thermique, et les coefficients de convection sont évalués via des corrélations différentes pour chaque face du TMF. Les schémas thermiques sont ensuite résolus de façon itérative et analytique pour prendre en compte les non-linéarités des résistances thermiques tout en optimisant le temps de calcul nécessaire. Enfin, l’ensemble de la méthodologie de conception mise en place a été appliqué sur trois cas d’études correspondant à des applications cibles : haute tension, moyenne tension et ferroviaire. Les résultats obtenus montrent effectivement la performance et la nécessité de cette approche / Medium Frequency Transformers (MFT) are an innovative technology compared to low frequency transformers, with the promise of reduced volume and increased efficiency. This PhD thesis focuses in particular on their design for high voltage, high power applications, such as high voltage and medium voltage DC networks, as well as railway networks. In these applications, MFTs are used in converters that can generate specific constraints to be taken into account during their design: non-sinusoidal signals, polarization voltage, target inductance values. Moreover, the technological choices currently available for the realization of MFTs are numerous, and there is currently no consensus on any technology for any given application. Trends could be identified using a tool to classify MFT designs from the literature. Thus, the most promising technologies were selected and retained for the future. Based on these technologies, a design methodology was developed to quickly and semi-automatically design and compare MFTs with different technological choices. It consists of three steps: pre-design, analytical design, and validation. The complete analytical design of the MFT with different technological choices is carried out using an automated design tool developed during this thesis, named SUITED (SUpergrid Institute TransformEr Design). This methodology requires models and data for each of the components and phenomena of the MFT. Concerning the magnetic core, a review and selection of models from the literature were carried out for the evaluation of the magnetizing inductance and magnetic losses. In addition, magnetic characterizations have made it possible to highlight the impact of certain technological processes on the levels of loss of magnetic cores made of nanocrystalline material, which is an excellent candidate for MFTs. Concerning the windings, analytical models to calculate the magnetic field, leakage inductance and skin and proximity effects were developed and compared with those in the literature and simulations. These models are proving to be more accurate on the MFT geometries considered. On top of that, a new method for evaluating the parasitic capacitances of windings with rectangular turns has been successfully implemented and validated. Thermal networks have been identified for the different MFT geometries. The thermal resistances of conduction, convection and radiation are calculated from detailed models. In particular, the anisotropy of materials is taken into account for thermal conduction, and the convection coefficients are evaluated via different correlations for each face of the MFT. The thermal networks are then solved iteratively and analytically to take into account the non-linearity of the thermal resistances while optimizing the required computation time. Finally, this entire design methodology was applied to three case studies corresponding to the target applications: high voltage, medium voltage and rail. The results obtained do show the performance and necessity of this approach.
|
6 |
Conception, réalisation et caractérisation d’inductances intégrées haute fréquence / Design, fabrication and characterization of high frequency integrated inductorsHaddad, Elias 23 November 2012 (has links)
Cette thèse s’inscrit dans le contexte d’alimentation des systèmes électroniques portables à faible puissance (1W environ) et fonctionnant sous faible tension. Avec la demande croissante pour la conversion d’énergie dans ces systèmes, l’intégration et la miniaturisation du convertisseur DC-DC devient une zone d’intérêt fort. Des recherches récentes ont montré des convertisseurs avec des fréquences de commutation pouvant atteindre 100 MHz. Pour de faibles niveaux de tension (1 V) et des puissances aux environs du Watt, les valeurs d’inductance de lissage de ces convertisseurs envisagées sont de l’ordre d’une centaine de nanoHenry. Ceci relance l’intérêt d’étudier l’intégration des composants passifs de dimensions millimétriques au sein d’un même boîtier avec les parties actives. Dans ce contexte, les travaux présentés dans ce manuscrit sont abordés par la conception d’inductances planaires en forme de spirale avec un noyau magnétique. Les simulations ont permis d’analyser les liens entre les paramètres géométriques et les paramètres électriques de l’inductance pour établir une structure d’inductance optimale en fonction de la limite de la technologie de réalisation. Une inductance planaire prise en sandwich entre deux couches de matériau magnétique est proposée. Les simulations ont montré l’intérêt de réaliser un tel composant. Sa structure présente plusieurs avantages, elle permet d’augmenter considérablement la valeur d’inductance tout en gardant le même encombrement par rapport à une inductance sans noyau magnétique. Elle permet également de réduire les perturbations électromagnétiques avec les composants environnants. Un procédé technologique de réalisation des inductances, basé sur la croissance électrolytique de cuivre à température ambiante, a été développé et optimisé pour valider les modélisations précédentes. Ce procédé est reproductible et permet une fabrication collective de composants. Un banc de caractérisation impédance métrique a également été conçu afin de déterminer les limites du fonctionnement fréquentiel des composants réalisés et de valider les performances de ces derniers. Ce travail propose une solution pour la réalisation de la puce active sur l’inductance dans le cadre d’un SOC (System-On-Chip). Il souligne par ailleurs l’importance de l’intégration pour l’électronique de faible puissance / The work in this thesis contributes to the domain of low power (1W approximately) portable electronic systems. These systems require integrated and miniaturized of DC-DC converters. Recent studies have demonstrated converters with high switching frequency as high as 100 MHz, requiring smaller passive components. For low voltage values (1V approximately) and 1 watt output power, the inductance value of these converter filters is about a hundred nanoHenry. Such inductors can be integrated on a millimetric scale in the same package as the active die. In this context, the work presented in this thesis starts with the design of planar spiral inductors with a magnetic core. Simulations allowed to analyze the relation between geometrical and electrical parameters of the inductor in order to design an optimal inductor. A planar inductor sandwiched between two layers of magnetic material is proposed. Simulations showed the advantages of fabricating of such component. Its structure allows to increase the inductance value without modifying the inductor’s surface compared to a coreless inductor. It also allows to reduce the electromagnetic interferences with the rest of the circuit. A technological process for the fabrication of the inductors has been developed and optimized in order to valid the previous design. This process is based on copper electroplating technique which is compatible with a repeatable and a mass fabrication of inductors. A characterization bench was also developed in order to determine the operating frequency limits of the fabricated components as well as to validate their performance. This work offers a solution for the realization of the active chip on the inductor (SOC, System- On-Chip). It also emphasizes the importance of the integration for low power electronics
|
Page generated in 0.0292 seconds