• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 40
  • 13
  • 7
  • Tagged with
  • 58
  • 27
  • 25
  • 20
  • 16
  • 14
  • 14
  • 14
  • 14
  • 10
  • 10
  • 10
  • 10
  • 10
  • 8
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
31

Chevauchements et bassins compressifs. Influence de l'érosion et de la sédimentation. Modélisation analogique et exemples naturels.

Tondji-Biyo, Jacques-Jean 17 December 1993 (has links) (PDF)
Dans les regions orogéniques, l'accent a été très souvent mis sur la description des plis, des chevauchements et autres structures associées. Si les bassins avant-pays sont mieux documentés, en revanche, les autres structures flexurales liées au raccourcissement sont très peu décrites. De plus, les relations entre structures compressives, en général, et le processus d'érosionsédimentation ne sont quasiment pas abordées. Le but de ce travail consiste donc à chercher: 1) dans un contexte de raccourcissement horizontal et d'épaississement vertical de la croûte, les relations entre l'érosion-sédimentation et les structures compressives, 2) pourquoi les structures flexuralés (en particulier intrachaîne) sont si rarement décrites. Une série d'expériences analogiques de compression crustale et supracrustale ou lithosphérique nous a permis de faire de nombreuses observations. Un chevauchement mis en place, avec érosion au toit et sédimentation au mur, voit son activité se prolonger. Au cours de cette évolution synsédimentaire, le chevauchement acquiert une géométrie listrique de plus en plus accrue. Cette évolution peut aussi s'accompagner de la mise en place des structures chevauchantes secondaires où la propagation est très souvent rétrograde. Ces chevauchements peuvent limiter une structure flexurale sur une seule de ces bordures. ~a subsidence y est accentuée par la sédimentation et l'évolution de cette structure asymétrique (de type avant-pays) peut aboutir à un enfouissement profond des sédiments le long des chevauchants limitrophes. Les structures flexurales peuvent aussi se trouver limitées de part et d'autre par des chevauchements de vergences opposées et convergentes. On a ainsi, à chacune des bordures, une évolution proche de celle d'une structure d'avant-pays. Mais, dans ces conditions, en fonction de la distance entre failles opposées, les structures peuvent finir par se "suturer" en surface piégeant ainsi le bassin compressif (généralement intramontagneux) qui peut demeurer inconnu.
32

Contribution a l'optimisation des memoires analogiques rapides et bas bruit dans les technologies submicroniques. Application aux chaines d'acquisition des trajectometres de la physique des particules

VAUTRIN, Florent 20 November 2000 (has links) (PDF)
Le domaine de la physique des particules necessite l'acquisition continue de donnees dans des memoires analogiques constituees de plusieurs millions de cellules de memorisation. Une cellule de memorisation etant un simple echantillonneur-bloqueur. Les contraintes imposees par l'environnement sur ces cellules sont drastiques. Un compromis entre surface, precision, vitesse et puissance dissipee est a trouver. L'etude peut se generaliser au domaine instrumental ou la non-linearite est la principale limitation a l'integration des systemes. L'etude presente e porte sur l'analyse quantitative de la non-linearite dans une cellule minimaliste en mode tension et en mode courant. Afin de determiner la precision ultime que l'on peut atteindre avec une structure minimaliste, des modeles polynomiaux ont ete etablis a partir des equations grands signaux des composants. L'etude des coefficients des polynomes a permis de degager des facteurs d'influence relatifs aux composants de la cellule. Ces modeles ont ete confrontes a des resultats de simulations et un circuit prototype a ete concu dans une technologie 0,25um afin de faire la correlation avec des resultats de mesures. Une resolution de 12 bits peut etre facilement obtenue en mode tension alors que 9 bits sont atteints en mode courant. Il est montre que le mode tension est beaucoup plus sensible aux parametres technologiques. Le mode courant apparait alors comme une alternative interessante pour la conception de memoires analogiques precises dans des technologies fortement submicroniques. Une description complete de l'elaboration des modeles et de leur exploitation est donnee dans ce manuscrit.
33

Connaissance et synthèse en vue de la conception et la réutilisation de circuits analogiques intégrés

Iskander, Ramy 02 July 2008 (has links) (PDF)
L'industrie des semi-conducteurs continue ses progrès impressionnants dans la miniaturisation des circuits intégrés VLSI. Les concepteurs ont inventé des méthodes permettant d'exploiter la complexité croissante des circuits intégrés à haute densité d'intégration. L'une d'elles consiste à concevoir des systèmes embarqués sur puce (SoC) à l'aide de blocs pré-existants et déjà validés (appelés IP, comme Intellectual Property), qu'ils aient été élaborés en interne à l'entreprise réalisant l'intégration du SoC ou issus d'une tierce partie. Disposer d'une bibliothèque de blocs IP paramétrés selon leurs performances en temps, surface et consommation est une clef pour optimiser le système intégré vis-à-vis de l'application ciblée. S'il existe un flot standard bien établi pour concevoir les blocs intégrés numériques, reposant sur une méthode de conception descendante, la conception de circuits analogiques reste toujours une opération sur mesure. Alors que les systèmes intégrés sur puce sont souvent mixtes analogique-numérique, les méthodes de conception diffèrent complètement entre les deux mondes. Dans cette thèse, nous proposons une méthode pour automatiser le dimensionnement et la polarisation d'un circuit analogique dans le cas général, conduisant ainsi à une définition possible d'un IP analogique. Cette méthode permet de générer automatiquement une procédure pour calculer les dimensions d'une topologie électrique connue et son point de fonctionnement en se fondant sur l'expression de la connaissance du concepteur. Cette méthode permet de détecter des hypothèses conflictuelles émises par le concepteur et de traiter les cycles résultant des boucles de contre-réaction. Plusieurs circuits analogiques sont présentés pour illustrer la généralité et la précision de cette approche.
34

Réalisation et optimisation d'une électronique intégrée basse consommation pour la mesure de gaz polluants.

Boutet, P.-A. 10 December 2012 (has links) (PDF)
Afin de réaliser un appareil innovant pour la mesure de gaz polluants, la société SVS@CAP s'est associée avec le laboratoire de physique corpusculaire en 2009 pour la création du projet EREBUS. Ce projet a pour but la réalisation d'un ensemble de dispositifs sans fil permettant d'effectuer une surveillance de la concentration de gaz polluants. L'autonomie et la compacité d'un tel dispositif étant essentielles, la problématique principale porte sur la réduction de la consommation. A partir d'une première étude menée sur les différentes technologies existantes, les capteurs électrochimiques ont été identifiés comme les moins consommateurs d'énergie. Pour chacun des gaz cibles, un modèle électrique du capteur associé a été déterminé. A partir de ces modèles, une architecture dédiée et épurée a pu être déduite. Pour atteindre et même dépasser les objectifs de consommation, les efforts ont aussi été portés sur un dimensionnement avec la méthode gm/id. La réalisation de cette électronique intégrée a permis d'atteindre une consommation de l'ordre du microwatt pour chaque voie de mesure. Enfin, pour compléter la chaîne de lecture, plusieurs architectures de convertisseurs ont été étudiées et réalisées pour fonctionner à des fréquences d'échantillonnage proches du Hz. Les consommations obtenues pour les convertisseurs sont limitées avec comme ordre de grandeur la centaine de nW.
35

Influence de la subduction d'une ride asismique sur la dynamique de la plaque continentale chevauchante: exemple de la ride de Nazca et du bassin amazonien

Espurt, Nicolas 18 December 2007 (has links) (PDF)
Les signatures de la subduction de la ride de Nazca s'expriment sur le flanc est des Andes péruviennes: l'Arche de Fitzcarrald en est la réponse topographique dans le bassin d'avant-pays amazonien. La subduction horizontale de la ride de Nazca perturbe la flexion de la lithosphère sud-américaine depuis ~4 Ma. Ce soulèvement est responsable de la configuration N-S actuelle, foredeep-foreslope-foredeep, du bassin amazonien. L'élaboration de modèles analogiques lithosphériques adaptés au contexte régional de l'étude a permis de comprendre les effets de la subduction d'un plateau océanique sur la plaque continentale chevauchante: i) le processus de la subduction horizontale requiert la subduction de plusieurs centaines de kilomètres de plateau; ii) la subduction horizontale augmente la friction interplaque et iii) s'accompagne de mouvements verticaux dans la plaque chevauchante, liés à son raccourcissement et à la flottabilité du plateau. L'architecture structurale du prisme orogénique andin au toit de l'Arche de Fitzcarrald correspond à deux prismes tectoniques superposés: un inférieur hérité de chevauchements carbonifères et un autre supérieur, la zone subandine, structuré par une tectonique de chevauchements de couverture. L'évolution structurale du système est liée aux variations d'épaisseur de la pile sédimentaire paléozoïque. Ce contrôle paléogéographique est marqué par le développement d'une zone de transfert héritée de la bordure nord du bassin paléozoïque. Les données de traces de fission sur apatites suggèrent une exhumation de cette région à ~110 Ma, liée à l'ouverture de l'Atlantique sud. La propagation des chevauchements au sud de la zone de transfert, est enregistrée à partir de ~6 Ma par les thermochronomètres remis à zéro par enfouissement lors du stade flexural du bassin de Camisea. Cependant, le sous-placage de la ride de Nazca ne semble pas avoir d'influence sur la déformation subandine à courte longueur d'onde.
36

Réseaux de neurones sur silicium : une approche mixte, analogique / numérique, pour l'étude des phénomènes d'adaptation, d'apprentissage et de plasticité

Bornat, Yannick 01 December 2006 (has links) (PDF)
Dans un contexte où l'usage de circuits neuromimétiques se généralise au sein des neurosciences, nous étudions ici leur intégration au sein de réseaux adaptatifs. Les circuits mis en oeuvre se basent sur un modèle proche de la biologie résolu en continu et en temps réel. Les calculs relatifs à l'adaptation du réseau sont réalisés en numérique temps réel, logiciel et/ou matériel. La partie logicielle est assurée par un ordinateur interfacé à travers le bus PCI, tandis que la partie matérielle utilise des EPGAS. Trois générations sont présentés avec une analyse critique sur leur utilisation comme système de simulation de réseau neuronal.
37

Méthodologie d'estimation des métriques de test appliquée à une nouvelle technique de BIST de convertisseur SIGMA / DELTA

Dubois, Matthieu 23 June 2011 (has links) (PDF)
L'expansion du marché des semi-conducteurs dans tous les secteurs d'activité résulte de la capacité de créer de nouvelles applications grâce à l'intégration de plus en plus de fonctionnalités sur une surface de plus en plus faible. Pour chaque entreprise, la compétitivité dépend du coût de fabrication mais aussi de la fiabilité du produit. Ainsi, la phase de test d'un circuit intégré, et plus particulièrement des circuits analogiques et mixtes, est le facteur prédominant dans les choix d'un compromis entre ces deux critères antagonistes, car son coût est désormais proche du coût de production. Cette tendance contraint les acteurs du marché à mettre en place de nouvelles solutions moins onéreuses. Parmi les recherches dans ce domaine, la conception en vue du test (DfT) consiste à intégrer pendant le développement de la puce, une circuiterie additionnelle susceptible d'en faciliter le test, voire d'effectuer un auto-test (BIST). Mais la sélection d'une de ces techniques nécessite une évaluation de leur capacité de différencier les circuits fonctionnels des circuits défaillants. Ces travaux de recherche introduisent une méthodologie d'estimation de la qualité d'une DfT ou d'un BIST dans le flot de conception de circuits analogiques et mixtes. Basée sur la génération d'un large échantillon prenant en compte l'impact des variations d'un procédé technologique sur les performances et les mesures de test du circuit, cette méthodologie calcule les métriques de test exprimant la capacité de chaque technique de détecter les circuits défaillants sans rejeter des circuits fonctionnels et d'accepter les circuits fonctionnels en rejetant les circuits défaillant. Ensuite, le fonctionnement d'un auto-test numérique adapté aux convertisseurs sigma-delta est présenté ainsi qu'une nouvelle méthode de génération et d'injection du stimulus de test. La qualité de ces techniques d'auto-test est démontrée en utilisant la méthodologie d'estimation des métriques de test. Enfin, un démonstrateur développé sur un circuit programmable démontre la possibilité d'employer une technique d'auto-test dans un système de calibrage intégré.
38

Études sur l'uni des revêtements routiers et le confort du véhicule automobile /

Abrache, Mahmoud al- January 1974 (has links)
Thèse doct.-ing.--Paris VI, 1972. / Bibliogr. p. 285-287. Résumé en anglais, allemand, espagnol et russe.
39

Etude et modélisation des effets de synergie issus de l’environnement radiatif spatial naturel et intentionnel sur les technologies bipolaires intégrées / Investigation and Modeling of Synergistic Effects in Integrated Bipolar Technologies Exposed to Natural Space Environment or Nuclear Detonation

Roig, Fabien 11 December 2014 (has links)
L'environnement spatial constitue une contrainte radiative susceptible d'altérer le bon fonctionnement des dispositifs électroniques embarqués à bord des engins spatiaux, engendrant ainsi des défaillances. Dans le cadre de ces travaux, deux types de dysfonctionnements sont répertoriés : les effets cumulatifs dus à une accumulation continue d'énergie déposée tout au long d'une mission et les effets transitoires dus au passage d'une particule unique dans une zone sensible d'un composant ou à un dépôt d'énergie en un temps très court dans le cadre spécifique d'une explosion nucléaire exoatmosphérique. Lors des procédures de qualification des composants électroniques, ces deux effets sont traités séparément et ce, malgré une probabilité non négligeable qu'ils se produisent simultanément en vol. Ces travaux sont dédiés à l'étude de la synergie entre effets cumulatifs et effets transitoires sur différentes technologies bipolaires intégrées. Les résultats obtenus permettent de fournir des éléments de réponse sur l'éventualité d'une évolution des normes de test pour prendre en compte la menace que pourrait représenter ce phénomène. Ces travaux s'attachent également à étendre une méthodologie de simulation, basée sur une analyse circuit approfondie, dans l'optique de reproduire les perturbations transitoires « pire-cas » sur un amplificateur opérationnel à trois étages de plusieurs fabricants, survenues lors des tests sous faisceau laser, ions lourds et flash X. L'influence des effets cumulatifs sur la sensibilité des perturbations transitoires est prise en compte en faisant varier les paramètres internes du modèle en fonction de la dégradation de certains paramètres électriques issue des essais radiatifs des équipementiers. / The space environment is a radiative concern that affects on board electronic systems, leading to failures. It is possible to distinguish two types of effects: the cumulative effects due to continuous deposition of energy throughout the space mission and the transient effects due to the single energetic particle crossing a sensitive area of the component or deposition of energy in a very short time in the specific context of an exo-atmospheric nuclear explosion. During qualification procedures for space mission, these effects are studied separately. However, the probability that they occur simultaneously in flight is significant. As a consequence, this work is about the study of the synergy between both cumulative and transient effects on various integrated bipolar technologies. The present results are used to provide some answers about potential changes of test methods. This work also evaluates the predictive capability of the previously developed model to reproduce accurately both the fast and the long lasting components of transients in circuitry and so to model transients' effects. This simulation methodology is extended to an operational amplifier from different manufacturers and for three different synergistic effects. The comparison between transients obtained experimentally during heavy ions, pulse laser and flash X experiments and the predicted transients validates the investigated methodology. The cumulative effects are taken into account by injecting the internal electrical parameters variations using irradiation exposure.
40

Conception de circuits analogiques et numériques avec des transistors organiques flexibles / Design of analog & digital circuits using flexible organic electronics

Torres Miranda, Miguel Angel 01 September 2015 (has links)
Dans l’âge des objets connectés, circuits conventionnels implémenté sur silicium ne sont pas la seule option pour réaliser des interfaces des capteurs. Dispositifs électroniques implémentés sur substrats souples sont aussi une option intéressante comme interface des capteurs dans notre quotidien, e.g: dans des vêtements, emballages, peau et dedans notre corps humain. Dans cette thèse nous proposons une formalisation de :-La procédure de fabrication de transistors en utilisant des matériaux organiques et flexibles. -La conception de circuits analogiques et numériques en utilisant ces transistors. Les contributions de cette thèse sont :• Optimisation de la procédure de fabrication et caractérisation de 2 technologies : la première fabriqué en utilisant des masques (« shadow masks » en anglais) avec un procès relativement « simple à implémenter ». La deuxième par un procès en utilisant la photolithographie et l’auto alignement. • Modélisation et extraction de paramètres pour prévoir leurs variations dans la conception de circuits.• Customisation des outils CAO « Open Source » VLSI (Alliance ©) pour la conception des circuits et layouts des transistors organiques.• Conception, fabrication et mesure des circuits analogiques (OTAs, comparateurs et convertisseurs analogiques-numériques) et circuits numériques simples (inverseurs, portes logiques, bascules). Ce travail a eu des résultats intéressants et il ouvre un ample spectre d’applications dans l’avenir dans le domaine de l’électronique flexible et organique. / In the era of “Internet of Things”, conventional silicon-based circuits are not the only option to realize sensor interfaces. Electronic devices based on flexible materials are an interesting approach to interface with sensors connected to our everyday life, e.g.: clothes, packages, skin and into the human body. In this thesis, we propose a formalization of the:- Transistor fabrication process using organic and flexible materials.- Analog and digital circuit design using these transistors. The main contribution of this work can be summarized in the following:- Optimization of the fabrication and characterization process of two technologies: the first by shadow masks with an easy-to-fabricate procedure, the second by self-alignment and photolithography.- Modeling and parameter extraction for process variation aware analog design.- Customization of an open source VLSI CAD tools (Alliance©) for circuit design and layout of OTFT.- Design, fabrication and measurement of OTFT analog front-ends (OTAs, Comparators, Analog-to-Digital Converters,…) and basic digital circuits (Inverters, Logic Gates, …).This work achieved very interesting results and it opens a wide scope of future applications in the field of Flexible organic electronics.

Page generated in 0.0761 seconds