• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 102
  • 2
  • Tagged with
  • 105
  • 85
  • 39
  • 35
  • 34
  • 28
  • 24
  • 23
  • 22
  • 21
  • 20
  • 20
  • 20
  • 15
  • 15
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro®

RAMOS, Marco Antonio Dantas January 2006 (has links)
Made available in DSpace on 2014-06-12T15:59:39Z (GMT). No. of bitstreams: 2 arquivo5429_1.pdf: 2027395 bytes, checksum: a60f0ffd313359af227000b0ebc6d7d8 (MD5) license.txt: 1748 bytes, checksum: 8a4605be74aa9ea9d79846c1fba20a33 (MD5) Previous issue date: 2006 / O presente trabalho propõe uma metodologia de baixo custo para depuração de projetos de sistemas digitais em FPGAs. Esta abordagem oferece um ambiente para a depuração de projetos baseados em FPGAs. A metodologia utiliza o padrão JTAG para fazer o readback dos sinais resultantes da simulação do projeto do usuário. Já a visualização dos sinais é feita por meio do ambiente ChipScope Pro® da Xilinx®. No entanto não é possível, com o ChipScope Pro, injetar vetores de teste, nem definir break points. Sendo assim um componente de hardware (módulo injetor de vetores) foi desenvolvido para controlar a injeção dos vetores no projeto do usuário. Uma interface gráfica também foi criada, permitindo a definição e envio dos vetores por meio da porta paralela de um PC hospedeiro. Os vetores de teste são definidos em alto nível por meio de um arquivo texto, contendo parâmetros de simulação. O arquivo residente no computador hospedeiro é posteriormente enviado para o FPGA alvo, via porta paralela. Foram utilizados dois módulos como estudo de caso para validação da metodologia. O primeiro faz uso de um protocolo de controle de acesso a memória por dispositivos de I/O. Já o segundo utiliza uma USART, a qual foi desenvolvida pela equipe do projeto Brazil-Ip/Fênix. Bons resultados foram alcançados e estão apresentados nesta dissertação
2

Roteamento Sensível ao Contexto em Redes de Sensores sem Fio: Uma Abordagem Baseada em Regras de Aplicação para o Protocolo RPL

ANTUNES, V. B. 29 August 2014 (has links)
Made available in DSpace on 2016-08-29T15:33:19Z (GMT). No. of bitstreams: 1 tese_7981_Dissertação - Vinicius Barcellos Antunes20150602-133738.pdf: 1742369 bytes, checksum: e6b03688b02047f61c0bffaa0fdb7c4c (MD5) Previous issue date: 2014-08-29 / A pesquisa na área de Redes de Sensores sem Fio (RSSF) tem contribuído de forma significativa para o desenvolvimento de aplicações de sensoriamento em larga escala. Em função de suas características e restrições (pouca capacidade de processamento, armazenamento e fonte de energia), diferentes protocolos de comunicação foram projetados para as RSSFs. Para atender a uma necessidade de padronização, o IETF (Internet Engineering Task Force) especificou um protocolo de roteamento denominado RPL (IPv6 Routing Protocol for Low-power and Lossy Networks), como protocolo padrão para redes RSSFs. Este protocolo possui uma grande quantidade de recursos e também fornece facilidades para incorporar métricas de natureza dinâmica.De forma a facilitar o acesso a uma variedade de informações requeridas pelo protocolo de roteamento adaptativo RPL para cálculo métricas e tomadas de decisão de encaminhamento, é proposto um gerenciador de contexto reconfigurável. Este gerenciador é responsável por coletar os dados contextuais das fontes de informação disponíveis, e atuar como uma camada de abstração, simplificando o uso dessas fontes e habilitando a experimentação e prototipagem de novas métricas de roteamento.Esta dissertação apresenta uma extensão ao protocolo de roteamento RPL. Esta extensão tem por objetivo prover mecanismos simples para que o protocolo RPL interaja com a aplicação, com a finalidade de otimização do roteamento. Tal interação é realizada através de regras de aplicação, permitindo ao RPL se adaptar em tempo de execução a mudanças no ambiente.
3

A reconfiguração territorial de Alexânia (Goiás) a partir do eixo Brasília-Goiânia

Silva, Edilene Américo 15 December 2017 (has links)
Tese (doutorado)—Universidade de Brasília, Instituto de Ciências Humanas, Departamento de Geografia, Programa de Pós-Graduação em Geografia, 2017. / Submitted by Raquel Almeida (raquel.df13@gmail.com) on 2018-04-06T20:53:45Z No. of bitstreams: 1 2017_EdileneAméricoSilva.pdf: 9183093 bytes, checksum: c3d7c8411407d3d2101511fb57348f89 (MD5) / Approved for entry into archive by Raquel Viana (raquelviana@bce.unb.br) on 2018-04-12T20:37:42Z (GMT) No. of bitstreams: 1 2017_EdileneAméricoSilva.pdf: 9183093 bytes, checksum: c3d7c8411407d3d2101511fb57348f89 (MD5) / Made available in DSpace on 2018-04-12T20:37:42Z (GMT). No. of bitstreams: 1 2017_EdileneAméricoSilva.pdf: 9183093 bytes, checksum: c3d7c8411407d3d2101511fb57348f89 (MD5) Previous issue date: 2018-04-12 / O estudo integrado do município de Alexânia buscou entender e analisar a reconfiguração do seu território municipal a partir da construção de Brasília que resultou na edificação da BR060. Essa rede técnica tem tido importante papel no processo de reconfiguração territorial alexaniense e configura-se em um dos principais eixos de circulação, leste-oeste, do território goiano. O eixo Brasília-Goiânia, situado nesta rodovia, é um dos principais do país em referência ao dinamismo econômico e à complementação econômica dos oito municípios por ele cortados. Assim, o recorte espacial foi o município de Alexânia (Goiás) e o recorte temporal correspondeu à década de 1950 aos atuais. O estudo teve como objetivo principal entender a produção do território municipal alexaniense a partir do contexto que resultou na criação da cidade de Alexânia (atual sede) e no advento do agronegócio municipal. Buscou identificar e analisar as dinâmicas socioespaciais e as redes estabelecidas (urbano-rural), os agentes sociais envolvidos e a inserção municipal na rede de cidades do agronegócio goiano. Nesse pequeno município verificou-se que, além do agronegócio, há também outras atividades econômicas que resultam na reconfiguração do território municipal, são elas: a indústria de bebidas Heneken, o Outlet Premium Brasília, o Distrito Agroindustrial de Alexânia (DIAL) e o lago da UHE Corumbá IV. Foi verificado as repercussões e os efeitos gerados por essas atividades cujos circuitos espaciais da produção resultante ocorrem por meio da BR-060. Enquanto rede técnica os fluxos resultantes dessa rodovia tanto capturam quanto segregam porções específicas do território municipal. / The integrated study of the municipality of Alexânia sought to understand and analyze the reconfiguration of its municipal territory from the construction of Brasília that resulted in the construction of BR-060. This technical network has played an important role in the process of reconfiguration of the territory and is one of the main axes of circulation, east-west, of the territory of Goiás. The Brasília-Goiânia axis, located on this highway, is one of the main ones of the country in reference to the economic dynamism and the economic complementation of the eight municipalities that it cut. Thus, the spatial clipping was the municipality of Alexânia (Goiás) and the temporal cutback corresponded to the 1950s to the present. The main objective of the study was to understand the production of the municipal territory of alexaniense from the context that resulted in the creation of the city of Alexânia (current headquarters) and the advent of municipal agribusiness. It sought to identify and analyze the socio-spatial dynamics and established networks (urban-rural), the social agents involved and the municipal insertion in the network of cities of the agribusiness of Goiás. In addition to agribusiness, there are other economic activities that result in the reconfiguration of the municipal territory, such as the Heneken beverage industry, the Brasilia Outlet Premium, the Alexia Agroindustrial District (DIAL) and the lake of the UHE Corumbá IV. The repercussions and effects generated by these activities were verified whose spatial circuits of the resulting production occur through BR-060. As a technical network, the resulting flows of this highway both capture and segregate specific portions of the municipal territory.
4

SemanticMidd: Middleware semântico para suporte a reconfiguração dinâmica em redes de sensores sem fio

BISPO, Kalil Araújo 31 January 2009 (has links)
Made available in DSpace on 2014-06-12T15:56:26Z (GMT). No. of bitstreams: 2 arquivo2922_1.pdf: 1641251 bytes, checksum: f4498cccebf68df612df96c4f3acc890 (MD5) license.txt: 1748 bytes, checksum: 8a4605be74aa9ea9d79846c1fba20a33 (MD5) Previous issue date: 2009 / Conselho Nacional de Desenvolvimento Científico e Tecnológico / As redes de sensores sem fio (RSSF) tiveram um grande crescimento em pesquisa nos últimos anos. São essencialmente redes ad-hoc, capazes de processar, sentir e transmitir informações através de uma comunicação sem fio. Estas características permitem o uso das RSSF em um amplo espectro de aplicações, tais como, aplicações militares e médicas, agricultura, monitoramento animal, segurança residencial, dentre outros. As RSSF possuem particularidades, que devem ser consideradas pelas aplicações, como por exemplo, baixa capacidade de processamento, topologia dinâmica da rede, escalabilidade, heterogeneidade de hardware dos sensores, limitação na largura de banda e consumo de energia, que é a principal restrição desse tipo de rede. Por conta dessas particularidades, os requisitos de hardware e software e os mecanismos de operação variam de acordo com a aplicação. Tentando resolver esses problemas, esse trabalho propõe o SemanticMidd, um middleware semântico para reconfiguração dinâmica de RSSF, com o objetivo de economizar energia nos sensores. O uso de middleware faz-se necessário para dar suporte ao desenvolvimento de aplicações para sensores, oferecendo uma abstração aos mecanismos de comunicação e disponibilizando serviços. Pretende-se que este mecanismo favoreça a integração de diferentes aplicações pelo compartilhamento de dados relativos ao mesmo contexto, sobrepondo assim, as limitações sintáticas relativas à mensagens e padrões de comunicação
5

Modelagem de Sistemas Reconfiguráveis em Systemc

Fernando do Nascimento, Halmos January 2006 (has links)
Made available in DSpace on 2014-06-12T15:59:36Z (GMT). No. of bitstreams: 2 arquivo5342_1.pdf: 1635663 bytes, checksum: 8b17150a09a68bf3edb4a462d481c800 (MD5) license.txt: 1748 bytes, checksum: 8a4605be74aa9ea9d79846c1fba20a33 (MD5) Previous issue date: 2006 / A capacidade de reconfiguração tem se tornado uma característica de grande importância em projetos de sistema digitais completos em um único circuito integrado (System-on-Chips). A demanda por sistemas cada vez mais flexíveis e com grande poder computacional vem demonstrar o crescente interesse por esta área de pesquisa. Neste contexto, a computação reconfigurável vem oferecer um compromisso entre as vantagens do hardware de funcionalidade fixa, e a flexibilidade dos processadores programáveis por software [ADR1.2]. Porém, existe uma certa necessidade por ferramentas e metodologias de projeto que dêem o suporte necessário à construção de SoCs reconfiguráveis [BEN05], cujas aplicações são de extrema complexidade. Neste sentido, o projeto ADRIATIC [ADR1.2] [ADR2.1] [ADR2.2] propõe o desenvolvimento de uma metodologia de projeto de hardware/software co-design e co-verificação, em alto nível, para aplicações Wireless reais, procurando atenuar esta deficiência. De forma similar, o trabalho de pesquisa proposto visa o desenvolvimento de uma metodologia de projeto, em alto nível, que possibilite a implementação de projetos de SoCs, com módulos dinamicamente reconfiguráveis, utilizando a linguagem de descrição de sistemas, SystemC [SYS03] [SYS02], com o objetivo de construir um modelo executável para o sistema projetado
6

Demonstrador remoto de reconfiguração dinâmica de FPGAs

Marques, Hugo Daniel Ferreira January 2012 (has links)
Tese de mestrado. Mestrado Integrado em Engenharia Electrotécnica e de Computadores. Faculdade de Engenharia. Universidade do Porto. 2012
7

Aquarius II Uma plataforma para desenvolvimento de sistemas dinamicamente reconfiguráveis baseada no sistema operacional uCLinux

Wanderley Costa de Medeiros, Victor January 2007 (has links)
Made available in DSpace on 2014-06-12T16:00:24Z (GMT). No. of bitstreams: 2 arquivo6554_1.pdf: 3066452 bytes, checksum: 91820a83661287c92ba4438dd8c7a4d7 (MD5) license.txt: 1748 bytes, checksum: 8a4605be74aa9ea9d79846c1fba20a33 (MD5) Previous issue date: 2007 / Os dispositivos lógicos programáveis, FPGAs (Field Programmable Gate Arrays) há algum tempo têm sido uma tecnologia interessante para prototipação de circuitos digitais. Porém, esta realidade tem mudado à medida que a capacidade computacional destes dispositivos tem aumentado e o custo diminuído. Além disso, os FPGAs atuais podem utilizar menos energia que uma CPU convencional utilizaria para realizar a mesma computação. Outra característica, que traz grandes possibilidades, é a capacidade de reconfiguração em tempo de execução (reconfiguração dinâmica). Todos estes avanços permitiram a utilização dos FPGAs não só em aplicações típicas como sistemas embarcados mas também em sistemas de alto desempenho, que realizam processamento massivo de dados. Contudo, apesar das diversas vantagens apresentadas, esta tecnologia ainda não é largamente utilizada para realizar computação. Várias são as razões para isso, entre elas a exigência de um mínimo conhecimento em eletrônica digital para possibilitar o desenvolvimento dos IP-Cores; a complexidade do processo de desenvolvimento destes sistemas; os custos elevados com licenças das ferramentas e com as plataformas de desenvolvimento e a pouca portabilidade das aplicações desenvolvidas. O objetivo deste trabalho é prover uma plataforma reconfigurável que seja capaz, através de um sistema operacional e de maneira eficiente, gerenciar os recursos oferecidos pelos FPGAs. A plataforma proposta recebeu o nome de Aquarius II e foi baseada na plataforma Aquarius desenvolvida no CIn-UFPE. A arquitetura desta plataforma é híbrida e consiste de um FPGA Stratix-II da Altera responsável pelo controle da reconfiguração e tráfego dos dados e de um FPGA Virtex-II da Xilinx que é o elemento reconfigurável propriamente dito. Foram incorporados a esta plataforma um módulo de comunicação (IPCommCore) que é responsável pelo tráfego de dados do sistema operacional para a memória do dispositivo reconfigurável, um device driver para que o sistema operacional uCLinux possa controlar a comunicação através deste módulo e também foi definida uma interface de comunicação padrão para os cores reconfiguráveis que vierem a ser implementados. Para validar esta interface foi implementado e validado um core multiplicador para o Virtex-II utilizado como estudo de caso. Esta plataforma permitirá que sejam realizadas pesquisas em áreas que buscam se beneficiar desta tecnologia, como desenvolvimento de sistemas embarcados e sistemas de alta performance. O desenvolvimento de sistemas computacionais que utilizam hardware reconfigurável em sua arquitetura ainda é pouco comum e complexo. No entanto, propostas como a apresentada neste trabalho procuram solucionar ou atenuar os problemas citados e mudar sensivelmente esta realidade tornando viáveis e mais populares soluções que utilizam esta tecnologia
8

ChipCFlow - Partição e protocolo de comunicação no grafo a fluxo de dados dinâmico / ChipCFlow - partioning and communication protocol in the dynamic dataflow graph

Sanches, Lucas Barbosa 14 May 2010 (has links)
Este trabalho descreve a prova de conceito de uma abordagem que utiliza o modelo de computação a fluxo de dados, inerentemente paralelo, associado ao modelo de computação reconfigurável parcial e dinamicamente, visando à obtenção de sistemas computacionais de alto desempenho. Mais especificamente, trata da obtenção de um modelo para o particionamento dos grafos a fluxo de dados dinâmicos e de um protocolo de comunicação entre suas partes, a fim de permitir a sua implementação em arquiteturas dinamicamente reconfiguráveis, em especial em FGPAs Virtex da Xilinx. Enquadra-se no contexto do projeto ChipCFlow, de escopo mais amplo, que pretende obter uma ferramenta para geração automática de descrição de hardware sintetizável, a partir de código em alto nível, escrito em linguagem C, fazendo uso da abordagem a fluxo de dados para extrair o paralelismo implícito nas aplicações originais. O modelo proposto é aplicado em um grafo a fluxo de dados dinâmico, e através de simulações sua viabilidade é discutida / This work describes the concept of an approach that uses data ow computational model, inherently parallel, associated with de reconfigurable computing model, partial and dynamic, in order to obtain high performance computational systems. More specifically, it is about a model to the partitioning and communication between partitioned sectors of a CDFG (Control Data Flow Graph) in order to map these graphs on a partial reconfiguration FPGA fabric, in special Virtex II/II-Pro from Xilinx. It is part of the ChipCFlow project, that has a bigger scope, and that aims to automatically obtain syntetisable hardware descriptions, from high level code written in C and, by using a data flow approach to extract implicit parallelism in original applications. The model obtained is extensively explained and applied to an example of CDFG, where by means of simulations its feasibility is discussed
9

O ponto de ruptura: reestruturação espacial na região metropolitana do Rio de Janeiro / The breaking point: spatial restructuring in the metropolitan region of Rio de Janeiro

Silva, Oséias Teixeira da 07 December 2016 (has links)
Nesse trabalho partimos da hipótese de que associado à recuperação econômica da região metropolitana do Rio de Janeiro em meados da década de 1990 estaria ocorrendo um processo de reestruturação espacial, marcado pela ocorrência da dispersão metropolitana e da reconfiguração da centralidade metropolitana. A dispersão metropolitana e a reconfiguração da centralidade metropolitana são vistas como facetas de um mesmo processo de reestruturação espacial que se desenvolve com ritmos diferenciados em diferentes regiões metropolitanas. A dispersão metropolitana significa o esgarçamento do tecido metropolitano, com a ampliação dos vazios entre as áreas efetivamente ocupadas e entre os extremos da região metropolitana, o que se dá a partir da produção de áreas urbanizadas descontínuas que conjugam enclaves e outras formas de urbanização como loteamentos populares e conjuntos habitacionais. A reconfiguração da centralidade metropolitana representa a transição de uma estrutura monocêntrica para uma estrutura policêntrica de centros, que se dá à medida que alguns municípios metropolitanos ampliam o grau de concentração de funções centrais além de passar a concentrar algumas funções anteriormente somente encontradas na metrópole. Ambas as facetas da reestruturação espacial na atualidade apontam para uma forma de produção do espaço mais dispersa, fragmentada e articulada em escala regional. Na região metropolitana do Rio de Janeiro, região essa marcada por uma extrema concentração de população e atividades econômicas na metrópole, a reestruturação espacial se evidencia a partir de um ponto de ruptura nas tendências seculares de concentração econômica e populacional na metrópole. / In this work, we start from the hypothesis that associated with the economic recovery in the mid-1990s was occurring a restructuring process, marked by the occurrence of metropolitan dispersion and reconfiguration of metropolitan centrality. The metropolitan dispersion and reconfiguration of metropolitan centrality are seen as facets of the same spatial restructuring process that develops at different paces in different metropolitan regions. The metropolitan dispersion means the fraying of the metropolitan urban area, with the expansion of the voids between the effectively occupied areas and between the extremes of the metropolitan region, what happens from the production of discontinuous urban areas that combine enclaves and another form of urbanization like popular allotments and housing states. The reconfiguration of metropolitan centrality represents the transition from a monocentric structure to a policentric structure of centers, thats happen according as some metropolitan municipalities extend the degree of concentration of central functions besides passing to concentrate some central functions previously only found in the metropolis. Both facets of present spatial restructuring point to a form of production of space more dispersed, fragmented and articulated on a regional scale. In the metropolitan region of Rio de Janeiro, region marked by an extreme concentration of population and economic activities in the metropolis, the spatial restructuring is evidenced from of a breaking point in the secular trends of economic and population concentration in the metropolis.
10

Metodologia para desenvolvimento de software reconfigurável apoiada por ferramentas de implementação: uma aplicação em ambiente de execução distribuído e reconfigurável / Methodology to reconfigurable software development supported by implementation tools: an application in distributed and reconfigurable execution environment

Frank José Affonso 26 May 2009 (has links)
O desenvolvimento de software reconfigurável é uma abordagem que requer padrões nas atividades e nos artefatos produzidos ao longo da elaboração de um projeto de software. Além disso, também prevê uma conduta sistemática do pessoal envolvido, para que as diretrizes de uma metodologia sejam executadas e os benefícios por ela previstos sejam alcançados. Neste trabalho, uma metodologia para o desenvolvimento de software reconfigurável foi elaborada para apoiar essa abordagem de desenvolvimento. Como forma de auxiliar as atividades existentes nesta metodologia e padronizar as atividades por ela previstas, minimizando a participação de seres humanos (desenvolvedores), foi confeccionada uma ferramenta composta por um conjunto de subsistemas capazes de gerar, de maneira automática, informações necessárias, para que a padronização dos procedimentos possa ser realizada e, consequentemente, que a reconfiguração e reutilização dos artefatos ocorram de maneira natural. Essa ferramenta atua em um ambiente distribuído e organizado pelos domínios de atuação e a reutilização/reconfiguração pode ocorrer em artefatos confeccionados para atuar em domínio específico, mas que podem ser adaptados/reutilizados em outros. / The reconfigurable software development is an approach that requires patterns in the activities and in the artifacts produced during the development of a software project. It also requires a systematic conduct of the staff involved in the methodology guidelines, so that the benefits provided can be achieved. In this work, a methodology for the reconfigurable software development was proposed to support this approach. As a way to assist the activities in this methodology and standardize the required activities, minimizing the involvement of humans (developers), a tool was proposed that consists in a set of subsystems capable of generating, in an automatic manner, information needed so that the standardization of information can be performed, therefore, that the reconfiguration and reuse of artifacts could be occur in a natural way. This tool operates in a distributed environment organized by areas of expertise, and reuse/reconfiguration can occur in artifacts constructed to operate in specific domains, but it can be adapted/reused in others.

Page generated in 0.0448 seconds