• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 8
  • 3
  • 2
  • Tagged with
  • 14
  • 7
  • 7
  • 6
  • 6
  • 6
  • 5
  • 5
  • 5
  • 5
  • 5
  • 5
  • 4
  • 4
  • 3
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Application of the Take-Back-Half algorithm to voltage source converter current control

Harper, Christopher Samuel 06 August 2011 (has links)
Power electronics is a diverse and multi-disciplinary field with constant opportunities to grow, change, and try new techniques to push the envelope. Immediately following the importance of hardware improvement is working on the algorithms controlling the switches. There are many controllers used in the field, all with their own unique benefits and drawbacks. This document will study the feasibility of adding the "Take-Back-Half" algorithm to the ranks of controllers utilized. This algorithm is a non-linear modification to the PI controller with potential benefits in speed and stability.
2

TCAD based SiGe HBT advanced architecture exploration

Al-S'adi, Mahmoud 25 March 2011 (has links)
Dans le but d’améliorer les transistors bipolaires TBH SiGe, nous proposons d’étudier l’impact de la contrainte mécanique sur leurs performances. En effet, cette contrainte permet de libérer un degré de liberté supplémentaire pour améliorer les propriétés du transport grâce à un changement de la structure de bande d’énergie du semiconducteur. Ainsi, nous avons proposé de nouvelles architectures de composants basées sur l’ingénierie de la contrainte mécanique dans les semiconducteurs. Deux approches ont été utilisées dans cette étude pour générer la tension mécanique adéquate à l'intérieur du dispositif. La première approche consiste à appliquer une contrainte mécanique sur la base du transistor en utilisant une couche de SiGe extrinsèque. La seconde approche vise à appliquer une contrainte dans la région du collecteur en utilisant une couche contrainte. Les résultats obtenus montrent que cette méthode peut être une approche prometteuse pour améliorer les performances des TBH. / The Impact of strain engineering technology applied on Si BJT/SiGe HBT devices on the electrical properties and frequency response has been investigated. Strain technology can be used as an additional degree of freedom to enhance the carriers transport properties due to band structure changes and mobility enhancement. New concepts and novel device architectures that are based on strain engineering technology have been explored using TCAD modeling. Two approaches have been used in this study to generate the proper mechanical strain inside the device. The first approach was through introducing strain at the device’s base region using SiGe extrinsic stress layer. The second approach was through introducing strain at the device’s collector region using strain layers. The obtained results obviously show that strain engineering technology principle applied to BJT/HBT device can be a promising approach for further devices performance improvements.
3

étude d'éléments de base et de concepts pour un numériseur à très large bande passante et à haute résolution

Gorisse, Benoît 14 December 2007 (has links) (PDF)
La numérisation de plus en plus rapide de signaux à très large bande-passante permet aujourd'hui d'envisager de nombreuses applications pour les systèmes de télécommunication, les mesures expérimentales ou les systèmes radar. Les signaux issus des capteurs peuvent être analysés directement, en évitant la conversion en fréquences intermédiaires. Dans ce travail, nous nous intéressons plus particulièrement au système d'échantillonnage pour des applications radar, qui nécessitent une amélioration significative de la résolution des systèmes existants. L'objectif que nous visons inclus les spécifications suivantes : une fréquence d'échantillonnage de 40 GEch/s, une bande-passante supérieure à 15 GHz et une résolution de 10 bits effectifs à 8 GHz. Partant des excellents résultats obtenus sur les architectures mono-coup à entrelacement temporel, nous avons choisi d'adapter leur principe à un fonctionnement répétitif. Nous avons aussi choisi de baser cette étude sur la technologie TBH sur InP car elle présente les meilleures potentialités pour notre application. Deux éléments de base de ces systèmes ont fait l'objet d'une optimisation particulière pour améliorer la résolution du système : l'inverseur pour minimiser le jitter et l'échantillonneur-bloqueur, principalement pour améliorer la linéarité. Partant de ces résultats, trois architectures innovantes ont été proposées. Pour chacune nous avons conçu un système dont nous avons simulé les performances
4

Transistors bipolaires à hétérojonction: Développement d'une filière InP/GaAsSb pour application ultra-rapides

Lijadi, Melania 23 September 2005 (has links) (PDF)
Cette thèse est un des premiers travaux sur les transistors bipolaires à hétérojonction (TBH)de la filière InP ayant une base en GaAsSb. Une méthode de mesure précise des offsets des<br />hétérojonctions de type II par électroluminescence, associée aux mesures électriques a permis de clarifier les conditions du transport électronique dans le système InP/GaAsSb et d'initier l'utilisation d'un émetteur en InGaAlAs. Deux briques technologiques spécifiques ont été développées : la gravure chimique sélective de InGaAlAs par rapport à GaAsSb et la réalisation de contacts ohmiques très faiblement résistifs sur p-GaAsSb. Ceci a permis l'assemblage d'un procédé de fabrication de TBH ultra-rapides dans cette filière. La faisabilité de ce procédé a été démontrée par la réalisation de TBH submicroniques ayant des fréquences ( fT ; fmax) de (155 ; 162) GHz. Son optimisation, protégée par deux brevets, montre des perspectives pour atteindre des fréquences ( fT ; fmax) de (380 ; 420) GHz.
5

LE BRUIT DE FOND ÉLECTRIQUE DANS LES COMPOSANTS ACTIFS, CIRCUITS ET SYSTÈMES DES HAUTES FRÉQUENCES : DES CAUSES VERS LES EFFETS

Tartarin, Jean-Guy 08 December 2009 (has links) (PDF)
Les travaux présentés dans ce mémoire d'habilitation portent sur l'impact du bruit de fond électrique sur les technologies des composants actifs, les circuits et les systèmes des hautes fréquences. Durant nos 12 dernières années de recherche, nous nous sommes notamment intéressés à des filières émergentes à fort potentiel d'intégration (BiCMOS Silicium-Germanium) ou encore à forte puissance (GaN) : nous avons ainsi développé des modèles électriques (petit signal et fort signal) et en bruit (basse fréquence et haute fréquence) des composants actifs pour identifier les pistes d'améliorations technologiques, pour localiser les défauts structurels ou pour étudier le comportement de ces mêmes défauts après l'application de contraintes simulant un vieillissement accéléré. Sur la base de la connaissance des composants actifs (transistor bipolaire à hétérojonction et transistors à effet de champ), nous avons développé des circuits intégrés MMIC faible bruit à 10 GHz et 20 GHz (amplificateurs et oscillateurs) dont certains se positionnent à l'état de l'art : des comparaisons de topologies ont notamment été réalisées sur différentes versions intégrées d'oscillateurs contrôlés en tension de type MMIC SiGe. Nous proposons également une discussion sur la pertinence des facteurs de mérite usuellement employés. D'autres études sur des atténuateurs programmables MMIC SiGe ont fait l'objet de brevets. La troisième partie, orientée système, aborde l'étude du bruit d'un récepteur : nous traitons ainsi le cas d'un étage de réception affecté par la chaîne d'émission, en proposant différentes parades permettant de limiter les dégradations de son plancher de bruit ; une technique de filtre compact intégré à l'amplificateur faible bruit a ainsi été brevetée. Enfin, le cas d'un système de liaison hertzienne embarqué sur automobile est abordé. Diverses stratégies sont ainsi proposées pour pallier les évènements conduisant à une rupture de la liaison (diversité temporelle, diversité spatiale et diversité de polarisation). Ces études reposent sur une approche mixte de traitement de mesures par des modèles théoriques, et des simulations électromagnétiques.
6

Transistor Bipolaire à Hététrojonction GaInAs/InP pour circuits ultra-rapides : structure, fabrication et caractérisation

Kahn, Mathias 02 June 2004 (has links) (PDF)
L'ESSOR DES TÉLÉCOMMUNICATIONS À L'ÉCHELLE MONDIALE QU'A CONNU LA FIN DU XXÈME SIÈCLE A ÉTÉ RENDU POSSIBLE PAR L'EXISTENCE DE RÉSEAUX À BASE DE FIBRES OPTIQUES, CAPABLES DE TRANSMETTRE DES FLUX DE DONNÉES IMPORTANTS SUR DE LONGUES DISTANCES. LA GESTION DE CES IMPORTANTS FLUX D'INFORMATION EN AMONT ET EN AVAL DE LA FIBRE REQUIERT DES CIRCUITS ÉLECTRONIQUES NUMÉRIQUES ET ANALOGIQUES TRAITANT DES DÉBITS DE DONNÉES SUPÉRIEURS À 40GB/S, CE QUI IMPLIQUE L'UTILISATION DE COMPOSANTS TRÈS RAPIDES, AVEC DES FRÉQUENCES DE TRANSITION AU-DELÀ DE 150GHZ. GRÂCE AUX REMARQUABLES PROPRIÉTÉS DE LA FAMILLE DE MATÉRIAUX III-V EN TERMES DE TRANSPORT ÉLECTRIQUE, LE TRANSISTOR BIPOLAIRE À HÉTÉROJONCTION GAINAS/INP SE CLASSE COMME L'UN DES TRANSISTORS LES PLUS RAPIDES ACTUELLEMENT, ET PERMET LA RÉALISATION DE TELS CIRCUITS OPÉRATIONNELS À TRÈS HAUTE FRÉQUENCE. LA MISE EN PLACE D'UNE FILIÈRE COMPLÈTE DE FABRICATION DE CIRCUITS À BASE DE TBH NÉCESSITE QUE SOIT MAÎTRISÉ UN GRAND NOMBRE D'ÉTAPES. UN CERTAIN NOMBRE D'ENTRE ELLES TOUCHE DIRECTEMENT AU COMPOSANT: CONCEPTION, ÉPITAXIE, FABRICATION TECHNOLOGIQUE, CARACTÉRISATION... A CES ÉTAPES DOIT ÊTRE AJOUTÉE UNE CERTAINE COMPRÉHENSION DES PHÉNOMÈNES PHYSIQUES INTERVENANT DANS LE DISPOSITIF. DANS CE TRAVAIL DE THÈSE, LES PROBLÉMATIQUES LIÉES À L'OPTIMISATION DU TBH GAINAS/INP, AINSI QUE CERTAINES QUESTIONS RELATIVES AUX MÉCANISMES PHYSIQUES MIS EN JEU SONT PRÉSENTÉES.
7

Paramètres matériau pour la simulation de transistors bipolaires à hétérojonctions Si/SiGe et Si/SiGeC

Michaillat, Marc 10 February 2010 (has links) (PDF)
Dans cette thèse, un algorithme de simulation Monte Carlo est spécifiquement développé pour modéliser le transport homogène et stationnaire des porteurs de charge dans les alliages aléatoires ternaires massifs de type SiGeC. Le simulateur Monte Carlo intègre une description numérique Full-Band de la structure de bande, et il est adapté à la simulation du transport des électrons et des trous. Les mécanismes d'interaction modélisés incluent l'interaction porteur-phonon, l'ionisation parvchoc, la diffusion sur potentiel d'alliage, l'interaction porteur-impureté ionisée, et le principe d'exclusion de Pauli. Les modèles théoriques sont calibrés sur un ensemble complet de résultats expérimentaux, et un accord quantitatif est atteint entre la simulation et la mesure sur de nombreuses propriétés électriques, qui incluent la mobilité à faible champ, la vitesse de dérive, le coefficient d'ionisation et le ratio d'efficacité quantique. L'algorithme de simulation Monte Carlo final est capable de modéliser le transport des porteurs de charge majoritaires et minoritaires dans les alliages ternaires SiGeC dopés, relaxés ou biaxialement contraints sur substrat de silicium. Le modèle Monte Carlo développé peut être utilisé pour extraire les paramètres matériau requis dans les simulateurs hydrodynamiques de dispositifs, notamment dans le cadre de la simulation de transistors bipolaires à hétérojonction intégrant des bases de SiGeC fortement dopées et épitaxiées sur silicium. L'implémentation de paramètres électriques spécifiques aux alliages SiGeC nous ont permis de prendre en compte les profils de germanium, de carbone et de dopants dans les simulations hydrodynamiques de dispositifs TBH. Cette description rigoureuse des propriétés électroniques du matériau SiGeC au sein d'un dispositif TBH constitue l'état de l'art de la modélisation électrique des transistors bipolaires avancés.
8

Croissance métamorphique par Epitaxie par Jets Moléculaires et caractérisations physiques pour Transistor Bipolaire à Hétérojonction InP/InGaAs sur GaAs

Lefebvre, Eric 03 June 2005 (has links) (PDF)
Les Transistors Bipolaires à Hétérojonction fonctionnent à hautes fréquences sous des tensions d'environ 5V, en particulier dans le système de matériaux InP/InGaAs. Il est souhaitable d'obtenir ces performances non pas sur InP mais sur GaAs, substrat plus robuste, disponible en taille supérieure et préféré en industrie. Un buffer métamorphique GaAs → InP est alors requis pour relaxer la contrainte due au désaccord de paramètre de maille. Cette thèse porte sur la croissance par Epitaxie par Jets Moléculaires de tels buffers et de TBH InP/InGaAs à base fortement dopée au béryllium. Les buffers sont évalués via un protocole expérimental dédié au TBH, associant des caractérisations «matériaux» (photoluminescence, Double Diffraction des rayons X, microscopies optique et à force atomique AFM) et électriques (diodes métamorphiques). Nous comparons ainsi les deux processus de relaxation possibles : avec introduction progressive de la contrainte sur buffer graduel In(Ga)AlAs, abrupte sur buffer uniforme InP. Le rôle de la cinétique des adatomes III en front de croissance sur le processus graduel est démontré. Les performances des TBH métamorphiques InP/InGaAs épitaxiés sur GaAs via un buffer graduel InGaAlAs sont au final proches de celles des TBH de référence sur InP.
9

Modélisation non-linéaire et en bruit de composants micro-ondes pour applications à faible bruit de phase

Gribaldo, Sébastien 21 July 2008 (has links) (PDF)
Cette thèse présente tout d'abord le travail effectué sur la modélisation non-linéaire et en bruit d'amplificateurs micro-ondes appliquée à la conception d'oscillateurs à très haute pureté spectrale. Les composants actifs faisant l'objet d'une caractérisation en bruit en régime nonlin éaire et d'une optimisation en bruit de phase, sont des transistors SiGe. Le but de ce travail est principalement de comprendre comment modéliser le bruit dans ces transistors en fonctionnement non-linéaire afin de calculer de fa¸con précise le niveau de bruit de phase des amplificateurs utilisés dans une boucle d'oscillation. Cette modélisation fine nous permet de concevoir un amplificateur en bande X présentant une performance en bruit de phase très intéressante pour une application d'oscillateur. De plus, la topologie utilisée pour cet amplificateur est des plus simples car n'utilisant que deux transistors en cascade. Nous obtenons ainsi un très bon compromis gain/bruit de phase. Un autre problème concerne l'application de ces mêmes techniques de caractérisation et de modélisation aux résonateurs FBAR et SMR. Ces résonateurs sont utilisés depuis peu pour la réalisation de sources hyperfréquences intégrées de grande qualité. Ils apportent cependant leur propre contribution de bruit au système, et doivent faire l'objet d'une approche de modélisation non-linéaire et en bruit. Ce manuscrit de thèse présente tout d'abord les différentes techniques de mesure de bruit des composants actifs, qu'il s'agisse de transistors ou encore de résonateurs intégrés. Il décrit ensuite des techniques de modélisation de composants en régime non-linéaire, incluant les sources de bruit. La conception et l'optimisation d'un amplificateur à faible bruit de phase est ensuite détaillée. Cet amplificateur en technologie hybride présente une excellente performance en bruit de phase pour une consommation réduite. Enfin, les techniques de mesures et de modélisation précédemment décrites sont appliquées aux résonat eurs SMR et FBAR afin d'extraire leur contributions en bruit, ainsi qu'un modèle non-linéaire et en bruit de ces composants. Ce travail démontre ainsi la faisabilité d'une modélisation fine du bruit en régime nonlin éaire. Celle-ci peut être très utile pour concevoir et optimiser des circuits destinés à être intégrés dans des sources stables ou ultrastables, que ce soit pour des applications tempsfr équence pour lesquelles une très haute pureté spectrale est nécessaire, ou pour des applications MMIC où la pureté spectrale et le fort niveau d'intégration doivent être obtenu simultanément.
10

Etude, Conception et Caractérisation de circuits pour la Conversion Analogique Numérique à très hautes performances en technologie TBH InP 0.7µm / Study, Design and Characterization of high performances ADC integrated circuits in 0.7 µm-InP-HBT technology

Deza, Julien 13 June 2013 (has links)
Ce travail de thèse concerne les circuits ultra-rapides pour la conversion analogique numérique performante en technologie bipolaire à hétérojonctions sur substrat Indium Phosphore (TBDH/InP). L'étude s'intéresse à la fonction principale qui est l'échantillonnage blocage. Elle a été menée par simulation de l'ensemble des blocs composant cette fonction. En particulier une étude extensive des cœurs des circuits Echantillonneurs/Bloqueurs a été effectuée pour différents paramètres électriques pour aboutir à des valeurs optimales réalisant un compromis entre la bande passante la résolution et la linéarité.Des architectures de circuits Echantillonneurs/Bloqueurs (E/B) avec ou sans l'étage d'amplification à gain variable ont été conçues, optimisées, réalisées et caractérisées et des performances à l'état de l'art ont été obtenues : des circuits E/B de bande passante supérieure à 50 GHz et cadencées à 70 Gs/s ont été réalisés pour les applications de communications optiques et des circuits de bande passante supérieure à 16 GHz cadencés à (2-8) Gs/s ont été réalisés pour la transposition de fréquence. / This thesis concerns the design of high speed circuits in Indium phosphide heterojunction Bipolar technology for High performance analog to digital conversion (ADC).The study focuses on the Track and Hold block (THA) which is the main function of the ADC. The study was conducted by simulating all blocks of the THA circuit. In particular, an extensive study of the THA main block was performed for various electrical parameters to achieve optimal conditions in order to obtain a good tradeoff between resolution bandwidth and linearity. THA architectures circuits with or without Voltage Gain Amplifier stage were designed, optimized and characterized. High THA performances were achieved: THA circuit with a bandwidth greater than 50 GHz at 70 Gs/s were achieved for optical communications and circuits of bandwidth more than16 GHz at (2-8 GS /s) have been realized for down conversion operation.

Page generated in 0.019 seconds