• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 7
  • 3
  • 2
  • 2
  • 1
  • 1
  • Tagged with
  • 17
  • 10
  • 4
  • 4
  • 4
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 2
  • 2
  • 2
  • 2
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
11

An Interleaved Multi-mode ΔΣ RF-DAC with Fully Integrated, AC Coupled Digital Input

McCue, Jamin J. January 2015 (has links)
No description available.
12

Bloques de generación de reloj y trasmisión de datos de alta velocidad

Falcón, Alfredo Angel 05 November 2018 (has links)
Desde hace más de una década el Grupo de Investigación en Sistemas Electrónicos y Electromectrónicos (GISEE) de la Universidad Nacional del Sur dise~na y ensaya circuitos integrados en sus distintas líneas de investigación. La fabricación de éstos ha sido posible a través de convenios específicos entre la Universidad y compañías que proveen el acceso a los procesos a escala de prototipado con fines educativos, de investigación o comercialización a baja escala. Durante el desarrollo de la investigación para acceder al título de doctorado se encontró que para realizar el prototipo de prueba de concepto era necesario realizar funciones digitales y trasmitir datos a la máxima frecuencia permitida por la tecnología. Detectada esta necesidad se comenzó con el dise~no de dos bloques, un transmisor de datos digitales y un generador de reloj. Entre las características técnicas más importantes del transmisor de datos se puede destacar la compatibilidad con los dispositivos FPGA disponibles en el laboratorio. Por el lado del generador de reloj, la característica más importante a destacar es la posibilidad de variar la frecuencia de salida mediante la configuración de una palabra digital. A medida que se avanzaba en las tareas de diseño de ambos bloques se propuso la idea de documentar el trabajo con dos fines sumamente importantes. El primero es la disponibilidad de los resultados obtenidos como bloques de propiedad intelectual para cualquier otro miembro del grupo pudiera utilizarlos. El segundo, detallar y documenta el proceso de diseño facilita la migración del dise~no a otro proceso de fabricación en caso de ser necesario. El objetivo de este trabajo es dise~nar y fabricar un sistema de trasmisión de datos digitales y un bloque de generación de reloj reutilizables por otros miembros del grupo de investigación. / Since more than ten years ago the Electronic and Electromechatronics Systems Research Group (GISEE) from Universidad Nacional del Sur design and measure integraded circuits IC in several diferents investigation topics. The fabrication have been posible thougth agreements between the university and different company, who provides acces to severals integration procces for low volume with educational and reserch purposes. A proof of concept prototype, for doctoral thesis, requires a high speed digital data transmitter and a clock generator working at the speed limit the best available tecnology. The transmitter main characteristics is the compatibility with the FPGA available at the lab. The clock generator must be able to change the output frequency using a digital word. This work have two main objetives. First, create common blocks for digital high speed systems and share it with other group membres who needed it. Second, the build an apropiated documentation to migrate the design to other technology if it is needed.
13

Design and implementation of a high-speed PCI-Express bridge

Börjesson, Mandus, Gerner, Håkan January 2019 (has links)
This master thesis will cover the prestudy, hardware selection, design and implementation of a PCI Express bridge in the M.2 form factor. The thesis subject was proposed by WISI Norden who wished to extend the functionality of their hardware using an M.2 module. The bridge fits an M-Key M.2 slot and has the dimensions 80x22 mm. It is able to communicate at speeds up to 8 Gb/s over PCI Express and 200 Mbit/s on any of the 20 LVDS/CMOS pins. The prestudy determined that an FPGA should be used and a Xilinx Artix-7 device was chosen. A PCB was designed that hosts the FPGA as well as any power, debugging and other required systems. Associated proof-of-concept software was designed to verify that the bridge operated as expected. The software proves that the bridge works but requires improvement before the bridge can be used to translate sophisticated protocols. The bridge works, with minor hardware modifications, as expected. It fulfills all design requirements set in the master thesis and the FPGA firmware uses a well-established protocol, making further development easier.
14

Vývoj RGB kamery s vysokým rozlišením / Development of high resolution RGB camera

Madeja, Jiří January 2017 (has links)
Tato práce se zabývá výběrem vhodného obrazového snímače pro použití v kameře snímající rostliny ve vysokém rozlišení a návrhem vhodného obvodu pro propojení vybraného snímače (SONY IMX253) s vývojovou deskou Avnet MicroZed. Tato práce pojednává o jednotlivých parametrech obrazových snímačů podle kterých je vybírán vhodný obrazový snímač. Je vysvětlen proces výběru vhodného obrazového snímače a podrobněji popsány parametry vybraného snímače. Je naznačena problematika návrhu elektroniky a plošných spojů z hlediska požadavků vysokorychlostních obvodů a citlivých a specifických součástek jako je obrazový snímač. Je nastíněna konfigurace a programování obvodu Xilinx Zynq a nakonec je provedeno zjednodušené teoretické ověření funkčnosti navrženého modulu.
15

Vícekanálový převodník digitálního videosignálu HD-SDI / Multichannel HD-SDI digital video signal converter

Kučera, Stanislav January 2014 (has links)
This master’s thesis deals with the design of six channel SD, HD and 3G HD-SDI digital video signal converter to 10-Gigabit Ethernet. In the introductory part, the conception of designed device is formulated. The theoretical background is provided in four chapters, where main standards and design rules related to digital electronics’ design are analyzed. The emphasis is placed on signal integrity at high-speed interconnects. There mostly practical examples, calculations and simulations are utilized. The design part contains thorough description of main subsystems’ design, implementation of FPGA, SDI input channels and 10-Gigabit Ethernet PHY. In the final part, the first tests and measurements of the build prototype are summarized. As an example, the comparison of signal integrity simulation to measurement is provided.
16

Conception et intégration d'une architecture numérique pour l'ASIC LabPET[indice supérieur TM] II, un circuit de lecture d'une matrice de détection TEP de 64 pixels

Arpin, Louis January 2012 (has links)
Des développements technologiques récents concernant les photodiodes à effet avalanche (PDA) ont mené à la conception et la fabrication d'un tout nouveau module de détection de radiation TEP (tomographie d'émission par positrons) destiné à l'imagerie moléculaire préclinique. Il est basé sur une matrice de 8 par 8 scintillateurs LYSO (ortho-silicate de lutétium dopé au cérium, cerium-doped lutetium yttrium orthosilicate ) individuellement couplés aux pixels de deux matrices monolithiques de 4 par 8 PDA. Cette avancée, pouvant amener la résolution spatiale d'un scanner à passer sous la barrière du mm, exige la conception d'un tout nouveau système d'acquisition de données. En effet, il faut adapter le système de lecture individuelle de chacun des pixels du bloc de détection de façon à satisfaire la multiplication par ~8, relativement à une version antérieure (le LabPET[indice supérieur TM] I), de la densité de pixels du futur scanner LabPET[indice supérieur TM] II. Conséquemment, le traitement de signal numérique ne peut être exclusivement embarqué dans les matrices de portes logiques programmable (field-programmable gate array , FPGA) du système d'acquisition, en considérant les aspects monétaires, d'espace occupé et de puissance consommée de l'ensemble du projet LabPET[indice supérieur TM] II. De façon à s'adapter à cette nouvelle réalité, un nouveau circuit intégré à application spécifique (application specific integrated circuit, ASIC) à signaux mixtes avec 64 canaux d'acquisition, fabriqué avec la technologie TSMC CMOS 0,18 [micromètre], a été conçu. L'ASIC utilise la méthode de temps au-dessus d'un seuil (time over threshold , ToT), déjà implantée dans des applications de physique des hautes-énergies, de manière à extraire numériquement l'information relative à un rayonnement interagissant avec la matrice de détection (l'énergie, le temps et le numéro de pixel de l'événement). Dans le cadre de ce projet, une architecture complexe de machines à états-finis, cadencée par une horloge de 100 MHz, a été implantée et elle permet à l'ASIC d'identifier le taux anticipé de 3 000 événements par seconde par canal. Ceci est réalisé en calculant en temps réel le paramètre ToT tout en assurant la calibration adéquate de chacune des chaînes d'acquisition. Le circuit intégré peut caractériser jusqu'à 2 Mévénements/s malgré son unique lien différentiel à bas voltage (low-voltage differential signaling, LVDS) de transfert de données et consomme environ 600 mW. L'ASIC a été développé en suivant un processus de conception de circuits intégrés à signaux mixtes. Il permet notamment de minimiser et de vérifier l'impact des indésirables effets parasites sur la circuiterie analogique et numérique de l'ensemble avant que les dessins de masques ne soient envoyés vers la fonderie pour fabriquer le circuit désiré.
17

New Generation 4-Channel GNSS Receiver : Design, Production, and Testing

Antoja Lleonart, Guillem January 2018 (has links)
Due to the current research needs and the lack of commercial multi-channel, multi-constellation GNSS receivers, a two-board solution has been developed so it can be mated with and take advantage of the processing power of the FPGA board branded as MicroZed. In order to achieve the proposed goals, an initial phase for assessing and updating the older design, building, and testing of SiGe modules (including both the electronics and casings) has been carried out. The results included demonstrate performances at logging GPS-L1 data with similar C/N0 and AGC values as the previous versions of the modules and offering navigation solutions with accuracies of a few meters. Secondly, a first iteration and design proposal for the new generation receiver has been proposed for GPS and GLONASS L1 and L2, which has been manufactured and tested. Partial tests have been performed due to the flaws of the current revision of the MicroZed Board in regards to its communication peripherals, and the results have validated the receiver’s design provided certain modifications are considered for future iterations. Furthermore, voltage and frequency tests have provided results with an error of less than 7%, and signal tests have provided C/N0 values similar to those of the SiGe modules of around 47[dB-Hz] which will be a useful baseline for future iterations. Finally, a design proposal for an Interface Board used between the older NT1065_PMOD Board and other FPGA boards carrying the standardized FMC connectors has been added to the report and negotiations with manufacturers have been engaged.

Page generated in 0.0326 seconds