• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 597
  • 87
  • 63
  • 12
  • 4
  • 4
  • 4
  • 4
  • 3
  • 2
  • 2
  • 2
  • 1
  • 1
  • 1
  • Tagged with
  • 763
  • 564
  • 228
  • 224
  • 194
  • 135
  • 95
  • 90
  • 86
  • 71
  • 62
  • 61
  • 54
  • 51
  • 49
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
61

Simulation tool development for semiconductor devices based on drift-diffusion and Monte Carlo

Reyes Aspé, Francisco Esteban January 2015 (has links)
Magíster en Ciencias de la Ingeniería, Mención Eléctrica / Ingeniero Civil Eléctrico / Las simulaciones computacionales son un importante recurso para ayudar en el diseño y a entender el funcionamiento de dispositivos semiconductores de una forma rápida y económica, por lo que se han desarrollado diversas herramientas de simulación, tanto comerciales como libres. No obstante, diversos centros de investigación y universidades han optado por desarrollar programas propios, lo que les permite tener continuidad en el desarrollo, control y mayor entendimiento de los fenómenos simulados. Bajo esta misma idea, el presente trabajo tiene como objetivo desarrollar herramientas de simulación para materiales y dispositivos semiconductores, centrado principalmente en el problema en dos dimensiones, y que tenga la flexibilidad suficiente para propósitos prácticos de diseño y educacionales, sirviendo además como un punto de partida para trabajos futuros. Para cumplir el objetivo mencionado, se implementaron dos modelos clásicos de simulación: Arrastre-Difusión o DD (Drift-Diffusion) y Monte Carlo o MC (que resuelve la ecuacion de transporte de Boltzmann). Dichos modelos tienen diferentes grados de precisión, capacidades y costos computacionales, cubriendo así un gran rango de dispositivos y necesidades. Para ambos, se utilizó una malla no estructurada de Voronoi, para cuya generación se presenta un algoritmo basado en la triangulación de Delaunay, lo que permite la descripción de diversas topologías. Ambos modelos fueron incluidos en un mismo programa escrito en MATLAB, con una interfaz basada en archivos de texto de alto nivel que permite el uso casi indistinto entre uno u otro, característica que le da otorga una mayor flexibilidad y simpleza. La realización de distintas pruebas numéricas y comparaciones con la literatura y otras referencias, permitieron verificar el apropiado funcionamiento de los métodos y mostrar distintas características de éstos. En particular, para DD se constató la superioridad Newton-Raphson (NRM) sobre Gummel, y de el esquema de estabilización de Schaffeter-Gummel (SG) sobre Aguas Arriba. Para MC, se desarrollaron distintas técnicas para que el método fuese coherente con la malla no estructurada y topologías generalizadas. Además, se compararon DD y MC, mostrando sus diferencias en congruencia con la literatura. El modelo de DD implementado es resuelto usando Volumenes Finitos y el método de NRM, que otorga buenas características de convergencia. Para la estabilización, se utilizó la discretización de SG. Modelos básicos de movilidad, heterojunturas y condiciones de borde, fueron incluidos para extender la versatilidad del método y establecer ideas para futuras mejoras. El método de Monte Carlo implementado en esta instancia, incluye fuentes básicas de dispersión y utiliza bandas analíticas esféricas o elípticas con no-parabolicidad para electrones. En cambio, para huecos, sólo simples modelos parabólicos e isotrópicos fueron considerados. Finalmente, fueron señaladas las limitaciones más relevantes del programa y los posibles modelos para paliarlas. Esto, junto con el resto del trabajo, se espera que se constituyan como bases para futuros desarrollos y mejoras.
62

Redes ATM : uma visão geral

Vidal, Walderson João Rodrigues 12 December 1997 (has links)
Orientador: Leonardo de Souza Mendes / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-24T05:55:53Z (GMT). No. of bitstreams: 1 Vidal_WaldersonJoaoRodrigues_M.pdf: 20185967 bytes, checksum: 751dd72d0f5aee9b8f84f5d07d2dc803 (MD5) Previous issue date: 1997 / Resumo: Este trabalho tem por objetivo servir como uma referência para o estudo da tecnologia ATM (Modo de Transferência Assíncrono) e de sua relação com os outros tipos de redes existentes atualmente, tais como, X.25, Frame Relay, IP, etc. O ATM permite a integração destes protocolos e serviços em uma arquitetura única. Neste sentido, mostraremos como a tecnologia ATM utiliza protocolos baseados em células para a transferência de informação e como esta tecnologia permite a transmissão de voz, dados e vídeo de modo integrado, eficiente e econômico. Os tópicos básicos abordados neste trabalho são: os padrões de sinalização ATM, de gerenciamento de tráfego, de gerenciamento de rede, de endereçamento, a camada física, a camada ATM e a camada de adaptação ATM (AAL), que juntos formam o coração d tecnologia ATM / Abstract: The goal of this work is to present a document to serve as a reference for the study of the ATM (Asynchronous Transfer Mode) technology and its relation to the several kinds of network in the market nowadays. Throughout this dissertation we analyze most of the important aspects of the ATM technology, from its definition as a cell based commutation technology up to the encapsulation of the IP protocol inside ATM / Mestrado / Mestre em Engenharia Elétrica
63

Especificação de um auditor de testabilidade de projetos de cI's digitais baseados em celulas

Oliveira, Bernadete Aparecida de Lima 09 September 1991 (has links)
Orientador: Carlos Ignacio Zamitti Mammana / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-20T12:52:05Z (GMT). No. of bitstreams: 1 Oliveira_BernadeteAparecidadeLima_M.pdf: 7535472 bytes, checksum: e73e28ddffdc140006b4037f05f8fbef (MD5) Previous issue date: 1991 / Resumo: Esta dissertação trata a especificação de um sistema de auditoria de testabilidade de projetos de CI's digitais baseados em células. Situa a utilização de um sistema como esse no ciclo de projeto, descreve metodologias de projeto para testabilidade, particularmente os métodos de projeto com "scan", e as regras de testabilidade associadas que esse auditor deve verificar. Descreve características de ferramentas de apoio ao projeto de CIs, com enfoque especial às que são dirigi das à síntese com testabilidade ou à verificação de técnicas de projeto para testabilidade. Aproveitando as facilidades de implementação proporcionadas pelas características dos sistemas especialistas, é especificado um sistema baseado em verificação de regras constantes de uma base de conhecimento. É descrito o protótipo implementado e são comentados resultados de processamento de casos práticos. Considerando os resultados obtidos com o protótipo e as perspectivas do ambiente de projeto de CI's digitais são fornecidas conclusões sobre a validade de sistemas de verificação como o sistema especificado / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
64

Projeto e implementação de amplificadores distribuidos para recepção de sinais de alta velocidade

Paixão, Oswaldo Pedreira 07 February 1991 (has links)
Orientador: Rui Fragassi Souza / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-13T23:24:21Z (GMT). No. of bitstreams: 1 Paixao_OswaldoPedreira_M.pdf: 10062201 bytes, checksum: 4bd6b393db8da3d20d76ab91c9c07b5d (MD5) Previous issue date: 1991 / Resumo: Este trabalho apresenta o projeto e as técnicas de implementação de amplificadores distribuídos. para sua utilização em sistemas avançados de microondas, que operam com sinais de alta velocidade. Inicialmente, foram obtidas expressões aproximadas para o cálculo do ganho de potência e do fator de ruído destes amplificadores, que permitem avaliar o seu desempenho em freqüência e a compreender o seu mecanismo de funcionamento. Para uma análise mais rigorosa, foi desenvolvido o programa ANA, que realiza a análise nodal de CIMs lineares no domínio da freqüência, incluindo na sua análise, o efeito do ruído. O projeto final dos dois circuitos selecionados (AD710 e AD321), que empregam um arranjo unidimensional de 4 FETs, foram obtidos via otimização, utilizando o programa OTIMO. Dois amplificadores foram montados, na forma híbrida, utilizando transistores tipo MESFET de GaAs (AD710 ) e HEMT de AlGaAs/GaAs (AD321 ). Em ambos os circuitos foram utilizados substratos de alumina para a realização das linhas de microfita e para a deposição dos resistores de filme fino (NiCr). Nos circuitos do AD710 e AD321 foram medidos os parâmetros de espalhamento, com os resultados experimentais próximos dos previstos na teoria / Abstract: This work presents the design and implementation of hybrid distributed amplifiers, intendedfor advanced microwave systems that work with high velocity digital signals. Initially, approximated expressions for the computation of power gain and noise figure of these amplifiers were developed. Such equations allow the investigation of the frequency behavior and gives some insight about the working mechanism of distributed amplifiers in general. To improve the analysis a CAD program, called ANA, was developed which makes a nodal analysis of linear MICS in the frequency domain, including the noise effect. The final design of the two amplifiers investigated (AD710 and AD321), using a unidimensional array of four FETs, were obtained through an optimization program called OTIMO. Two distributed amplifiers were implemented, in hybrid structure, using GaAs MESFETs (AD710) and AlGaAs/GaAs HEMTs (AD321) transistors. Both circuits used alumina substrates to manufacture microstrip lines and NiCr thin film deposited resistors. The scaterring parameters of such circuits were measured, with good agreement with theoretical prediction / Mestrado / Mestre em Engenharia Elétrica
65

Metodologia semi-custom : um ambiente de projeto de circuitos analogicos dedicado a um "analog-array"

Silva, Marly Guimarães da 22 June 1988 (has links)
Orientador: Jose Antonio Siqueira Dias / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-16T20:17:24Z (GMT). No. of bitstreams: 1 Silva_MarlyGuimaraesda_M.pdf: 5811416 bytes, checksum: db9914fbc0a77fc2ea804355b5265431 (MD5) Previous issue date: 1988 / Resumo: Os circuitos integrados analógicos de pequena e media complexidade podem, a exemplo dos circuitos digitais, ser confeccionados usando circuitos integrados semidedicados ("semi-custom"). Com esta técnica o projetista necessita apenas realizar as interconexões entre os dispositivos pré-difundidos na lâmina de silício. Entre as várias vantagens da utilização desta metodologia de projeto, podemos citar: baixo custo; rapidez na execução do projeto; rapidez na correção de algum eventual erro no projeto; rapidez na confecção do circuito integrado. Neste trabalho apresentamos o projeto de um "chip semi-custom" do tipo ¿array¿-analógico, em tecnologia bipolar, bem como o desenvolvimento de um suporte de C.A.D. dedicado ao "array"-analógico projetado. Este C.A.D., denominado "Array-Software", consiste de Editor Gráfico, Extrator de Interconexões, Verificador de Regras de Projeto a nível de metalização e Gerador de Padrões para cortes de máscara em Rubylith, compatível com o sistema usado no LED/UNICAMP. Por fim, analisamos os resultados obtidos nos ensaios de implementação de funções analógicas típicas, com o auxílio das ferramentas de projeto desenvolvidas / Abstract: Analog SSI and MSI Integrated Circuits. as the digital circuits, can be fabricated with semi-custom master-slíces. When using this technique, the design engineer needs only to make the ínterconnectíon of pre-diffused devices on the silicon wafer. Among the advantages of using this lmethodology. we can mention: low cost. fast design turn-around time. easy and quick correction of eventual mistakes. extremely fast processing turn-around for the IC. This work presents the design of an analog-array in bipolar technology and the development of a CAO suport for this master-slice. The CAO consists of a Graphics Editor, a Circuit Extractor,a Design Rule Checker and Pattern Generator, that is compatible with the Rubylith art-work generator system that is currently being used in the LED/UNICAMP. Finally, the results obtained with the complete design cycle with some typical analog cells implemented in the ànalog-array are discussed. / Mestrado / Mestre em Engenharia Elétrica
66

Decapagem de fotorresiste por plasma de O2 e SFG e a sua aplicação no processo de fabricação de "air bridger"

Yoshioka, Ricardo Toshinori 01 April 1992 (has links)
Orientador : Peter Jurgen Tatsch / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-18T14:19:46Z (GMT). No. of bitstreams: 1 Yoshioka_RicardoToshinori_M.pdf: 6898659 bytes, checksum: ea42ab9c000962d6c31534273494db00 (MD5) Previous issue date: 1992 / Resumo: Neste trabalho é apresentado um estudo sobre a decapagem por plasma de fotorresiste num reator tipo barril, sendo que o 02 e SF6 foram utilizados como gases de processo. Este estudo foi aplicado no processo de fabricação de pontes aéreas (air bridges). No capítulo I, apresenta-se uma introdução, onde é descrita a importância da decapagem por plasma. No capítulo II mostra-se como é o ambiente de plasma para a decapagem de diversos materiais, utilizados em microeletrônica. No capítulo 111 descrevem-se as principais características que podem ser obtidas nos processos de decapagem por plasma, e no capítulo IV, mostram-se os equipamentos normalmente utilizados. Neste capítulo dá se maior enfoque no reator tipo barril ou tubular, pois foi utilizado esse tipo de aparelho. No capítulo V comentam-se sobre os principais materiais e gases utilizados e no capítulo VI é detalhado o processo da decapagem do fotorresiste por plasma de 02 e gases fluorados. A parte experimental do trabalho é apresentada no capítulo VII. A aplicação da decapagem do fotorresiste por plasma de 02 e SF6 na fabricação de pontes aéreas é mostrada no capítulo VIII. Finalmente as perpectivas e as principais conclusões são apresentadas no capítulo IX. Os principais resultados obtidos neste trabalho são: - Observou-se um aumento da taxa de decapagem do fotorresiste quando se adicionou uma pequena porcentagem do gás SF6 ao plasma de 02 (entre 2% e 5% do fluxo total). - A detecção do ponto final, da decapagem com a mistura, por espectroscopia ótica, pode ser realizada como na decapagem de fotorresiste por plasma de 02. - Foi observado no microscópio ótico que Si e Si02 não sofreram ataques perceptíveis por plasma de 02 e SF6, caracterizando uma boa seletividade. - A utilização da mistura 02/SF6 possibilita a remoção rápida do fotorresiste na fabricação de pontes aéreas sem afetar o metal (AI) / Abstract: Not informed. / Mestrado / Eletrônica, Microeletrônica e Optoeletrônica / Mestre em Engenharia Elétrica
67

Utilização de equipamentos automaticos de teste em circuitos integrados digitais

Leite, Rogerio Lara 27 September 1994 (has links)
Orientador: Jose Antonio Siqueira Dias / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-19T16:00:39Z (GMT). No. of bitstreams: 1 Leite_RogerioLara_M.pdf: 681548 bytes, checksum: 4d0c0a495d19d9b6c369eb38102a2ce4 (MD5) Previous issue date: 1994 / Resumo: Este trabalho comenta alguns aspectos importantes do teste automático de um cir­ cuito integrado digital. Apresenta os principais tipos de testes elétricos realizados por um equipamento automático de teste, comentando as diferenças dos testes dependendo da tecnologia do componente, nas diversas fases da vida de um circuito integrado digital. São descritos, de forma suscinta, os principais mecanismos de falhas em CI's digitais e são apresentadas as principais medições elétricas necessárias para avaliar o desempenho de um circuito integrado. Descrevemos também o equipamento automático de teste (ATE) e sua linguagem de programação, comentando como esta máquina é im­portante para testar circuitos integrados digitais. O trabalho termina com dois programas de teste reais, escritos em Pascal, comentando os resultados das medições de cada programa / Abstract: This work comments some important aspects of the digital integrated circuit auto­matic test. It presents the most common electrical tests done by an Automatic Test Equipment - ATE. The test differences depending on chip technology in the various steps of the integrated circuit life are commented. The main IC's digital faults and failures mechanisms are commented in a introductory way. The principal electrical measurements necessary to estimate the performance of an digital IC¿s presented. The architecture and the language of the ATE is presented , discussing how this machine is important to test digital integrated circuits. The work ends with two real test programs, written in Pascal commenting the results of the measurements of each test program / Mestrado / Mestre em Engenharia Elétrica
68

Sistema integrado de radiocomunicación tetra para gestión de emergencias ante la seguridad ciudadana

Herrera Luna, Carlos Enrique 28 October 2016 (has links)
Últimamente venimos percibiendo como uno de los principales problemas el gran crecimiento de la inseguridad ciudadana dentro de Lima Metropolitana y Callao. Debido a ello, este trabajo de tesis se ha realizado con fines de plantear una propuesta de integración a un sistema de radiocomunicación troncalizado que usa la tecnología TETRA, una red implementada para reducir las incidencias delincuenciales y los problemas que la genera. Este proyecto de tesis está desarrollado mediante seis capítulos, los cuales cada uno irán indicando desde un inicio: La Presentación del Problema, basándose en reportes y estadísticas de la inseguridad ciudadana dentro de Lima Metropolitana y Callao y a la vez mencionaremos las hipótesis y los objetivos generales de esta tesis. Posteriormente, se mencionarán los conceptos teóricos en acorde al proyecto, información sobre el Estado del arte y el cómo se ha realizado la selección de tecnologías para dar una eficiente solución al problema mencionado. Luego, se explicará minuciosamente el diseño y arquitectura que se implementará dentro de nuestra solución y la integración por parte de las entidades hacia la misma. Después de mencionar los detalles de la implementación, indicaremos las pruebas realizadas en los diversos escenarios para asi validar el buen funcionamiento de lo planteado, indicando los análisis de riesgo posibles y el cómo minimizarlos. Luego, mostraremos el plan de negocios que demuestre el costo-beneficio para la entidad mediante un análisis de mercado y un análisis de soluciones bien planteado. Para terminar mostraremos nuestras conclusiones demostrando asi nuestra hipótesis planteada. / Tesis
69

Diseño de un generador de números aleatorios para aplicaciones de criptografía en tarjetas inteligentes

Bejar Espejo, Eduardo Alberto Martín 26 June 2015 (has links)
La generación de números aleatorios es un punto clave en los sistemas criptográficos,su desempeño depende del nivel de aleatoriedad que son capaces de generar. Particularmente, en aplicaciones móviles estos generadores de números aleatorios están sujetos a fuertes restricciones a nivel de diseño de circuito integrado. En la presente tesis se realizó el diseño y simulación de un circuito generador de números aleatorios en tecnología CMOS 0.35 m para el procesador criptográfico de una tarjeta inteligente (Smart Card). El método de generación consiste en el muestreo de un oscilador con jitter elevado, el cual permite dividir al circuito en tres bloques principales. El primero de ellos es el oscilador que fija la frecuencia de muestreo cuyo periodo debe ser mucho más pequeño, en promedio, que el del oscilador con jitter elevado. El segundo bloque consiste en el circuito muestreador, implementado mediante un flip flop tipo T. El tercer bloque es el oscilador afectado por jitter del cual depende, en gran medida, la calidad de los números aleatorios generados. Este consiste en un oscilador triangular donde el ruido térmico, introducido por un par de resistencias, es amplificado. Estos tres bloques, trabajando de manera conjunta, generan los números aleatorios cuya calidad se analizó mediante los algoritmos propuestos por el National Institute of Standards and Technology (NIST) para verificar si el generador es lo suficientemente aleatorio como para ser utilizado en aplicaciones criptográficas. La estructura del presente documento se detalla a continuación. En el primer capítulo se definió el problema a resolver. En el segundo capítulo, se revisaron los conceptos teóricos fundamentales relacionados a los números aleatorios y tecnología CMOS, asimismo, se presentaron diferentes metodologías actuales de generación de números aleatorios en circuitos integrados. En el tercer capítulo, se analizó con detalle la topología a usar y se realizó su diseño respectivo. En el cuarto capítulo se hicieron las simulaciones necesarias para verificar el correcto funcionamiento del circuito y se analizaron las secuencias de números obtenidas usando los algoritmos propuestos por el NIST. Finalmente, se presentan las conclusiones y recomendaciones. / Tesis
70

Diseño de un amplificador diferencial de diferencias para el filtrado de señales neuronales

Cruz Marin, Jorge Vicente de la 12 March 2012 (has links)
El presente trabajo consiste en el diseño de un amplificador diferencial de diferencias (DDA) para la etapa de filtrado de un sistema de adquisición de señales neuronales en un circuito integrado implantable. El bloque analógico se realizó utilizando la tecnología AMS 0.35 μm en el software CADENCE. La metodología usada fue la denominada TOP-DOWN que consiste básicamente en iniciar el diseño con la definición de los parámetros a nivel sistema y descender progresivamente de nivel hasta dimensionar cada transistor y definir el layout del circuito. Una característica importante de esta metodología es que los niveles superiores definen los requerimientos para el siguiente nivel. El segundo objetivo importante es mostrar un flujo de diseño para circuitos integrados donde se utilizan las herramientas de CADENCE. Con esto se busca presentar una documentación que muestre el procedimiento usado a nivel industrial en el desenvolvimiento de circuitos integrados. Es importante mencionar que la principal motivación de realizar este circuito para cumplir los objetivos de la tesis es dar continuación a un proyecto del grupo de microelectrónica que consiste en el desenvolvimiento de un sistema de adquisición de señales neuronales. Algunas partes del proyecto general ya fueron realizadas por tesistas de la universidad y junto con este bloque se completa la parte del filtro pasabanda. El flujo de diseño se desarrollo paso a paso. Primero, se obtuvo las especificaciones del DDA en base a la simulación del macromodelo en el filtro pasabanda con componentes ideales. Luego, con los resultados obtenidos, se determinó los requerimientos de frecuencia, puntos de operación y respuesta en tiempo del circuito. Posteriormente, se dimensionó cada transistor asegurando que el amplificador cumpla con los requerimientos propuestos (modelo nominal y de Montecarlo). De la misma forma que con el esquemático, se validó el netlist del layout simulando los principales parámetros del amplificador y del filtro. Los resultados mas relevantes de la simulación del netlist del circuito extraído del layout son los siguientes: potencia de 5.26μW(@ V DD = 3.3), tensión de offset de 163.89μV y 10.38μVrms de ruido integrado en la banda de paso. Con estos datos, se observa un equilibrio entre la potencia consumida y el ruido integrado del amplificador, que normalmente es muy difícil de conseguir por el diseñador. / Tesis

Page generated in 0.0291 seconds