• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 1105
  • 147
  • 115
  • 15
  • 7
  • 6
  • 6
  • 6
  • 4
  • 3
  • 2
  • 1
  • 1
  • 1
  • 1
  • Tagged with
  • 1392
  • 564
  • 397
  • 334
  • 252
  • 193
  • 153
  • 152
  • 143
  • 133
  • 123
  • 120
  • 120
  • 115
  • 107
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
241

Amplificador digital : projeto de um circuito integrado CMOS para condicionamento de sinais segundo a tecnica de quantização

Maltione, Ricardo 21 December 1994 (has links)
Orientador: Carlos Alberto dos Reis Filho / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-21T04:17:08Z (GMT). No. of bitstreams: 1 Maltione_Ricardo_M.pdf: 11482119 bytes, checksum: 07cf928b2ccbc275265d6e812149845b (MD5) Previous issue date: 1994 / Resumo: O AMPLIFICADOR DIGITAL é um amplificador de tensões baseado na técnica de QUANTIZAÇÃO, que consiste essenciahnente de uma forma de processamento em amplitude, de sinais discretizados no tempo, baseado na operação programada de acumuladores analógicos. Na implementação clássica de amplificadores, utiliza-se comumente um amplificador operacional, em uma estrutura realimentada, onde o ganho é definido pela razão de dois resistores. Uma outra técnica utiliza capacitores chaveados, onde o ganho é definido pela razão de dois capacitores. Na técnica de QUANTIZAÇÃO, propõe-se uma nova estrutura, onde o ganho é determinado pela razão de duas fteqüências, não apresentando assim limitação, a nivel estrutural, de precisão e estabilidade associada a componentes passivos, sendo uma das suas características intrínsecas a programabilidade, uma vez que o ganho é definido por dois sinais digitais. Esta técnica é voltada para a implementação de circuitos integrados em tecnologia MOS, encontrando vantagens no universo dos circuitos analógicos de precisão e possibilitando sua integração com circuitos digitais em uma única pastilha (CHIP). Entretanto existem diversas fontes de erros na implementação real da estrutura do amplificador sendo, um dos mais críticos, causado pelo fenômeno de injeção de cargas associado às chaves analógicas MOS na transição condução-corte. Nesté trabalho são analisadas várias montagens com componentes off the shelf, simulações,e a implementação de um circuito integrado implementadoatravés do Projeto Multi-Usuário (PMU), em tecnologia CMOS -N -WELL / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
242

Projeto, simulações e analises de comparadores de corrente MOS

Charry Sierra, Ximena 21 July 2018 (has links)
Orientador: Alberto Martins Jorge / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-21T10:28:20Z (GMT). No. of bitstreams: 1 CharrySierra_Ximena_M.pdf: 5092316 bytes, checksum: f3281f9aabede935dc3fd997de01dba8 (MD5) Previous issue date: 1996 / Resumo: Este trabalho tem por objetivo o estudo de dois comparadores de corrente, conhecidos como Comparador de Corrente com Efeito de Modulação de Canal e Comparador de Corrente com Realimentação Positiva. Foi realizado o projeto dos comparadores de corrente, bem como as simulações e análises OC e transiente para avaliar o desempenho dos mesmos. Como resultados obtidos, tem-se que o comparador de corrente com efeito e modulação de canal obteve uma resolução de 8 bits para uma faixa dinâmica entre 10 'mu'A e 100 'mu'A. Para diferenças entre as correntes de entrada e de referência acima dos 10 'mu'A a freqüência de operação se manteve acima de 100 MHz, para uma capacitância de carga interna de 0.1 pF. O comparador de corrente com realimentação positiva obteve alta resolução (maior que 10 bits). Porém, a freqüência de operação do circuito permaneceu entre 50 a 60 MHz para diferenças de correntes maiores que 12 'mu'A utilizando a mesma carga capacitiva. Como aplicação dos comparadores de corrente foi escolhido um conversor A/D algorítmico em modo corrente. De acordo com os resultados apresentados anteriormente, conclui-se que o comparador de corrente com efeito de modulação de canal obteve maior freqüência de operação, enquanto o comparador de corrente com realimentação positiva teve um melhor desempenho, no que se refere à resolução. Dado que o conversor A/D algorítmico se caracteriza pela baixa taxa de conversão, para sua implementação foi escolhido o comparador de corrente com realimentação positiva. No conversor A/D projetado, a resolução alcançada foi de 10 bits, para uma freqüência de operação de 40 KHz. Houve a necessidade de se utilizar espelhos de corrente do tipo cascode regulado modificado. Porém, erros associados aos espelhos de corrente comprometeram o melhor desempenho do conversor A/D. Como já se previa, o comparador de corrente com realimentação positiva apresentou um excelente desempenho ao atuar no conversor A/D, tanto na freqüência de operação como na resolução / Abstract: The rnain objective of this work is the study of two current comparators, known as Channel Lenght Modulation Current Cornparator and Positive Feedback Current Cornparator. The design of the cornparators were done, as well as simulations, OC and transientanalysisto verifytheir perforrnance. As final results, the channellenght modulation current cornparator had an 8 bit resolution, with a dinarnic range between 10 'mu'A and 100 'mu'A. When the diference between the reference current and the input current was higher than 10 ?mu'A, the operation frequency kept higher than 100 MHz, for a load capacitance of 0.1 pF. The positive feedback current cornparator had higher precision (more than 10 bits). Nevertheless, the operation frequency kept between 50 and 60 MHz for current diferences higher than 12 'mu'A, with the sarne capacitive load. A current mode algorithrnic A/D converter was chosen as an aplication of the current cornparators. With the results above presented, it can be seen that the channel lenght rnodulation current cornparator had higher operation frequency, and the positive feedback current cornparator had a better perforrnance, when taking into account precision. As the algorithmic A/D converter is caracterized bya low conversion rate, the cornparator chosen was the positive feedback one. On the A/D converter designed, a 10 bits precision was reached, for an operation frequency of 40 KHz. It was necessay to use rnodifyed regulated cascode current rnirrors. Altough, small errors associated to the current rnirrors cornprornised a better perforrnance of the converter. As it was forseen, the positive feedback current cornparator presented an excelent performance inside the A/D converter, in frequency and precision / Mestrado / Eletrônica, Microeletrônica e Optoeletrônica / Mestre em Engenharia Elétrica
243

Desenvolvimento de um sistema de controle adaptativo LMS visando implementação analogica

Telles, Antonio Carlos da Costa, 1963- 16 March 2001 (has links)
Orientadores : Euripedes Guilherme de Oliveira Nobrega, Jose Roberto de França Arruda / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Mecanica / Made available in DSpace on 2018-07-29T03:30:24Z (GMT). No. of bitstreams: 1 Telles_AntonioCarlosdaCosta_M.pdf: 4736389 bytes, checksum: 546a2f6752baead7ae46ac3049844e3e (MD5) Previous issue date: 2001 / Resumo: As vantagens inerentes do controle adaptativo tais como flexibilidade e otimização estão hoje restritas a aplicações onde esquemas tradicionais não apresentam o desempenho esperado. Tal situação se deve principalmente ao alto custo dos sistemas adaptativos, que normalmente se apoiam em técnicas de processamento digital de sinais. Contudo sistemas adaptativos em hardware de baixo custo vem sendo propostos para a área de comunicações há vários anos. Este trabalho investiga a viabilidade do desenvolvimento de um sistema de controle em hardware com a aplicação dos sistemas adaptativos anteriormente citados. O esquema proposto é uma variação do controle feedjorward LMS, amplamente utilizado no controle de vibração e ruído. Este esquema é modificado com a introdução de um modelo a ser seguido pelo controlador, o que lhe atribui maior flexibilidade de desempenho. O esquema é avaliado através do controle de vibração de uma viga flexível por meio de simulações e experimentos. O esquema, originalmente apresentado para controle em tempo discreto, é modificado para que o processamento seja feito totalmente em tempo contínuo. Este novo esquema é avaliado por meio de simulações, novamente através do controle da viga flexível. Os resultados mostram que o sistema proposto pode ser uma opção viável aos esquemas tradicionais de controle, alargando o espectro de aplicações do controle adaptativo LMS pela apresentação de uma solução em hardware de baixo custo / Abstract: The inherent advantages of adaptive control such as flexibility and optimization are nowadays restricted to the areas where other conventional schemes do not reach the specified performance. Such situation is due mainly to the high cost of these systems, which are normally based on Digital Signal Processing techniques. However low cost adaptive hardware solutions have been proposed to the communications area for a long time. This work investigates the feasibility of the development of a LMS adaptive control hardware, with the application of the adaptive systems solutions already mentioned. The proposed system is a variation of the LMS feedforward control, which has broad application in noise and vibration control. This scheme is modified with the introduction of a model to be followed by the controller which introduces more flexibility to its performance. The system performance is evaluated in the control of a flexible beam vibration, through simulations and experiments. The original scheme, developed to discrete time control, is then modified to continuous time processing. Simulations of this new scheme are developed again in the control of the flexible beam. The results show that the proposed system can be an option to more conventional control schemes, broadening the field of applications of LMS adaptive control by means the presentation of a low cost hardware implementation / Mestrado / Mecanica dos Sólidos e Projeto Mecanico / Mestre em Engenharia Mecânica
244

Estudo do comportamento de matrizes pesadas (frango de corte), em diferentes ambientes utilizando identificação eletronica e radio-frequencia

Curto, Fabio Penna Firme 01 August 2018 (has links)
Orientadores : Irenilza de Alencar Naas, Frank Herman Behrens / Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Agricola / Made available in DSpace on 2018-08-01T15:48:09Z (GMT). No. of bitstreams: 1 Curto_FabioPennaFirme_D.pdf: 19284929 bytes, checksum: 818f5010058ed4ee0989d7666561e565 (MD5) Previous issue date: 2002 / Doutorado
245

Uma contribuição ao modelamento matematico dinamico de maquinas assincronas trifasicas

Kubo, Marcio Massakiti 01 August 2018 (has links)
Orientador : Ernesto Ruppert Filho / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-01T16:07:43Z (GMT). No. of bitstreams: 1 Kubo_MarcioMassakiti_M.pdf: 1133995 bytes, checksum: feda558232d625de9e28310acca17a51 (MD5) Previous issue date: 2000 / Mestrado
246

Projeto e implementação de um regulador de tensão Low Dropout utilizando tecnologia CMOS

Pelicia, Marcos Mauricio 02 August 2018 (has links)
Orientador : Carlos Alberto dos Reis Filho / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-02T00:40:01Z (GMT). No. of bitstreams: 1 Pelicia_MarcosMauricio_M.pdf: 3408039 bytes, checksum: e59915e243bbe9e6fd0ae07a76b69e11 (MD5) Previous issue date: 2002 / Mestrado
247

Desenvolvimento de elementos de projeto de MMIC em tecnologia HBT

Zoccal, Leonardo Breseghello 02 August 2018 (has links)
Orientador: Jacobus Willibrordus Swart / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-02T22:53:22Z (GMT). No. of bitstreams: 1 Zoccal_LeonardoBreseghello_M.pdf: 6497555 bytes, checksum: e073f26482aabbfda753756ac2820ed8 (MD5) Previous issue date: 2002 / Mestrado
248

As semelhanças, diferenças e interações dos circuitos de fluxos sócioespaciais de redes de dormir do nordeste brasileiro

CARNEIRO, Rosalvo Nobre 31 January 2011 (has links)
Made available in DSpace on 2014-06-12T18:01:11Z (GMT). No. of bitstreams: 2 arquivo2485_1.pdf: 5654122 bytes, checksum: 4748bbecf2bb967c8321ac960dfdb4bb (MD5) license.txt: 1748 bytes, checksum: 8a4605be74aa9ea9d79846c1fba20a33 (MD5) Previous issue date: 2011 / Universidade do Estado do Rio Grande do Norte / Na região Nordeste do Brasil se localiza os municípios maiores produtores de redes de dormir nacional, com destaque para Jaguaruana, no Ceará, Jardim de Piranhas, no Rio Grande do Norte, São Bento, na Paraíba, e Tacaratu, em Pernambuco. Propõe-se analisar as semelhanças, diferenças e interações dos circuitos de fluxos sócioespaciais de suas indústrias têxteis de fabricação de redes de dormir. Para tanto se apoia na Teoria dos Dois Circuitos da Economia Urbana de Milton Santos (1979) e na Teoria da Ação Comunicativa, de Jürgen Habermas (2003b, v. I, 2003c, v. II) e em Carneiro (2006). Os espaços das redes apresentam origens diferentes e semelhantes quanto à produção de seus espaços em relação direta com os variados circuitos de fluxos sócioespaciais de suas indústrias têxteis. Cada um dos circuitos de fluxos, sejam os inferiores ou os superiores, representados pelas empresas de diferentes portes, atuam em variados circuitos espaciais da produção ou a área de atuação de uma empresa. Assim, São Bento e Jaguaruana apresentam circuitos espaciais da produção internacional, isto é, suas empresas pertencentes ao circuito de fluxos superior secundário exportam redes de dormir e produtos substitutos para diversos países da América do Norte, Europa, África e Oceania. As empresas destes municípios mais Tacaratu e Jardim de Piranhas, por sua vez, atuam em circuitos espaciais da produção nacional, regional e local, cujos espaços que o formam variam quantitativamente e qualitativamente. As diferenças espaciais dos municípios produtores de redes de dormir revelam as dinâmicas econômicas particulares, que tem permitido as populações locais um maior padrão e qualidade de vida frente às populações de seu entorno, resultante da colonização do mundo sistêmico. Deste modo, percebem-se, além de um crescimento econômico local um relativo desenvolvimento sócioespacial para boa parte desta população envolvida na atividade de fabricação de redes de dormir, mantas, panos de pratos e produtos substitutos
249

Controle de fresadora para prototipagem de circuitos impressos

Sousa, Flavia Maria Guerra de 14 December 1998 (has links)
Orientador: Jaime Szajner / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-24T10:59:29Z (GMT). No. of bitstreams: 1 Sousa_FlaviaMariaGuerrade_M.pdf: 9706570 bytes, checksum: c527a7c8b699acc78bbcc288ad86f01e (MD5) Previous issue date: 1998 / Resumo: Este trabalho tem como proposta a utilização de uma fresadora CNC para a prototipagem de placas de circuito impresso. Deseja-se realizar a remoção mecânica de uma fina camada de cobre ao longo do contorno de cada trilha individual a fim de isolá-Ia eletricamente do restante do cobre da placa. O objetivo final deste estudo é a geração automática das instruções de usinagem da máquina-ferramenta a partir dos dados gráficos fornecidos por um CAD de projeto de circuitos impressos. A intenção não é a de substituir os métodos convencionais de fabricação, como os métodos químicos abrasivos e os de eletrodeposição seletiva de cobre, mas apresentar uma técnica complementar para a prototipagem rápida e econômica de placas de circuito impresso. Concluída a etapa de testes, deve-se partir para a fabricação da placa definitiva pelos métodos convencionais. As máquinas-ferramenta de controle numérico executam movimentos automáticos, precisos e consistentes, de acordo com as instruções contidas no programa de usinagem previamente elaborado, sem a necessidade de intervenções por parte do operador. No presente caso, essas instruções são geradas automaticamente pelo pós-processador implementado. Conceitos gerais a respeito do controle numérico e de máquinas-ferramenta são apresentados. O algoritmo do pós-processador e a sua implementação são descritos. Restrições impostas pelas dimensões físicas da ferramenta de corte são discutidas. Os resultados obtidos na etapa de usinagem são apresentados e mostram a viabilidade da técnica de prototipagem proposta...Observação: O resumo, na íntegra, poderá ser visualizado no texto completo da tese digital / Abstract: The purpose of this study is to employ a numerically controlled milling machine in the fabrication of printed circuit board (PCB) prototypes. The CNC machine tool must remove a narrow strip of copper from the boundary of each pad and trace, therefore electrically isolating the circuit elements from the rest of the copper foil. The aim is to generate machining instructions automatically from a plotter output file, generated by a CAD system for PCB layout design. This proposed method brings the development and test cyc1es c1oser together. Mechanical etching is presented as a complement to conventional PCB fabrication methods, as chemical etching and selective electrodeposition, not as a substitute. CNC machine tools perform automatic, precise and consistent movements, according to the commands specified in the machining program. In this study, these instructions are automatically generated by the post-processor in discussion. General concepts regarding numerical control and machine tools are presented. The post-processor algorithm and its implementation are described. Restrictions imposed by the physical dimensions of the cutting tool are discussed. Results obtained in the machining stage confirm the viability of the proposed prototyping technique...Note: The complete abstract is available with the full electronic digital thesis or dissertations / Mestrado / Mestre em Engenharia Elétrica
250

Teste parametricos de circuitos integrados, uma abordagem sistemica baseada na dinamica não linear

Teani, Carlos Roberto Negrão 15 December 1998 (has links)
Orientador: Alberto Martins Jorge / Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-24T11:36:52Z (GMT). No. of bitstreams: 1 Teani_CarlosRobertoNegrao_D.pdf: 6849857 bytes, checksum: 50a295046af63f09e713c304267922a0 (MD5) Previous issue date: 1998 / Resumo: Buscando alternativa para a realização de testes paramétricos de circuitos em linha de produção, os quais consomem percentual significativo dos recursos, é demonstrada a viabilidade da aplicação de teste sistêmico para este fim. O método baseia-se no comportamento dinâmico não linear dos dispositivos, comportamento este que é analisado através de mapas obtidos do espaço de estado do sistema dinâmico. Os resultados obtidos demonstram que é possível a identificação de pequenas diferenças paramétricas entre dispositivos e portanto a aplicação do método para testes do tipo passa/não-passa em linha de produção, com redução do tempo de teste sem perda de testabilidade / Abstract: Considering the fact that parametric test in integrated circuits manufacturing line is expensive and time consuming, a systemic go/no-go test type has been developed for time reduction. Using the dynamic nonlinear behavior of the electronic devices, the space states is studied through maps to identify parametric deviations of the device under test. The results show the feasibility of the method without reduction of the testability / Doutorado / Eletronica e Comunicações / Doutor em Engenharia Elétrica

Page generated in 0.0285 seconds