211 |
Capteurs d’images CMOS à haute résolution à Tranchées Profondes Capacitives / High-resolution CMOS image sensor integrating Capacitive Deep Trench IsolationRamadout, Benoit 10 May 2010 (has links)
Les capteurs d'images CMOS ont connu au cours des six dernières années une réduction de la taille des pixels d'un facteur quatre. Néanmoins, cette miniaturisation se heurte à la diminution rapide du signal maximal de chaque pixel et à l'échange parasite entre pixels (diaphotie). C'est dans ce contexte qu'a été développé le Pixel à Tranchées Profondes Capacitives et Grille de Transfert verticale (pixel CDTI+VTG). Basé sur la structure d'un pixel « 4T », il intègre une isolation électrique par tranchées, une photodiode profonde plus volumineuse et une grille verticale permettant le stockage profond et le transfert des électrons. Des procédés de fabrication permettant cette intégration spécifique ont tout d'abord été développés. Parallèlement, une étude détaillée des transistors du pixel, également isolés par CDTI a été menée. Ces tranchées capacitives d'isolation actionnées en tant que grilles supplémentaires ouvrent de nombreuses applications pour un transistor multi-grille compatible avec un substrat massif. Un démonstrateur de 3MPixels intégrant des pixels d'une taille de 1.75*1.75 μm² a été réalisé dans une technologie CMOS 120 nm. Les performances de ce capteur ont pu être déterminées, en particulier en fonction de la tension appliquée aux CDTI. Un bas niveau de courant d'obscurité a tout particulièrement été obtenu grâce à la polarisation électrostatique des tranchées d'isolation / CMOS image sensors showed in the last few years a dramatic reduction of pixel pitch. However pitch shrinking is increasingly facing crosstalk and reduction of pixel signal, and new architectures are now needed to overcome those limitations. Our pixel with Capacitive Deep Trench Isolation and Vertical Transfer Gate (CDTI+VTG) has been developed in this context. Innovative integration of polysilicon-filled deep trenches allows high-quality pixel isolation, vertically extended photodiode and deep vertical transfer ability. First, specific process steps have been developed. In parallel, a thorough study of pixel MOS transistors has been carried out. We showed that capacitive trenches can be also operated as extra lateral gates, which opens promising applications for a multi-gate transistor compatible with CMOS-bulk technology. Finally, a 3MPixel demonstrator integrating 1.75*1.75 μm² pixels has been realized in a CMOS 120 nm technology. Pixel performances could be measured and exploited. In particular, a low dark current level could be obtained thanks to electrostatic effect of capacitive isolation trenches
|
212 |
Développement d'un pixel innovant de type "temps de vol" pour des capteurs d'images 3D-CMOS / 3D image sensor, Time of flight pixel, Continuous-Wave modulation, buried channel transfer gate, gradual epitaxial layerRodrigues Gonçalves, Boris 09 January 2018 (has links)
Dans l'objectif de développer des nouveaux capteurs d'image 3D pour des applications émergeantes, nous avons étudié un pixel de mesure de distance de type « temps de vol ». Nous avons proposé une nouvelle architecture de pixel basée sur la méthode « Continuous-Wave modulation » à trois échantillons par pixel. Cette méthode repose sur la mesure d'un déphasage entre la source lumineuse modulée en amplitude envoyée (source proche infrarouge) et le signal réfléchi par la scène à capturer. Le pixel de dimensions 6,2μm x 6,2μm intègre une photodiode pincée, trois chemins de transfert de charges pour l'échantillonnage successif du signal modulé reçu, et d'un quatrième chemin pour évacuer les charges excédentaires. Les différents chemins de transfert sont constitués d'une grille de transfert de charges de la photodiode vers une mémoire de stockage à canal enterré pour améliorer le rendement et la vitesse de transfert de charges; d'une mémoire à stockage en volume à base de tranchées capacitives profondes afin d'augmenter la dynamique; d'un substrat dont l'épaisseur et le profil de dopage ont été optimisés afin de collecter efficacement les charges photogénérées et ainsi augmenter les performances de démodulation. Un véhicule de test constitué d'une matrice de résolution de 464x197 pixels (QVGA) a été fabriqué, différentes variantes de pixels et différents essais technologiques ont été étudiées et analysées. La fonctionnalité du pixel a été vérifiée pour des fréquences de démodulation de 20MHz à 165MHz, utilisant une source laser de longueur d'onde 850nm ou 950nm. Une première image de profondeur acquise utilisant une matrice de test est une validation du pixel proposé / In order to develop new 3D image sensors for emerging applications, we studied “time of flight” pixel for distance measurement. We have proposed a new pixel architecture based on the "Continuous-Wave Modulation" method with three samples per pixel. This method is based on the measurement of a phase shift between the transmitted amplitude modulated light source (near-infrared source) and the signal reflected by the scene to be captured. The pixel of dimensions 6.2 μm x 6.2 μm integrates a pinned photodiode, three charge transfer paths for successive sampling of the received modulated signal, and a fourth path for anti-blooming purpose. The different paths are controlled by a buried-channel transfer gate for charges transfer from the photodiode to memory in order to improve the efficiency and speed of the charge transfer; A fully depleted memory based on capacitive deep trenches is used to increase the memory storage capacitance; thickness and doping profile of the substrate have been optimized to efficiently collect photogenerated and increase demodulation performance. The designed 464x197-pixel (QVGA) test chip has been fabricated, different pixel variants and different technology trials have been studied and analyzed. Pixel functionality has been verified for demodulation frequencies from 20 to 165MHz, using a laser source of wavelength 850nm or 950nm. A first acquired depth image using the test chip made is a validation of the proposed pixel
|
213 |
Développement de résonateurs électromécaniques en technologie Silicon On Nothing, à détection capacitive et amplifiée par transistor MOS, en vue d'une co-intégration permettant d'adresser une application de référence de tempsDurand, Cédric 14 January 2009 (has links) (PDF)
Les résonateurs électromécaniques (MEMS), de part leurs bonnes performances, leur petite taille, ou encore leurs possibilités d'intégration au plus proche des transistors, présentent un fort potentiel pour le remplacement des quartz dans les applications de référence de temps.<br />Dans ce contexte, nous proposons de développer des résonateurs électromécaniques en vue d'une intégration « front-end », pour la réalisation d'oscillateurs intégrés. Ainsi, nous avons fabriqué des démonstrateurs à partir des briques de base de la technologie CMOS Silicon On Nothing, en phase de R&D à STMicroelectronics. Du fait de la petite taille des composants, nous avons utilisé un transistor à grille résonante pour amplifier la détection de la résonance. Ainsi, des développements technologiques spécifiques ont permis de fabriquer les résonateurs et leur transistor de détection. La conception des dispositifs a été réalisée à partir du développement d'un modèle électromécanique des résonateurs. Ce modèle est compatible avec les outils de design et peut alors aider à la conception de l'oscillateur MEMS. Nous avons ensuite montré le bon fonctionnement des résonateurs fabriqués, ainsi que celui de l'amplification induite par la<br />détection MOS. Cette démonstration constitue une première, prouvant la fonctionnalité de la détection MOS pour un composant de petite taille, vibrant dans le plan du substrat. Enfin, nous avons validé le modèle électromécanique à partir d'autres modèles ainsi qu'avec les mesures des composants fabriqués.<br />En termes de perspectives, le recours à diverses améliorations permettrait d'obtenir des dispositifs<br />compatibles avec la réalisation d'un oscillateur performant et co-intégré.
|
214 |
Etude Ab initio des mécanismes réactionnels dans la phase initiale du dépôt par couches atomiques des oxydes à moyenne et forte permittivité sur siliciumJeloaica, Leonard 13 July 2006 (has links) (PDF)
L'objectif de ce travail est d'apporter un éclairage nouveau à la compréhension des mécanismes physico-chimiques qui contrôlent la croissance des trois oxydes d'Aluminium, de Zirconium, de Hafnium. Ces matériaux sont considérés comme les meilleurs candidats pour remplacer la silice en tant qu'oxyde de grille dans le futur composant MOS. La précision et la fiabilité de la méthode DFT associé à la fonctionnelle B3LYP, ont été testées à l'aide des résultats expérimentaux et des méthodes ab initio les plus précis telles que CCSD(T) et CISD(T), en utilisant différents ensembles des fonctions de bases. Nos résultats montrent que et la méthode hybride DFT peut prédire de façon précise les propriétés statistiques et dynamiques de la famille d'organométalliques (AlxCyHzOt) et des systèmes moléculaires à base de métaux de transition (Zr/HfxClyOzHt). Les premières études systématiques des surfaces d'énergie potentielle de TMA ont été présentes et les caractéristiques des rotors constitués des groups méthyles ont été rapportées avec une grande précision. Les mécanismes réactionnels, à plusieurs étapes, entre les molécules précurseurs de trois oxydes et les molécules d'eau résiduelle phase gazeuse ont été étudies en détail. Les mouvements internes fortement anharmoniques, des espèces moléculaires présentes touts au long du processus d'hydrolyse ont été déterminés. Les effets qualitatifs sur les cinétiques des réactions ont été discutés. La forte exothermicité de la réaction TMA/H2O a été démontrée, alors que la réaction avec les tétrachlorures de Zirconium et Hafnium ont montré un caractère plutôt endothermique. Nous avons aussi étudié les mécanismes réactionnels de la vapeur d'eau avec d'espèces moléculaires chimisorbés en surface. Les réactions interviennent dans les cycles initiales d'ALD sur en substrat de Si(001)-2x1 légèrement oxydé. Les mécanismes que nous proposons sont qualitativement proches des mécanismes d'hydrolyse discutés dans la phase gaz euse : confirmation de la forte réactivité exothermique avec les hydroxyméthyliques d'Aluminium, endothermicité des réactions avec hydroxychlorures de Zirconium et Hafnium. Les composés avec le Zirconium et le Hafnium ont des comportements similaires. Enfin, les effets de coopérativité, à la fois au niveau des molécules de vapeur d'eau, qu'au niveau des complexes en surface, sur les réactions ont été mis en évidence et discutés. Ils montrent des comportements tout à fait intéressants dans le cas des hydroxychlorures des Zirconium et Hafnium. Par contre, ces effets sont de moindre importance dans les cas de l'oxyde d'aluminium, qui est actuellement considéré comme le matériau le plus compatible avec la croissance par ALD
|
215 |
Etude théorique d'états vibrationnels faiblement liés du trimère de sodium: méthodes numériques; perspectives pour la formation de Na3 dans un gaz ultra-froidWillner, Kai 27 September 2005 (has links) (PDF)
- Une méthode numérique de type "grille de Fourier à pas variable" pour résoudre l'équation de Schrödinger radiale est améliorée. Il est observé qu'un algorithme de transformations sinus et cosinus discrètes permet de représenter l'hamiltonien par une matrice dont le spectre ne contient pas de niveaux parasites.<br />- Les énergies des états vibrationnels les moins liés du complexe van der Waals Na - Na2 sont calculées par une méthode hypersphérique diabatique-par-secteur. Les niveaux calculés sont analysés par la théorie du défaut quantique.
|
216 |
Programmation des grands systèmes distribués: quelques mécanismes, abstractions, et outilsTaïani, François 17 November 2011 (has links) (PDF)
À l'interface entre informatique distribuée et en génie logiciel, nous présentons trois contributions liées aux problématiques de réutilisation du logiciel dans trois cas représentatifs de systèmes distribués grande échelle: les réseaux logiques pair-à-pair, les protocoles épidémiques, et les intergiciels de grille. Les travaux que nous présentons portent sur trois problématiques différentes mais néanmoins liées de ces systèmes: la tolérance aux pannes modulaire (dans les réseaux pair-à-pair), la programmabilité des systèmes à composants (dans les protocoles épidémiques), et l'analyse interactive de performances (dans les intergiciels de grille). Le message qui se dégage de nos travaux est double. Nos contributions démontrent tout d'abord en termes concrets l'intérêt d'abstractions logicielles réutilisables pour les systèmes distribués grande échelle. Nos travaux illustrent par ailleurs la tension inhérente entre réutilisation et complexité logicielle dans les plates-formes distribuées modernes. Notre travail sur les protocoles épidémiques montre par exemple comment une approche de développement par composants peut être combinée à un langage métier dédié pour une plus grande programmabilité. De même notre analyse d'un intergiciel de grille (Globus) illustre clairement les difficultés introduites par la réutilisation logicielle dans les plates-formes distribuées d'aujourd'hui, et comment ces difficultés peuvent être abordées dans le cas du diagnostic en combinant des principes de rétro-conception architecturale avec une analyse dynamique de performances.
|
217 |
CARACTÉRISATION ET MODÉLISATION DES TRANSISTORS CMOS DES TECHNOLOGIES 50nm ET EN DEÇÀRomanjek, Kruno 09 November 2004 (has links) (PDF)
L'objet de ce mémoire est de présenter le travail effectué au cours de cette thèse qui était de caractériser électriquement et de modéliser le transport électrique de trois architectures de transistors MOS pour des filières 50nm et en deçà : CMOS Si à oxyde ultrafin, nMOS Si:C et pMOS SiGe. Afin d'étudier les effets de canaux courts sur ces dispositifs nous avons proposé et/ou optimisé plusieurs procédures d'extraction de paramètres ainsi que plusieurs modèles physiques analytiques décrivant le comportement des principaux paramètres électriques de ce type de transistors aux longueurs de grille décananométriques. Ainsi, une méthode expérimentale complète et un modèle pour la partition du courant de grille ont été validés pour les transistors à oxyde ultrafin. Une optimisation de la méthode Split C-V pour les canaux courts a été validée donnant de précieux renseignements sur la mobilité des transistors MOS ultracourts. Un modèle a été validé pour le bruit 1/f des transistors à canal enterré SiGe sub-0,1μm. Toutes ces méthodes nous ont permis de montrer que les transistors à oxyde ultrafins gardaient de très bonne propriétés de transport électrique jusqu'à 30nm de longueur de grille, que les nMOS Si:C était une alternative fiable au fort dopage canal pour contrôler les effets de canaux courts des nMOS sub-0,1μm et que les pMOS SiGe avaient un niveau de bruit 1/f plus faible en forte inversion même aux longueurs de grille décanamométriques
|
218 |
Temps de cohérence temporelle de structures turbulentes porteuses de scalaires passifs au sein d'une turbulence homogène quasi-isotropeLenoir, Jean-Michel 18 July 2011 (has links) (PDF)
Le but principal du présent travail est ainsi de réaliser une expérience de mélange par la turbulence, dans laquelle il est possible de déterminer et de quantifier les temps de cohérence des différentes échelles spatiales des fluctuations du champ de vitesse et du champ de concentration qu'il transporte et mélange. La turbulence est ici voisine de la situation idéale statistiquement homogène et isotrope, et la configuration est conçue pour qu'il en soit de même pour le champ de concentration. La turbulence est créée par une grille placée perpendiculairement à un écoulement uniforme à l'extérieur des couches limites qui se développent le long des parois de la veine d'essais à section carrée constante. L'écoulement de la présente étude est un écoulement d'eau, dans lequel le champ de concentration est celui d'une solution de Rhodamine B injectée au niveau de la grille à travers des injecteurs équi-répartis le long des barreaux de celle-ci. Ce choix, dicté par la technique de mesure du champ de concentration par Fluorescence Induite par Laser, permet en outre de mesurer le champ de vitesse par une autre technique optique, elle aussi non-intrusive. Pour se rapprocher le plus de la théorie d'un mélange idéal statistiquement homogène et isotrope sans vitesse moyenne, on considère dans l'expérience, conformément à l'hypothèse de Taylor, que toutes les échelles associées à chacun de ces champs, sont convectés à la vitesse moyenne U de l'écoulement, et l'on suit une "boîte de turbulence" qui se déplace à cette vitesse le long de la veine. Par suite déterminer l'état de la turbulence en un point donné de cette boite à l'instant t et à l'instant t'=t+dt, revient à l'étudier dans l'expérience à t à l'abscisse x de la veine d'essai, et à t' à l'abscisse x+dx , avec dx=Udt, où se trouve le point de la boîte aux deux instants successifs. Les résultats expérimentaux concernant les échelles pour lesquelles l'isotropie statistique est satisfaite, permettent alors de vérifier une phénoménologie de l'évolution de la cohérence temporelle des diverses échelles spatiales du champ des fluctuations de concentration fondée sur les idées de Comte-Bellot et Corrsin. Cette expérience, est en outre l'occasion de donner des résultats sur les densités de probabilité de diverses propriétés statistiques des champs de fluctuation de vitesse.
|
219 |
Neurogenese, Wachstum und Integration von lokalen Nervenzellen in einem multisensorischen Neuropil im zentralen Gehrin adulter Insekten. / Eine licht- und elektronenmikroskopische Studie der Pilzkörper in der grille Gryllus bimaculatus / Neurogenesis, Growth and Integration of Local Nerve Cells in a Multisensory Compartment in the Central brain of Mature Insects. / A Light and Electron Microscopic Study of the Mushroom Bodies in the Cricket Gryllus bimaculatusMashaly, Ashraf 04 November 2004 (has links)
No description available.
|
220 |
Transistors mono-electroniques double-grille : Modélisation, conception and évaluation d'architectures logiquesBounouar, Mohamed Amine 23 July 2013 (has links) (PDF)
Dans les années à venir, l'industrie de la microélectronique doit développer de nouvelles filières technologiques qui pourront devenir des successeurs ou des compléments de la technologie CMOS ultime. Parmi ces technologies émergentes relevant du domaine ''Beyond CMOS'', ce travail de recherche porte sur les transistors mono-électroniques (SET) dont le fonctionnement est basé sur la quantification de la charge électrique, le transport quantique et la répulsion Coulombienne. Les SETs doivent être étudiés à trois niveaux : composants, circuits et système. Ces nouveaux composants, utilisent à leur profit le phénomène dit de blocage de Coulomb permettant le transit des électrons de manière séquentielle, afin de contrôler très précisément le courant véhiculé. Ainsi, le caractère granulaire de la charge électrique dans le transport des électrons par effet tunnel, permet d'envisager la réalisation de transistors et de cellules mémoires à haute densité d'intégration, basse consommation. L'objectif principal de ce travail de thèse est d'explorer et d'évaluer le potentiel des transistors mono-électroniques double-grille métalliques (DG-SETs) pour les circuits logiques numériques. De ce fait, les travaux de recherches proposés sont divisés en trois parties : i) le développement des outils de simulation et tout particulièrement un modèle analytique de DG-SET ; ii) la conception de circuits numériques à base de DGSETs dans une approche ''cellules standards'' ; et iii) l'exploration d'architectures logiques versatiles à base de DG-SETs en exploitant la double-grille du dispositif. Un modèle analytique pour les DG-SETs métalliques fonctionnant à température ambiante et au-delà est présenté. Ce modèle est basé sur des paramètres physiques et géométriques et implémenté en langage Verilog-A. Il est utilisable pour la conception de circuits analogiques ou numériques hybrides SET-CMOS. A l'aide de cet outil, nous avons conçu, simulé et évalué les performances de circuits logiques à base de DG-SETs afin de mettre en avant leur utilisation dans les futurs circuits ULSI. Une bibliothèque de cellules logiques, à base de DG-SETs, fonctionnant à haute température est présentée. Des résultats remarquables ont été atteints notamment en terme de consommation d'énergie. De plus, des architectures logiques telles que les blocs élémentaires pour le calcul (ALU, SRAM, etc.) ont été conçues entièrement à base de DG-SETs. La flexibilité offerte par la seconde grille du DG-SET a permis de concevoir une nouvelle famille de circuits logiques flexibles à base de portes de transmission. Une réduction du nombre de transistors par fonction et de consommation a été atteinte. Enfin, des analyses Monte-Carlo sont abordées afin de déterminer la robustesse des circuits logiques conçus à l'égard des dispersions technologiques.
|
Page generated in 0.028 seconds