• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 48
  • 13
  • 7
  • Tagged with
  • 68
  • 68
  • 38
  • 25
  • 21
  • 21
  • 21
  • 19
  • 13
  • 12
  • 12
  • 12
  • 10
  • 10
  • 10
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
61

Modélisation dynamique tridimensionnelle avec tache solaire pour la simulation du comportement thermique d’un bâtiment basse consommation / A three dimensional thermal room and sun patch model to simulate the transient behaviour of an energy efficient building

Rodler, Auline 25 November 2014 (has links)
Cette thèse s’inscrit dans le contexte du développement de Bâtiments Basse Consommation. La conception de telles constructions les rend sensibles aux sollicitations internes. Aussi, les outils de thermique du bâtiment existants ne sont pas adaptés pour simuler assez fidèlement ce type de bâtiments, si bien qu’un modèle tridimensionnel et dynamique a été développé ici. Celui-ci présente plusieurs particularités : il s’appuie sur une discrétisation spatiale optimisée des parois, la tache solaire y est localisée et l’intégration des dynamiques des conditions environnementales est assurée par un solveur numérique à pas de temps adaptatif et un seul nœud d’air est considéré. La validation du modèle s’est suivant une confrontation avec des mesures en conditions réelles réalisées dans une cellule de BESTlab d’EDF R&D. Un suivi visuel de la tache solaire a permis de confirmer sa bonne localisation par notre modèle. Des mesures de température en surface complétées par des cartographies thermographiques ont été comparées aux champs de températures simulés, montrant une bonne concordance. Les comparaisons de températures d’air mesurées et simulées ont montré des résidus ne dépassant pas 1,5 ˚C, pour des erreurs moyennes de 0,5 ˚C. La pertinence des deux principales innovations du modèle a été ensuite démontrée : l’utilisation d’entrées échantillonnées à la minute associées à un solveur à pas de temps adaptatif permet de minimiser les erreurs de simulation : en mi-saison, les résidus maximaux sont respectivement de 1 ˚C et 2 ˚C pour des entrées à la minute et à l’heure. En hiver, les températures d’air simulées tendent à plus osciller autour de la consigne quand le pas d’échantillonnage des entrées s’allonge. Deux modèles unidimensionnels, représentatifs de modèles courants, M1D,sol diluant le rayonnement solaire sur le sol seul et M1D,parois le distribuant de façon homogène sur les parois au prorata de la taille de la tache solaire censée les frappées, ne dégradent que légèrement la précision des calculs de température d’air. Cependant, ces modèles 1D ne permettent pas de calcul des champs de températures sur les parois si bien qu’ils présentent des erreurs locales dépassant 20 ˚C aux endroits touchés par la tache solaire. Enfin en hiver, le modèle 3D permet de prédire des consommations de chauffage surestimées de 6,5 % quand M 1D,parois les surestime de 11 % et M1D,sol de 22 %. Les améliorations apportées par notre modèle ont été confirmées pour d’autres types de cellules. D’ailleurs des écarts plus importants entre M1D,sol et le modèle 3D ont été observés pour une cellule dont parois et sol ont des compositions très différentes, alors que l’orientation a aussi un impact. Ce travail confirme la nécessité de représenter plus finement les phénomènes physiques pour des locaux fortement isolés. Des améliorations sont à intégrer, comme la description de l’anisothermie de l’air. / Low energy building constructions become sensitive to internal gains : any internal heating source has an impact on the envelope. Therefore, it is important to evaluate the performance of current transient thermal models when adapted to low energy buildings. This work describes a numerical model to simulate a single room, using a refined spatial three-dimensional description of heat conduction in the envelope but a single air node is considered. The model has been developed for environmental conditions that vary over short time-steps and has integrated the projection of solar radiation through a window onto interior walls : the sun patch. The validation of the model has been done through a detailed comparison between model and measurements. The in situ experiment has been carried out in one of the BESTlab cells (EDF R&D). The sun patch has been followed by a camera to validate its calculated position and surface. Temperature measurements by thermocouples and by thermal cameras have been compared to the models outputs. Differences between air and surface temperatures measured and simulated were never above 1.5 ˚C and mean errors reached 0.5 ˚C. The two innovations of the model have then be proven. Using minute wise weather data and inputs associated to an adaptative solver, enabled to pull down simulation errors : in May maximal differences rised from 1 ˚C to 2 ˚C for respectivelly one minute and hourly wise inputs. More important errors are seen in summer whereas in winter, air temperatures simulated tend to more fluctuate around the set up temperature when the sampling step gets longer. Two one dimensional models, close to traditional taken simulation tools, were used. Model M 1D,sol supposed the incoming radiation to reach only the floor. A 1D model with sun patch movement, called 1D,parois , was also used. These two models evaluated the air temperature with an acceptable error. However, their surface temperatures were still subject to important errors. Thus, for temperature surfaces evaluation, both 1D model presented differences up to 20 ˚C for surfaces touched by the sun patch. In winter, the 3D model can predict heating energy consumptions overestimated by 6.5 % when M 1D,parois overestimated them by 11 % and M1D,sol by 22 %. The improvements brought by our model have been proven also for other cells with different thermal masses. For these cells, differences between M1D,sol and the 3D model could reach 4.5 ˚C. Differences seemed to be more important for low thermal mass cells, and the orientation of the building had a strong impact. This work has confirmed the necessity of representing more accuratelly the descriptions of the enveloppe for strongly insulated rooms. To improve the model, the anisothermal hypotheses of the air should be considered.
62

Etude d'un système combiné de ventilation et de chauffage au bois dans les bâtiments à basse consommation d'énergie / Study of a wook-based heating system combined with a heat recovery ventilation in low energy buildings

Peigné, Pierre 27 February 2012 (has links)
Ce travail porte sur l’étude et le développement d’un système innovant de ventilation et de chauffage au bois dans les habitations à basse consommation d’énergie, qui sont appelées à devenir la référence constructive en France dès 2015. Dans ces habitations fortement isolées et particulièrement étanches à l’air, les besoins de chauffage sont très faibles et peuvent être couverts par une source de chaleur d’origine renouvelable, telle que le bois énergie. En outre, l’utilisation d’une ventilation performante s’impose comme étant un critère essentiel pour assurer la bonne qualité de l’air intérieur et peut même devenir l’unique vecteur de chauffage en apportant l’appoint de chaleur sur l’air insufflé dans les différentes pièces de l’habitation. Le système présenté dans cette étude propose ainsi de combiner les avantages d’un appareil de chauffage au bois de petite puissance, ici un poêle à granulés de bois, et ceux d’une ventilation à récupération de chaleur sur l’air extrait, grâce à un conduit échangeur intégré à la cheminée du poêle et relié au réseau de soufflage de la ventilation. Développé en partenariat avec l’industriel POUJOULAT, spécialisé dans la fabrication de conduits de cheminée métalliques, ce conduit échangeur permet de récupérer sur l’air neuf une partie de la chaleur initialement perdue par les fumées et de la distribuer dans toutes des zones de vie de l’habitation, même les plus éloignées de l’appareil au bois. Après avoir défini la configuration de couplage à adopter pour assurer le bon fonctionnement de l’ensemble et garantir à la fois la sécurité et le confort des occupants, les performances de plusieurs prototypes de conduit échangeur sont caractérisées expérimentalement. Les résultats obtenus lors des essais en laboratoire permettent alors d’orienter l’évolution des prochains prototypes et de souligner la nécessité de travailler avec un poêle à granulés de bois dont le cycle de combustion est étanche. Un modèle mathématique est également développé pour prédire les performances du dernier prototype de conduit échangeur à triple paroi non isolé sur sa surface extérieure et sa validation est obtenue suite au bon accord entre les résultats calculés et ceux mesurés lors des essais. L’ensemble du système combiné est ensuite installé dans deux habitations à basse consommation d’énergie situées près de Poitiers. L’exploitation des températures et des consommations recueillies pendant la première saison de chauffe montre la bonne tenue du système combiné, ses limites, ainsi que ses conditions d’appropriation par les occupants, dont le comportement apparaît jouer un rôle prédominant dans la réduction des consommations énergétiques. / This work is devoted to the study and development of an innovative wood-based air-heating system for energy-efficient dwellings, which are expected to become the building reference in France from 2015 onwards. As these kinds of homes are highly insulated and particularly airtight, heating requirements are very low and may be covered by a renewable energy source, such as wood energy. In addition, efficient ventilation is absolutely required to ensure indoor air quality and may even sometimes be use as the only way to provide heat into the various rooms of the house. In this context, the system presented in this study aims to combine advantages of a low power wood-burning appliance, as a wood-pellet stove, and those of a mechanical ventilation heat-recovery unit, thanks to a heat exchanger integrated into the chimney of the pellet stove and connected to the ventilation air supply network. Developed in partnership with POUJOULAT, a metallic chimneys manufacturer, this new heat exchanger recovers a part of the heat from flue gases and enables to warm up the fresh air distributed in each living zone of the house, even the most remote of the wood heating device. After defining the best coupling configuration to ensure the proper behaviour of the system, as well as both safety and comfort of the occupants, performances of several heat exchanger prototypes are characterized experimentally. The results from tests in laboratory are then used to guide prototypes development and they highlight the need to work with a room-sealed wood-pellet stove. Moreover, a mathematical model is developed to predict the performances of the latest prototype of triple concentric tube heat exchanger with no insulation at the outer surface. Then, the model validation is obtained following the good agreement between calculated results and those measured during the laboratory tests. The combined system is then installed in two energy-efficient dwellings near Poitiers. Operating temperatures and energy consumptions collected during the first heating season show the good reliability of the combined system, its limitations and its conditions of acceptance by the occupants, whose behaviour is pointed out as a major factor in reducing energy consumptions.
63

Etude et réalisation de circuits de récupération d'horloge et de données analogiques et numériques pour des applications bas débit et très faible consommation. / Study and realization of analog and digital clock and data recovery circuits at low rates, implementation on ASIC and FPGA targets

Tall, Ndiogou 10 June 2013 (has links)
Les circuits de récupération d'horloge et de données sont nécessaires au bon fonctionnement de plusieurs systèmes de communication sans fil. Les travaux effectués dans le cadre de cette thèse concernent le développement de ces circuits avec d'une part la réalisation, en technologie HCMOS9 0,13 μm de STMICROELECTRONICS, de circuits CDR analogiques à 1 et 54 Mbit/s, et d'autre part, la mise en œuvre de fonctions CDR numériques programmables à bas débit. Un circuit CDR fonctionnant à plus bas débit (1 Mbit/s) a été conçu dans le cadre de la gestion d'énergie d'un récepteur ULB impulsionnel non cohérent. Ces deux structures ont été réalisées à l'aide de PLL analogiques du 3ème ordre. Un comparateur de phase adapté aux impulsions issues du détecteur d'énergie a été proposé dans cette étude. Les circuits ont ensuite été dimensionnés dans le but d'obtenir de très bonnes performances en termes de jitter et de consommation. En particulier, les performances mesurées (sous pointes) du circuit CDR à 1 Mbit/s permettent d'envisager une gestion d'énergie efficace (réduction de plus de 97% de la consommation du récepteur). Dans le cadre d'une chaîne de télémesure avion vers sol, deux circuits CDR numériques ont également été réalisés durant cette thèse. Une PLL numérique du second degré a été implémentée en vue de fournir des données et une horloge synchrone de celles-ci afin de piloter une chaîne SOQPSK entièrement numérique. Un circuit ELGS a également mis au point pour fonctionner au sein d'un récepteur PCM/FM. / Clock and data recovery circuits are required in many wireless communication systems. This thesis is about development of such circuits with: firstly, the realization, in HCMOS9 0.13 μm of STMICROELECTRONICS technology, of 1 and 54 Mb/s analog CDR circuits, and secondly, the implementation of programmable digital circuits at low rates. In the aim of an impulse UWB transceiver dealing with video transmission, a CDR circuit at 54 Mb/s rate has been realized to provide clock signal synchronously with narrow pulses (their duration is about a few nanoseconds) from the energy detector. Another CDR circuit has been built at 1 Mb/s rate in a non-coherent IR- UWB receiver power management context. Both circuits have been implemented as 3rd order analog PLL. In this work, a phase comparator suitable for “RZ low duty cycle” data from the energy detector has been proposed. Circuits have been sized to obtain very good performances in terms of jitter and power consumption. Particularly, measured performances of the 1 Mb/s CDR circuit allow to plan an efficient power management (a decrease of more than 97% of the receiver total power consumption). In the context of a telemetry system from aircraft to ground, two digital CDR circuits have also been implemented. A second order digital PLL has been adopted in order to provide synchronous clock and data to an SOQPSK digital transmitter. Also, a digital ELGS circuit has been proposed to work in a PCM/FM receiver. For both CDR structures, the input signal rate is programmable and varies globally from 1 to 30 Mb/s.
64

Design of SRAM for CMOS 32nm / Conception de mémoires SRAM en technologie CMOS32 nm

Hamouche, Lahcen 15 December 2011 (has links)
De plus en plus d'applications spécifiques embarquées exigent de larges blocs de mémoires statiques SRAM. En particulier il y a un besoin de mémoires inconditionnellement actives pour lesquelles la consommation d'énergie est un paramètre clé. Par exemple les réseaux sans fil hétérogènes sont caractérisés par plusieurs interfaces tournées vers des réseaux différents, donc de multiples adresses IP simultanées. Une grande quantité de mémoire est mobilisée et pose un sérieux problème de consommation d'énergie vis-à-vis de l'autonomie de système mobile. La stratégie classique d'extinction des blocs mémoire momentanément non opérationnelle ne permet qu'une réduction faible en consommation et limite les performances dynamiques du système. Il y a donc un réel besoin pour une mémoire toujours opérationnelle avec un très faible bilan énergétique. Par ailleurs les technologies CMOS avancées posent le problème de la variabilité et la conception de mémoire SRAM doit aboutir à un niveau de fiabilité très grand. La thèse discute les verrous techniques et industriels concernant la mémoire embarquée SRAM très faible consommation. Le cas de la mémoire toujours opérationnelle représente un défi pertinent. Un état de l'art balaie les architectures SRAM avec plusieurs points de vue. Une discussion à propos de la modélisation analytique statistique comme moyen de simplification de la conception en 32nm a été développée. Une cellule alternative aux 6T, 7T et 8T, laquelle est appelée 5T-Portless présente des avantages et des performances qui repose sur son fonctionnement en mode courant à l'origine de la réduction significative de la consommation dynamique ajoutée à une cellule intrinsèquement peu fruiteuse. Un démonstrateur de 64kb (1024x64b) en CMOS32nm a été réalisé, les résultats de mesure confirment l'intérêt industriel de cette mémoire. / The PhD thesis focuses on the always-on low power SRAM memories (essentially low dynamic power) in thin CMOS technology node CMOS 32nm and beyond. It reviews the state of the art of the eSRAM and describes different techniques to reduce the static and dynamic power consumption with respect the variability issue. Main techniques of power reduction are reviewed with their contributions and their limitations. It presents also a discussion about a statistical variability modeling and the variability effects on the yield. An original low power architecture based on 5T-Portless bit-cell is presented, with current mode read/write operations, as an ideal candidate for the always-on SRAM memories. A test chip implementation in CMOS 32nm of the 5T-Porless is designed and a comparison with an existing 6T SRAM memory is presented based on simulation. Some test chip functionality results and power consumption are performed. Finally the conclusion highlights the major contributions of the study and discusses the various simplification assumptions to see possible limitations. It is concluded affirmatively about industrial interest of the 5T-Portless SRAM for always-on embedded applications. Perspectives concern the analytical modeling for statistical behavior of SRAM as the Monte-Carlo approach is no more practicable. The migration of the 5T-Portless SRAM may be already considered in advanced nodes.
65

Transistors mono-electroniques double-grille : Modélisation, conception and évaluation d’architectures logiques / Double-gate single electron transistors : Modeling, design et évaluation of logic architectures

Bounouar, Mohamed Amine 23 July 2013 (has links)
Dans les années à venir, l’industrie de la microélectronique doit développer de nouvelles filières technologiques qui pourront devenir des successeurs ou des compléments de la technologie CMOS ultime. Parmi ces technologies émergentes relevant du domaine ‘‘Beyond CMOS’’, ce travail de recherche porte sur les transistors mono-électroniques (SET) dont le fonctionnement est basé sur la quantification de la charge électrique, le transport quantique et la répulsion Coulombienne. Les SETs doivent être étudiés à trois niveaux : composants, circuits et système. Ces nouveaux composants, utilisent à leur profit le phénomène dit de blocage de Coulomb permettant le transit des électrons de manière séquentielle, afin de contrôler très précisément le courant véhiculé. Ainsi, le caractère granulaire de la charge électrique dans le transport des électrons par effet tunnel, permet d’envisager la réalisation de transistors et de cellules mémoires à haute densité d’intégration, basse consommation. L’objectif principal de ce travail de thèse est d’explorer et d’évaluer le potentiel des transistors mono-électroniques double-grille métalliques (DG-SETs) pour les circuits logiques numériques. De ce fait, les travaux de recherches proposés sont divisés en trois parties : i) le développement des outils de simulation et tout particulièrement un modèle analytique de DG-SET ; ii) la conception de circuits numériques à base de DGSETs dans une approche ‘‘cellules standards’’ ; et iii) l’exploration d’architectures logiques versatiles à base de DG-SETs en exploitant la double-grille du dispositif. Un modèle analytique pour les DG-SETs métalliques fonctionnant à température ambiante et au-delà est présenté. Ce modèle est basé sur des paramètres physiques et géométriques et implémenté en langage Verilog-A. Il est utilisable pour la conception de circuits analogiques ou numériques hybrides SET-CMOS. A l’aide de cet outil, nous avons conçu, simulé et évalué les performances de circuits logiques à base de DG-SETs afin de mettre en avant leur utilisation dans les futurs circuits ULSI. Une bibliothèque de cellules logiques, à base de DG-SETs, fonctionnant à haute température est présentée. Des résultats remarquables ont été atteints notamment en terme de consommation d’énergie. De plus, des architectures logiques telles que les blocs élémentaires pour le calcul (ALU, SRAM, etc.) ont été conçues entièrement à base de DG-SETs. La flexibilité offerte par la seconde grille du DG-SET a permis de concevoir une nouvelle famille de circuits logiques flexibles à base de portes de transmission. Une réduction du nombre de transistors par fonction et de consommation a été atteinte. Enfin, des analyses Monte-Carlo sont abordées afin de déterminer la robustesse des circuits logiques conçus à l'égard des dispersions technologiques. / In this work, we have presented a physics-based analytical SET model for hybrid SET-CMOS circuit simulations. A realistic SET modeling approach has been used to provide a compact SET model that takes several conduction mechanisms into account and closely matches experimental SET characteristics. The model is implemented in Verilog-A language, and can provide suitable environment to simulate hybrid SET-CMOS architectures. We have presented logic circuit design technique based on double gate metallic SET at room temperature. We have also shown the flexibility that the second gate can bring in order to configure the SET into P-type and N-type. Given that the same device is utilized, the circuit design approach exhibits regularity of the logic gate that simplifies the design process and leads to reduce the increasing process variations. Afterwards, we have addressed a new Boolean logic family based on DG-SET. An evaluation of the performance metrics have been carried out to quantify SET technology at the circuit level and compared to advanced CMOS technology nodes. SET-based static memory was achieved and performances metrics have been discussed. At the architectural level, we have investigated both full DG-SET based arithmetic logic blocks (FA and ALU) and programmable logic circuits to emphasize the low power aspect of the technology. The extra power reduction of SETs based logic gates compared to the CMOS makes this technology much attractive for ultra-low power embedded applications. In this way, architectures based on SETs may offer a new computational paradigm with low power consumption and low voltage operation. We have also addressed a flexible logic design methodology based on DG-SET transmission gates. Unlike conventional design approach, the XOR / XNOR behavior can be efficiently implemented with only 4 transistors. Moreover, this approach allows obtaining reconfigurable XOR / XNOR gates by swapping the cell biasing. Given that the same device is utilized, the structure can be physically implemented and established in a regular manner. Finally, complex logic gates based on DG-SET transmission gates offer an improvement in terms of transistor device count and power consumption compared to standard complementary SETs implementations.Process variations are introduced through our model enabling then a statistical study to better estimate the SET-based circuit performances and robustness. SET features low power but limited operating frequency, i.e. the parasitics linked to the interconnects reduce the circuit operating frequency as the SET Ion current is limited to the nA range. In term of perspectives: i) detailed studying the impact on SET-based logic cells of process variation and random back ground charge ii) considering multi-level computational model and their associate architectures iii) investigating new computation paradigms (neuro-inspired architectures, quantum cellular automata) should be considered for future works.
66

3D integration of single electron transistors in the back-end-of-line of 28 nm CMOS technology for the development of ultra-low power sensors / Intégration 3D de dispositifs SETs dans le Back-End-Of-Line en technologies CMOS 28 nm pour le développement de capteurs ultra basse consommation

Ayadi, Yosri 16 December 2016 (has links)
Les systèmes mobiles intelligents sont déjà dotés de plusieurs composants de type capteur comme les accéléromètres, les thermomètres et les détecteurs infrarouge. Cependant, jusqu’à aujourd’hui l’intégration de capteurs chimiques dans des systèmes compacts sur puce reste limitée pour des raisons de consommation d’énergie et dissipation de chaleur principalement. Le travail présenté dans cette thèse fut donc concentrée sur la démonstration de l’intégration 3D monolithique de SETs sur un substrat de technologie CMOS (Complementary Metal Oxide Semiconductor) pour la réalisation de la fonction capteurs de gaz très sensible et ultra basse consommation d’énergie. L’approche proposée consiste à l’intégration de SETs métalliques à double grilles dans l'unité de fabrication finale BEOL (Back-End-Of-Line) d'une technologie CMOS à l’aide du procédé nanodamascene. L'objectif principal de cette thèse de doctorat peut être divisé en 4 parties : (1) la modélisation et simulation de la réponse d’capteur de gaz à base de SET à double grilles ou d’un MOSFET FD-SOI, et l’estimation de la sensitivité ainsi que la puissance consommée; (2) la caractérisation de la sensitivité du Pt comme couche sensible pour la détection du H2 par la technique de mesure de charge de surface, et le développement du procédé de texturation de surface de la grille fonctionnalisée avec les réseaux de nanotubes de carbone; (3) le développement et l’optimisation du procédé de fabrication des SETs à double grilles dans l’entité BEOL d’un substrat CMOS; et (4) la fonctionnalisation d’un MOSFET FD-SOI avec du Pt pour réalise la fonction de capteur de H2. / The need of integration of new functionalities on mobile and autonomous electronic systems has to take into account all the problematic of heterogeneity together with energy consumption and thermal power dissipation. Therefore, the work presented in this thesis is focussed on the proof of concept of 3D monolithical integration of SETs on CMOS technology for high sensitivity and ultra-low power gas sensing functionality. The proposed approach is to integrate metallic double gate-single electron transistors (DG-SETs) in the Back-End-Of-Line (BEOL) of CMOS circuits (within the CMOS interconnect layers) using the nanodamascene process. The main objective of this Ph.D. thesis can be divided into 4 parts: (1) modelling and simulation of a DG-SET and an FD-SOI MOSFET based gas sensor response, and estimation of the sensitivity as well as the power consumption; (2) investigation of Pt sensitivity to hydrogen by surface charge measurement technique and development of the sensing electrode surface texturing process with CNT networks; (3) development and optimization of DG-SET integration process in the BEOL of a CMOS substrate, and (4) FD-SOI MOSFET functionalization with Pt for H2 sensing.
67

On the interactions between urban structures and air flows : A numerical study of the effects of urban morphology on the building wind environment and the related building energy loads / Interactions entre les villes et l'aérodynamique : Etude numérique des effets de la morphologie urbaine sur l'environnement aéraulique urbain et leur impact sur les sollicitations énergétiques des bâtiments

Merlier, Lucie 04 September 2015 (has links)
Cette thèse exploratoire pose les bases scientifiques et méthodologiques d’une approche transversale visant à étudier l’énergétique urbaine et le bio-climatisme. Elle fait appel à des concepts et des outils de l’architecture et l’urbanisme, et à la physique du bâtiment et de la ville. Cette thèse étudie les relations entre la morphologie urbaine et les processus aérodynamiques qui se développent dans la canopée urbaine et leurs effets sur la demande énergétique des bâtiments induite par les infiltrations d’air et les échanges thermiques convectifs. Les spécificités de l’aérodynamique et de la physique urbaines sont d’abord synthétisées et la morphologie de tissus urbains réels est analysée. Une typologie générique de bâtiments isolés et une autre d’îlots urbains en sont déduites. Le modèle CFD est ensuite validé par comparaison des prédictions du modèle avec des résultats expérimentaux et numériques, et des expérimentations numériques sont réalisées sur les différents types morphologiques. Les écoulements moyens sont analysés dans leurs rapports avec la morphologie bâtie, et la distribution des coefficients de pression sur les façades des bâtiments est analysée. Ensuite, les échanges thermiques sont couplés aux processus aérodynamiques. L’amélioration des estimations des échanges convectifs des bâtiments grâce à la CFD est vérifiée par comparaison des résultats de simulation avec des données expérimentales et numériques, ainsi qu’avec les valeurs standard. Une adaptation des fonctions de paroi relatives au transfert thermique est proposée sur la base d’études existantes, et la distribution des échanges convectifs sur les façades de bâtiments est analysée. Enfin, la demande énergétique des bâtiments due aux infiltrations d’air et à la transmission de chaleur au travers de leur envelope est estimée pour différents types morphologiques, et comparée avec les valeurs estimées suivant une approche réglementaire. Les résultats de cette thèse mettent en évidence les effets des propriétés topologiques et métriques des bâtiments et ensembles bâtis sur le développement de recirculations d’air dans la canopée urbaine. Celles-ci induisent une distribution et intensité hétérogènes des coefficients de pression et d’échange convectif sur les façades des bâtiments, qui influent sur le comportement thermique des bâtiments non isolés et perméables à l’air. Par ailleurs, l’estimation de leur demande énergétique diffère suivant si celle-ci est basée sur les valeurs simulées ou standard des coefficients de pression et d’échange convectif. Cependant, l’influence relative de la structure bâtie sur la demande énergétique des bâtiments apparaît plus importante pour les bâtiments isolés thermiquement. La différence entre la demande énergétique par unité de surface de plancher, due aux infiltrations d’air et pertes thermiques au travers de l’enveloppe peut varier de 18% à 47% suivant si le bâtiment est isolé ou situé dans un environnement bâti. / This thesis is an exploratory study that lays the scientific and methodological foundations of a transverse approach for studying urban energy and bio-climatic issues. This approach involves concepts and tools of building and urban physics as well as urban planning and architecture. It addresses the relations between urban morphology and aerodynamic processes, and studies their effects on the building energy loads due to infiltration and convective heat losses. This thesis is divided into three main parts. The first part synthesizes the specificities of urban aerodynamics and urban physics, and analyzes existing urban fabrics from a morphological point of view. Generic typologies of isolated buildings and urban blocks for small scale aerodynamic studies are deduced. The second part validates the computational fluid dynamics (CFD) model (steady RANS RSM) against detailed experimental and numerical data, and presents the numerical experiments performed on the different morphological types. Mean flow structures that develop according to the construction shape and built environment, as well as pressure distribution on the building outer walls are examined. The last part couples heat and air fluxes to evaluate the contribution of urban air flows on the building energy loads. The improvement brought by CFD to the assessment of building convective heat transfers is verified by comparing numerical results to experimental data, detailed numerical studies and standard correlations. An enhanced temperature wall-function adapted for forced convection problems is adjusted to the model based on existing studies, and the convective heat transfers distribution on building facades is analyzed. Finally, the building energy loads due to air infiltration and heat transmission are estimated for typical constructions and compared to standard values. The results of this thesis show strong effects of the topology and dimensionality of constructions and urban structures on the development of recirculation phenomena within the urban canopy layer. The related aerodynamic conditions yield heterogeneous pressure and convective heat transfer intensities and distributions on building facades, which depend upon the considered built morphology. Their effects on building energy loads are logically particularly important in absolute value for buildings that are neither insulated nor air tight. Nonetheless, the estimates of the building energy needs based on standard or simulated pressure and convective heat transfer coefficients often show substantial deviation. Focusing on the relative contribution of the built structure, the effects of the aerodynamic context appear more influential for insulated buildings. Essentially, switching from an exposed to a sheltered building may decrease the energy needs per surface unit of floor due to air infiltration and heat transmission through outer walls by 18% up to 47% according to simulation.
68

3D integration of single electron transistors in the Back-End-Of-Line of 28 nm CMOS technology for the development of ultra-low power sensors / Intégration 3D de dispositifs SET dans le Back-End-Of-Line en technologies CMOS 28 nm pour le développement de capteurs ultra basse consommation

Ayadi, Yosri January 2016 (has links)
La forte demande et le besoin d’intégration hétérogène de nouvelles fonctionnalités dans les systèmes mobiles et autonomes, tels que les mémoires, capteurs, et interfaces de communication doit prendre en compte les problématiques d’hétérogénéité, de consommation d’énergie et de dissipation de chaleur. Les systèmes mobiles intelligents sont déjà dotés de plusieurs composants de type capteur comme les accéléromètres, les thermomètres et les détecteurs infrarouge. Cependant, jusqu’à aujourd’hui l’intégration de capteurs chimiques dans des systèmes compacts sur puce reste limitée pour des raisons de consommation d’énergie et dissipation de chaleur principalement. La technologie actuelle et fiable des capteurs de gaz, les résistors à base d’oxyde métallique et les MOSFETs (Metal Oxide Semiconductor- Field Effect Transistors) catalytiques sont opérés à de hautes températures de 200–500 °C et 140–200 °C, respectivement. Les transistors à effet de champ à grille suspendu (SG-FETs pour Suspended Gate-Field Effect Transistors) offrent l’avantage d’être sensibles aux molécules gazeuses adsorbées aussi bien par chemisorption que par physisorption, et sont opérés à température ambiante ou légèrement au-dessus. Cependant l’intégration de ce type de composant est problématique due au besoin d’implémenter une grille suspendue et l’élargissement de la largeur du canal pour compenser la détérioration de la transconductance due à la faible capacité à travers le gap d’air. Les transistors à double grilles sont d’un grand intérêt pour les applications de détection de gaz, car une des deux grilles est fonctionnalisée et permet de coupler capacitivement au canal les charges induites par l’adsorption des molécules gazeuses cibles, et l’autre grille est utilisée pour le contrôle du point d’opération du transistor sans avoir besoin d’une structure suspendue. Les transistors monoélectroniques (les SETs pour Single Electron Transistors) présentent une solution très prometteuse grâce à leur faible puissance liée à leur principe de fonctionnement basé sur le transport d’un nombre réduit d’électrons et leur faible niveau de courant. Le travail présenté dans cette thèse fut donc concentré sur la démonstration de l’intégration 3D monolithique de SETs sur un substrat de technologie CMOS (Complementary Metal Oxide Semiconductor) pour la réalisation de la fonction capteurs de gaz très sensible et ultra basse consommation d’énergie. L’approche proposée consiste à l’intégration de SETs métalliques à double grilles dans l’unité de fabrication finale BEOL (Back-End-Of-Line) d’une technologie CMOS à l’aide du procédé nanodamascene. Le système sur puce profitera de la très élevée sensibilité à la charge électrique du transistor monoélectronique, ainsi que le traitement de signal et des données à haute vitesse en utilisant une technologie de pointe CMOS disponible. Les MOSFETs issus de la technologie FD-SOI (Fully Depleted-Silicon On Insulator) sont une solution très attractive à cause de leur pouvoir d’amplification du signal quand ils sont opérés dans le régime sous-le-seuil. Ces dispositifs permettent une très haute densité d’intégration due à leurs dimensions nanométriques et sont une technologie bien mature et modélisée. Ce travail se concentre sur le développement d’un procédé de fonctionnalisation d’un MOSFET FD-SOI comme démonstration du concept du capteur de gaz à base de transistor à double grilles. La sonde Kelvin a été la technique privilégiée pour la caractérisation des matériaux sensibles par le biais de mesure de la variation du travail de sortie induite par l’adsorption de molécules de gaz. Dans ce travail, une technique de caractérisation des matériaux sensibles alternative basée sur la mesure de la charge de surface est discutée. Pour augmenter la surface spécifique de l’électrode sensible, un nouveau concept de texturation de surface est présenté. Le procédé est basé sur le dépôt de réseaux de nanotubes de carbone multi-parois par pulvérisation d’une suspension de ces nanotubes. Les réseaux déposés servent de «squelettes» pour le matériau sensible. L’objectif principal de cette thèse de doctorat peut être divisé en 4 parties : (1) la modélisation et simulation de la réponse d’un capteur de gaz à base de SET à double grilles ou d’un MOSFET FD-SOI, et l’estimation de la sensibilité ainsi que la puissance consommée; (2) la caractérisation de la sensibilité du Pt comme couche sensible pour la détection du H[indice inférieur 2] par la technique de mesure de charge de surface, et le développement du procédé de texturation de surface de la grille fonctionnalisée avec les réseaux de nanotubes de carbone; (3) le développement et l’optimisation du procédé de fabrication des SETs à double grilles dans l’entité BEOL d’un substrat CMOS; et (4) la fonctionnalisation d’un MOSFET FD-SOI avec du Pt pour réaliser la fonction de capteur de H[indice inférieur 2]. / Abstract : The need of integration of new functionalities on mobile and autonomous electronic systems has to take into account all the problematic of heterogeneity together with energy consumption and thermal dissipation. In this context, all the sensing or memory components added to the CMOS (Complementary Metal Oxide Semiconductor) processing units have to respect drastic supply energy requirements. Smart mobile systems already incorporate a large number of embedded sensing components such as accelerometers, temperature sensors and infrared detectors. However, up to now, chemical sensors have not been fully integrated in compact systems on chips. Integration of gas sensors is limited since most used and reliable gas sensors, semiconducting metal oxide resistors and catalytic metal oxide semiconductor- field effect transistors (MOSFETs), are generally operated at high temperatures, 200–500 °C and 140–200° C, respectively. The suspended gate-field effect transistor (SG-FET)-based gas sensors offer advantages of detecting chemisorbed, as well as physisorbed gas molecules and to operate at room temperature or slightly above it. However they present integration limitations due to the implementation of a suspended gate electrode and augmented channel width in order to overcome poor transconductance due to the very low capacitance across the airgap. Double gate-transistors are of great interest for FET-based gas sensing since one functionalized gate would be dedicated for capacitively coupling of gas induced charges and the other one is used to bias the transistor, without need of airgap structure. This work discusses the integration of double gate-transistors with CMOS devices for highly sensitive and ultra-low power gas sensing applications. The use of single electron transistors (SETs) is of great interest for gas sensing applications because of their key properties, which are its ultra-high charge sensitivity and the ultra-low power consumption and dissipation, inherent to the fundamental of their operation based on the transport of a reduced number of charges. Therefore, the work presented in this thesis is focused on the proof of concept of 3D monolithic integration of SETs on CMOS technology for high sensitivity and ultra-low power gas sensing functionality. The proposed approach is to integrate metallic double gate-single electron transistors (DG-SETs) in the Back-End-Of-Line (BEOL) of CMOS circuits (within the CMOS interconnect layers) using the nanodamascene process. We take advantage of the hyper sensitivity of the SET to electric charges as well from CMOS circuits for high-speed signal processing. Fully depleted-silicon on insulator (FD-SOI) MOSFETs are very attractive devices for gas sensing due to their amplification capability when operated in the sub-threshold regime which is the strongest asset of these devices with respect to the FET-based gas sensor technology. In addition these devices are of a high interest in terms of integration density due to their small size. Moreover FD-SOI FETs is a mature and well-modelled technology. We focus on the functionalization of the front gate of a FD-SOI MOSFET as a demonstration of the DGtransistor- based gas sensor. Kelvin probe has been the privileged technique for the investigation of FET-based gas sensors’ sensitive material via measuring the work function variation induced by gas species adsorption. In this work an alternative technique to investigate gas sensitivity of materials suitable for implementation in DG-FET-based gas sensors, based on measurement of the surface charge induced by gas species adsorption is discussed. In order to increase the specific surface of the sensing electrode, a novel concept of functionalized gate surface texturing suitable for FET-based gas sensors are presented. It is based on the spray coating of a multi-walled-carbon nanotubes (MW-CNTs) suspension to deposit a MW-CNT porous network as a conducting frame for the sensing material. The main objective of this Ph.D. thesis can be divided into 4 parts: (1) modelling and simulation of a DG-SET and a FD-SOI MOSFET-based gas sensor response, and estimation of the sensitivity as well as the power consumption; (2) investigation of Pt sensitivity to hydrogen by surface charge measurement technique and development of the sensing electrode surface texturing process with CNT networks; (3) development and optimization of the DG-SET integration process in the BEOL of a CMOS substrate, and (4) FD-SOI MOSFET functionalization with Pt for H[subscript 2] sensing.

Page generated in 0.1045 seconds