• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 8
  • 6
  • 2
  • 1
  • Tagged with
  • 18
  • 18
  • 7
  • 7
  • 6
  • 6
  • 5
  • 4
  • 4
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
11

Realization of ultrathin Copper Indium Gallium Di-selenide (CIGSe) solar cells / Réalisation de cellules solaires à base d’absorbeurs ultraminces de diséléniure de cuivre, d’indium et de gallium (CIGSe)

Jehl, Zacharie 04 April 2012 (has links)
Nous étudions la possibilité de réaliser des cellules à base de diséléniure de cuivre, indium et gallium (CIGSe) à absorbeur ultra-mince, en réduisant l’épaisseur de la couche de CIGSe de 2500 nm jusqu’à 100 nm, tout en conservant un haut rendement de conversion.Grâce à l’utilisation d’outils de simulation numérique, nous étudions l’influence de la réduction d’épaisseur de l’absorbeur sur les paramètres photovoltaïques de la cellule. Une importante dégradation du rendement est observée, principalement attribuée à une réduction de la fraction de lumière absorbée par le CIGSe ainsi qu’à une collecte des porteurs de charge réduite dans les dispositifs ultraminces. Des solutions permettant de surmonter ces problèmes sont proposées et leur influence potentielle est numériquement simulée ; nous démontrons qu’une ingénierie de face avant (couche tampon alternative, couche anti-réfléchissante…) et de face arrière (contact arrière réfléchissant, diffusion de la lumière) sur une cellule CIGSe à absorbeur ultramince permet de potentiellement améliorer le rendement de la cellule solaire au niveau de celui d’une cellule à absorbeur référence (2.5 μm).Grâce à l’utilisation de techniques de gravure chimique sur des échantillons standards de CIGSe épais, nous réalisons des cellules solaires avec différentes épaisseurs d’absorbeurs, et nous étudions l’influence de l’épaisseur du CIGSe sur les paramètres photovoltaïques des cellules. Le comportement similaire aux simulations numériques.Une ingénierie du contact avant sur des cellules CIGSe à différentes épaisseurs est réalisée pour spécifiquement améliorer l’absorption dans la couche de CIGSe. Nous étudions l’influence d’une couche tampon alternative de ZnS, de la texturation de la fenêtre avant de ZnO:Al, et d’une couche anti-reflet sur la cellule solaire. D’importantes améliorations sont observées quelque soit l’épaisseur de la couche de CIGSe, ce qui permet d’obtenir des rendements de conversions supérieurs à ceux obtenus dans la configuration standard des dispositifs.Une ingénierie du contact arrière à basse température est également réalisée avec l’utilisation d’un procédé novateur combinant la gravure chimique du CIGSe avec un « lift-off » mécanique de la couche de CIGSe afin de la séparer du substrat de Molybdène. De nouveaux matériaux fortement réflecteur de lumière et précédemment incompatible avec le procédé de croissance du CIGSe sont utilisés comme contact arrière pour des cellules CIGSe ultra-minces. Une étude comparative en fonction de l’épaisseur de CIGSe entre des cellules avec contact arrière réfléchissant en Or (Au) et cellules solaires avec contact arrière standard Mo est effectuée. Le contact Au permet d’augmenter significativement le rendement de conversion des cellules solaires à absorbeur sub-microniques comparé au contact standard Mo avec un rendement de conversion supérieur à 10% obtenu sur une cellule CIGSe de 400 nm (comparé à 7.9% avec Mo).Afin de réduire encore plus l’épaisseur de la couche de CIGSe, jusque 100-200 nm, les modèles numériques montrent qu’il est nécessaire d’utiliser un réflecteur lambertien sur la face arrière de la cellule afin de maximiser l’absorption de la lumière. Un dispositif preuve de concept expérimental est réalisé avec une épaisseur de CIGSe de 200 nm et un réflecteur arrière lambertien, et ce dispositif est caractérisé par spectroscopie de transmission/réflexion. La réponse spectrale est déterminée en combinant des valeurs issues de simulation numérique et la mesure expérimental de l’absorption du dispositif. Nous calculons un courant de court circuit de 26 mA.cm-2 pour ce dispositif avec réflecteur lambertien, bien supérieur à ce qui est calculé pour la même structure sans réflecteur (15 mA.cm-2), et comparable au courant mesuré sur une cellule de référence de 2500 nm (28 mA.cm-2). L’utilisation de réflecteur lambertien pour des cellules CIGSe ultraminces est donc particulièrement adaptée pour maintenir de hauts rendements. / In this thesis, we investigate on the possibility to realize ultrathin absorber Copper Indium Gallium Di-Selenide (CIGSe) solar cells, by reducing the CIGSe thickness from 2500 nm down to 100 nm, while conserving a high conversion efficiency.Using numerical modeling, we first study the evolution of the photovoltaic parameters when reducing the absorber thickness. A strong decrease of the efficiency of the solar cell is observed, mainly related to a reduced light absorption and carrier collection for thin and ultrathin CIGSe solar cells. Solutions to overcome these problems are proposed and the potential improvements are modeled; we show that front side (buffer layer, antireflection coating) and back side (reflective back contact, light scattering) engineering of an ultrathin device can potentially increase the conversion efficiency up to the level of a standard thick CIGSe solar cell.By using chemical bromine etching on a standard thick CIGSe layer, we realize solar cells with different absorber thicknesses and experimentally study the influence of the absorber thickness on the photovoltaic parameters of the devices. Experiments show a similar trends to that observed in numerical modeling.Front contact engineering on thin CIGSe solar cell is realized to increase the specific absorption in CIGSe, including alternative ZnS buffer, front ZnO:Al window texturation and anti-reflection coating. Substantial improvements are observed whatever the CIGSe thickness, with efficiencies higher that the default configuration.A back contact engineering at low temperature is realized by using an innovative approach combining chemical etching of the CIGSe and mechanical lift-off of the CIGSe from the original Molybdenum (Mo) substrate. New highly reflective materials previously incompatible with the standard solar cell process are used as back contact for thin and ultrathin CIGSe solar cells, and a comparative study between standard Mo back contact and alternative reflective Au back contact solar cells is performed. The Au back reflector significantly enhance the efficiency of solar cell with sub-micrometer absorbers compared to the standard Mo back reflector; an efficiency higher than 10 % on a 400 nm CIGSe is obtained with Au back contact (7.9% with standard Mo back contact). For further reduction of the absorber thickness down to 100-200 nm, numerical modeling show that a lambertian back reflector is needed to fully absorb the incident light in the CIGSe. An experimental proof of concept device with a CIGSe thickness of 200 nm and a lambertian back reflector is realized and characterized by reflection/transmission spectroscopy, and the experimental spectral response is determined by combining simulation and experimentally measured absorption. A short circuit current of 26 mA.cm-2 is determined with the lambertian back reflector, which is much higher than what is obtained for the same device with no reflector (15 mA.cm-2), and comparable to the short circuit current measured on a reference 2500 nm thick CIGSe solar cell (28 mA.cm-2). Lambertian back reflectors are therefore found to be the most effective way to enhance the efficiency of an ultrathin CIGSe solar cell up to the level of a reference thick CIGSe solar cell.
12

Fabrication and Characterization of Silicon Carbide Power Bipolar Junction Transistors

Lee, Hyung-Seok January 2008 (has links)
Silicon carbide bipolar junction transistors (BJTs) are attractive power switching devices because of the unique material properties of SiC with high breakdown electric field, high thermal conductivity and high saturated drift velocity of electrons. The SiC BJT has potential for very low specific on-resistances and this together with high temperature operation makes it very suitable for applications with high power densities. For SiC BJTs the common emitter current gain (β), the specific on-resistance (RSP_ON), and the breakdown voltage are important to optimize for competition with silicon based power devices. In this thesis, power SiC BJTs with high current gain β ≈ 60 , low on-resistance RSP_ON ≈ 5 mΩcm2, and high breakdown voltage BVCEO ≈ 1200 V have been demonstrated. The 1200 V SiC BJT that has been demonstrated has about 80 % lower on-state power losses compared to a typical 1200 V Si IGBT chip. A continuous epitaxial growth of the base-emitter layers has been used to reduce interface defects and thus improve the current gain. A significant influence of surface recombination on the current gain was identified by comparing the experiments with device simulations. In order to reduce the surface recombination, different passivation layers were investigated in SiC BJTs, and thermal oxidation in N2O ambient was identified as an efficient passivation method to increase the current gain. To obtain a low contact resistance, especially to the p-type base contact, is one critical issue to fabricate SiC power BJTs with low on-resistance. Low temperature anneal (~ 800 oC) of a p-type Ni/Ti/Al contact on 4H-SiC has been demonstrated. The contact resistivity on the ion implanted base region of the BJT was 1.3 × 10-4 Ωcm2 after annealing. The Ni/Ti/Al p-type ohmic contact was adapted to 4H-SiC BJTs fabrication indicating that the base contact plays a role for achieving a low on-resistance of SiC BJTs. To achieve a high breakdown voltage, optimized junction termination is important in a power device. A guard ring assisted Junction Termination Extension (JTE) structure was used to improve the breakdown voltage of the SiC BJTs. The highest breakdown voltage of the fabricated SiC BJTs was obtained for devices with guard ring assisted JTE using the base contact implant step for a simultaneous formation of guard rings. As a new approach to fabricate SiC BJTs, epitaxial regrowth of an extrinsic base layer was demonstrated. SiC BJTs without any ion implantation were successfully demonstrated using epitaxial regrowth of a highly doped p-type region and an etched JTE using the epitaxial base. A maximum current gain of 42 was measured for a 1.8 mm × 1.8 mm BJT with a stable and reproducible open base breakdown voltage of 1800 V. / QC 20100819
13

Activation des dopants implantés dans le carbure de silicium (3C-SiC et 4H-SiC) / Implanted dopants activation in silicon carbide (3C-SiC and 4H-SiC)

Song, Xi 13 June 2012 (has links)
Ces travaux de thèse sont consacrés à l’étude de l’activation des dopants implantés dans le carbure de silicium. L’objectif est de proposer des conditions d’implantation optimisées pour réaliser le dopage de type n dans le 3C-SiC et de type p dans le 4H-SiC.Nous avons tout d’abord étudié les implantations de type n dans le 3C-SiC. Pour cela, des implantations de N, de P et une co-implantation N&P avec les recuits d’activation associés ont été étudiés. L’implantation d’azote suivie d’un recuit à 1400°C-30min a permis une activation proche de 100% tout en conservant une bonne qualité cristalline. Une étude sur les propriétés électriques des défauts étendus dans le 3C-SiC a également été réalisée. A l’aide de mesures SSRM, nous avons mis en évidence l’activité électrique de ces défauts, ce qui rend difficile la réalisation de composants électroniques sur le 3C-SiC.Nous avons ensuite réalisé une étude du dopage de type p par implantation d’Al dans le 4H-SiC, en fonction de la température d’implantation et du recuit d’activation. Nous avons pu montrer qu’une implantation à 200°C suivie d’un recuit à 1850°C-30min donne les meilleures résultats en termes de propriétés physiques et électriques. / This work was dedicated to the activation of implanted dopants in 3C-SiC and 4H-SiC. The goal is to propose optimized process conditions for n-type implantation in 3C-SiC and for p-type in 4H-SiC.We have first studied the n-type implantation in 3C-SiC. To do so, N, P implantations, N&P co-implantation and the associated annealings were performed. The nitrogen implanted sample, annealed at 1400°C-30 min evidences a dopant activation rate close to 100% while maintaining a good crystal quality. Furthermore, the electrical properties of extended defects in 3C-SiC have been studied. Using the SSRM measurements, we have evidenced for the first time that these defects have a very high electrical activity and as a consequence on future devices.Then, we have realized a study on p-type doping by Al implantation in 4H-SiC with different implantation and annealing temperatures. Al implantation at 200°C followed by an annealing at 1850°C-30min lead to the best results in terms of physical and electrical properties.
14

Process of high power Schottky diodes on the AlGaN/GaN heterostructure epitaxied on Si / Pas de titre fourni

El Zammar, Georgio 19 May 2017 (has links)
Les convertisseurs à base de Si atteignent leurs limites. Face à ces besoins, le GaN, avec sa vitesse de saturation des électrons et le champ électrique de claquage élevés est candidat idéal pour réaliser des redresseurs, surtout s’il est épitaxié sur substrat à bas cout. Ce travail est dédié au développement des diodes Schottky sur AlGaN/GaN. Une couche de SiNx en faible traction a été obtenue. Un contact ohmique de Ti/Al avec une gravure partiel a donné une Rc de 2.8 Ω.mm avec une résistance Rsh de 480 Ω/□. Des diodes Schottky avec les étapes issues de ces études ont été fabriqué. La diode recuite à 400 °C avec 30 nm de profondeur de gravure a montré une hauteur de barrière de 0,82 eV et un facteur d'idéalité de 1,49. La diode a présenté une très faible densité de courant de fuite de 8.45x10-8 A.mm-1 à -400 V avec une tension de claquage entre 480 V et 750 V. / Si-based devices for power conversion applications are reaching their limits. Wide band gap GaN is particularly interesting due to the high electron saturation velocity and high breakdown electric field, especially when epitaxied on low cost substrates such as Si. This work was dedicated to the development and fabrication of the Schottky diode on AlGaN/GaN on Si. SiNx passivation in very low tensile strain is used. Ti (70 nm)/Al (180 nm) partially recessed ohmic contacts annealed at 800 ºC exhibited a 2.8 Ω.mm Rc with a sheet resistance of 480 Ω/sq. Schottky diodes with the previously cited passivation and ohmic contact were fabricated with a fully recessed Schottky contact annealed at 400 ºC. A Schottky barrier height of 0.82 eV and an ideality factor of 1.49 were obtained. These diodes also exhibited a very low leakage current density (up to -400 V) of 8.45x10-8 A.mm-1. The breakdown voltage varied between 480 V and 750 V.
15

Untersuchungen zu Vanadium-basierten ohmschen Kontakten in AlGaN/GaN-MISHFETs

Schmid, Alexander 03 August 2020 (has links)
Bauelemente auf Basis von AlGaN/GaN-Heterostrukturen bieten vielversprechende Eigenschaften für Hochfrequenz- und leistungselektronische Anwendungen. Dazu zählen die hohe Elektronenmobilität im zweidimensionalen Elektronengas (2DEG) und eine hervorragende Durchbruchsfeldstärke. Die effiziente ohmsche Kontaktierung der Source- und Drain-Gebiete von Hetero-Feldeffekttransistoren mit Gate-Dielektrikum (MISHFETs) stellt jedoch eine Herausforderung dar. In dieser Arbeit werden unterschiedliche Kontaktstapel auf Basis von Ti/Al/Ni/Au und V/Al/Ni/Au hinsichtlich ihrer Eignung als ohmsche Kontaktierung verglichen. Mit Hilfe von elektrischen und mikrostrukturellen Methoden werden die Vorgänge bei der Ausbildung des elektrischen Kontakts untersucht. Während der etablierte Ti-haltige Kontaktstapel einen Hochtemperaturschritt bei mindestens 800°C benötig, um einen hinreichend guten Kontaktwiderstand zu erzielen, lässt sich mit der V-basierten Metallisierung eine Reduzierung der notwendigen Temperatur um bis zu 150 K erreichen. Die so optimierten Kontakte werden als Source- und Drain-Metallisierung für MISHFETs genutzt. Es wird gezeigt, dass die Reduzierung der Formierungstemperatur bei V-haltigen Kontakten einen positiven Effekt auf die Eigenschaften der Bauelemente hat. So wird die Schädigung des 2DEGs minimiert und es können Transistoren mit geringerem Leckstrom und höherem An/Aus-Verhältnis des Drain-Stroms hergestellt werden.
16

High power bipolar junction transistors in silicon carbide

Lee, Hyung-Seok January 2005 (has links)
As a power device material, SiC has gained remarkable attention to its high thermal conductivity and high breakdown electric field. SiC bipolar junction transistors (BJTs) are interesting for applications as power switch for 600 V-1200 V applications. The SiC BJT has potential for very low specific on-resistances and this together with high temperature operation makes it very suitable for applications with high power densities. One disadvantage of the BJT compared with MOSFETs and Insulated Gate Bipolar Transistors (IGBTs) is that the BJT requires a more complex drive circuit with higher power capability. For the SiC BJT to become competitive with field effect transistors, it is important to achieve high current gains to reduce the power required by the drive circuit. Although much progress in SiC BJTs has been made, SiC BJTs still have low common emitter current gain typically in the range 10-50. In this work, a record high current gain exceeding 60 has been demonstrated for a SiC BJT with a breakdown voltage of 1100 V. This result is attributed to an optimized device design, a stable device process and state-of-the-art epitaxial base and emitter layers. A new technique to fabricate the extrinsic base using epitaxial regrowth of the extrinsic base layer was proposed. This technique allows fabrication of the highly doped region of the extrinsic base a few hundred nanometers from the intrinsic region. An important factor that made removal of the regrowth difficult was that epitaxial growth of very highly doped layers has a faster lateral than vertical growth rate and the thickness of the p+ layer therefore has a maximum close to the base-emitter sidewall. A remaining p+ regrowth spacer at the edge of the base-emitter junction is proposed to explain the low current gain. Under high power operation, the SiC BJTs were strongly influenced by self-heating, which significantly limits the performance of device. The DC I-V characteristics of 4H-SiC BJTs have also been studied in the temperature range 25 °C to 300 °C. The DC current gain at 300 °C decreased 56 % compared to its value at 25 °C. Selfheating effects were quantified by extracting the junction temperature from DC measurements. To form good ohmic contacts to both n-type and p-type SiC using the same metal is one important challenge for simplifying SiC Bipolar Junction Transistor (BJT) fabrication. Ohmic contact formation in the SiC BJT process was investigated using sputter deposition of titanium tungsten to both n-type and p-type followed by annealing at 950 oC. The contacts were characterized with linear transmission line method (LTLM) structures. The n+ emitter structure and the p+ base structure contact resistivity after 30 min annealing was 1.4 x 10-4 Ωcm2 and 3.7 x 10-4 Ωcm2, respectively. Results from high-resolution transmission electron microscopy (HRTEM), suggest that diffusion of Si and C atoms into the TiW layer and a reaction at the interface forming (Ti,W)C1-x are key factors for formation of ohmic contacts. / QC 20101208
17

Réalisation et caractérisation de HEMTs AlGaN/GaN sur silicium pour applications à haute tension / Realization and characterization of AlGaN/GaN HEMTs on silicon for high voltage applications.

Nguyen, Thi Dak Ha 19 December 2013 (has links)
Cette thèse est une contribution aux développements de HEMTS AlGaN/GaN sur substrat de silicium pour des applications basses fréquences sous fortes tensions (typiquement 600V) comme les commutateurs pour la domotique ou les circuits de puissance des véhicules électriques. Elle a été menée en collaboration étroite avec Picogiga International qui a réalisé toutes les épitaxies. Elle est composée de trois parties : développement d'une technologie de fabrication, étude des courants de fuite, amélioration du pouvoir isolant de la barrière et recherche d'un comportement “normally off”. La réalisation de contacts ohmiques peu résistifs est l’étape cruciale de la fabrication des HEMTs AlGaN/GaN de puissance. Une optimisation de l'empilement des métaux utilisés, de la température et du temps de recuit ainsi que la recherche d'un compromis sur la distance métallisation – gaz d'électrons, nous a permis de réaliser des contacts ohmiques proches de l'état de l'art (0,5 Ohm.mm). L’origine des courants de fuite a été systématiquement étudiée sur cinq types d'épitaxies différentes. La distance grille – drain et les courants de fuites ont été identifiés comme étant les deux facteurs limitant la tension de claquage. Selon la structure, les courants de fuite ont lieu soit à travers la grille (~e-8 A/mm à 210V), soit en parallèle au canal (e-5 A/mm). Dans les deux cas, ces courants sont comparables aux courants de fuite au travers du tampon (i.e. courants mesurés entre deux mésas). Ces courants de fuite, ont été attribués aux couches de transition nécessaires à l'adaptation de l'épitaxie des couches de nitrure sur le substrat de silicium. La réalisation de HEMT AlGaN/GaN sur silicium pour les applications à haute tension passera donc par une amélioration de ces couches tampons.Nous avons démontré qu'il est possible d'améliorer l'isolation de la barrière en AlGaN grâce à une hydrogénation du matériau. En effet un traitement de surface des transistors par un plasma hydrogène permet, par diffusion, d'y incorporer de l'hydrogène qui passive les dislocations traversantes. Après traitement, les courants de fuite de grille sont réduits et la tension de claquage est repoussée à 400V avec des courants de fuite de l'ordre de e-6 A/mm. Dans ces conditions, le claquage a alors lieu en surface de l'échantillon, il n'est plus limité que par la distance grille-drain. Ce résultat ouvre la voie à la réalisation de HEMT à forte tension de claquage (V~600V).L’effet du plasma fluoré SF6 sur les caractéristiques électriques des HEMT (AlN/GaN)/GaN (la barrière est en super-réseaux AlN/GaN) a été étudié pour la première fois dans cette thèse. Les ions fluor incorporés dans cette barrière agissent comme des donneurs qui font augmenter la densité du gaz bi-dimensionnel d'électrons et décaler la tension de pincement vers les tensions négatives. Cet effet est à l'opposé de celui observé dans les HEMT à barrière en AlGaN. Ce résultat élimine la possibilité de réaliser les HEMT (AlN/GaN)/GaN “normally off” par un dopage au fluor, une technique simple et efficace qui donne de bons résultats sur les HEMT à barrière AlGaN. D’autre part, il apporte quelques réponses expérimentales aux prévisions théoriques d'utiliser le fluor pour les dopages de type n ou p dans les nitrures d'éléments III. / This thesis is a contribution to the development of AlGaN/GaN HEMTs on silicon substrates for low frequency and applications under high voltages (typically 600V) as switches for home automation or power circuits of electric vehicles. It was conducted in close collaboration with Picogiga who made all epitaxy. It is composed of three parts: development of manufacturing technology, study of leakage currents, improving the insulating barrier and search behavior “normally”.The realization of low resistivity ohmic contacts is the crucial step in the manufacture of AlGaN / GaN HEMTs power. Optimization of the stack of metal used, the temperature and annealing time and the search for a compromise on the distance metallization - electron gas, has allowed us to achieve ohmic contacts around the state s (0.5 Ohm. mm).The origin of the leakage current has been systematically studied in five different kinds epitaxy. The distance gate - drain and leakage currents were both identified as being factors limiting the breakdown voltage. According to the structure, the leakage currents take place either through the grid (~ e-8 A/mm at 210V), or in parallel to the channel (e-5A/mm). In both cases, these currents are comparable to leakage currents through the buffer (ie current measured between two mesas). These leakage currents were attributed to transition layers required for the adaptation of the epitaxial nitride layers on the silicon substrate. Achieving AlGaN HEMT / GaN on silicon for high voltage applications pass through to an improvement in these buffer layers.We have demonstrated that it is possible to improve the insulation of the AlGaN barrier through hydrogenation of the material. In effect a surface treatment by a hydrogen plasma allows, by diffusion, to incorporate hydrogen which passivates the through dislocations. After treatment, the gate leakage current is reduced and the breakdown voltage of 400V is pushed with leakage currents of the order e-6A/mm. Under these conditions, when the breakdown occurs at the surface of the sample, is no longer limited by the gate-drain distance. This result opens the way for the realization of HEMT with high breakdown voltage (V ~ 600V).The effect of plasma fluorinated SF6 on the electrical characteristics of the HEMT (AlN/GaN)/GaN (barrier is AlN/GaN superlattices) was studied for the first time in this thesis. The fluorine ions incorporated in the barrier act as donors that increase the density of the two-dimensional gas of electrons and the shifting to the voltage clamping negative voltages. This effect is opposite to that observed in the HEMT in AlGaN barrier. This result eliminates the possibility of the HEMT (AlN/GaN)/GaN "normally off" by fluorine doping, a simple and effective technique that gives good results on AlGaN HEMT barrier. On the other hand, it brings some experimental answers to theoretical predictions using fluorine doping for n-type or p in III nitrides.
18

Technologie d’intégration monolithique des JFET latéraux / Technology of monolithic integration of Side JFET

Laariedh, Farah 13 May 2013 (has links)
Le carbure de silicium (SiC) est un semi-conducteur à large bande d’énergie interdite, remarquable par ses propriétés physiques situées à mi-chemin entre le silicium et le diamant. Ceci suscite actuellement un fort intérêt industriel pour son utilisation dans la fabrication de composants susceptibles de fonctionner dans des conditions extrêmes : forte puissance et haute température. Les travaux de thèse se sont focalisés sur la levée de verrous technologiques pour réaliser des composants latéraux de type JFET (Junction Field Effect Transistor) et les intégrer monolithiquement dans des substrats SiC-4H. L’objectif est de réaliser un bras d’onduleur intégré en SiC avec deux étages commande et puissance. Dans un premier temps, nous avons entamé cette thèse par une caractérisation de deux lots de composants JFET latéraux à canaux N et P réalisés dans le cadre de deux projets ANR précédents cette thèse. De cette étude nous avons extrait plusieurs points positifs, comme celui qui concerne la tenue en tension des JFET de puissance et l’intégration monolithique des JFET basse tension. Mais, nous avons aussi mis en évidence, la nécessité d’optimiser la structure de composants et d’améliorer certaines étapes technologiques, principalement, la définition des canaux par implantation ionique, le contact ohmique et la gravure profonde. Des études approfondies pour réaliser le contact ohmique sur SiC type P et des procédés pour réaliser une gravure profonde dans le SiC ont été développés. Ces études ont permis d’obtenir une faible résistance de contact comparable à l’état de l’art mondial, d’avoir des calibres en courant plus élevés et par conséquent une meilleure modulation. Pour la gravure, un masque dur à base de silicium et nickel (NiSi), nous a permis de mettre en place un procédé original qui permet des gravures profondes du SiC et réaliser les structures intégrés des JFET. L’ensemble de ces améliorations technologiques nous a permis d’obtenir des nouveaux lots de composants JFET P et N intégrés sur la même puce, avec des meilleures performances par rapport aux précédentes réalisations, notamment avec une conduction dans les canaux 10 à 100 fois plus importante. Nous avons également obtenu une modulation du courant Ids en fonction de la tension Vgs sur un nombre très important de JFET en augmentant significativement le rendement par rapport aux lots précédents. / Silicon carbide (SiC) a semiconductor is as wide band gap, notable for its physical properties located between silicon and diamond. The inherent properties of silicon carbide (SiC) high thermal conductivity, and high breakdown voltage make it a very promising material for high power, high temperature and high-frequency device applications. The thesis focused on the removal of technological barriers to achieve lateral components JFET (Junction Field Effect Transistor) and monolithically integrated in SiC-4H substrates. The objective is to realize an arm of inverter integrated there SIC with two floors command and power. Initially, we started this thesis by a characterization of two lots of components JFET with channels N and P realized during two previous ANR this thesis. In this study, we extracted several positive points, such, the breakdown voltage of the JFET power and monolithic integration of low voltage JFET. But we have also highlighted the need to optimize the structure of components and improve some technological steps, mainly the definition channels by ion implantation, the ohmic contact and deep etching. Extensive to achieve ohmic contact on SiC P type and methods for performing deep etching in SiC studies have been developed. These studies have resulted in a low resistance comparable to the state of the art world contact, having sizes in higher current and therefore a better modulation. For etching, a hard mask to silicon and nickel (NiSi) has enabled us to develop a novel method that allows deep etching of SiC JFETs achieve integrated structures. All these technological improvements allowed us to get new batches of P and N JFET integrated on the same chip components with better performance compared to previous achievements, especially with conduction channels 10 to 100 times important. We also got a modulation current Ids as a function of the voltage Vgs on a large number of JFET significantly increasing the performance compared to previous batches.

Page generated in 0.0593 seconds